一種td-lte同步模塊的制作方法
【專利摘要】一種TD?LTE同步模塊,包括基板,其特征在于:基板上集成有3G/4G終端基帶處理芯片、3G/4G RF Transceiver電路、ARM處理器、Mini?Pice接口總成;所述3G/4G RF Transceiver電路和所述3G/4G終端基帶處理芯片電信號連接,所述3G/4G終端基帶處理芯片和所述ARM處理器電信號連接,所述ARM處理器和所述Mini?Pice接口總成電信號連接;所述3G/4G RF Transceiver電路上還連接有天線。
【專利說明】
一種TD-LTE同步模塊
技術(shù)領(lǐng)域
[0001]本實用新型涉及一種電子電路,尤其涉及一種TD-LTE同步模塊。
【背景技術(shù)】
[0002]隨著TD-LTE系統(tǒng)在我國的商用,該信號制式基站的延伸應(yīng)用越來越多。很多網(wǎng)絡(luò)設(shè)備不具備解調(diào)該信號的能力,導(dǎo)致無法有效的控制設(shè)備上下行鏈路的切換,導(dǎo)致鏈路堵塞,甚者功放燒毀。同步系統(tǒng)的好壞直接影響到TD-LTE網(wǎng)絡(luò)的商用性能。傳統(tǒng)的同步方案主要有兩種方式,一種是射頻檢波方案,另一種是FPGA解下行信號方式:射頻檢波方案在無線信號弱的場景下,檢錯概率高,提取的TDD信號很不穩(wěn)定;就算在信號良好的情況下,雖可檢測出穩(wěn)定的TDD同步信號,但是無法獲得上下行幀結(jié)構(gòu)和特殊子幀結(jié)構(gòu),因此也無法恢復(fù)準(zhǔn)確的第一轉(zhuǎn)換點和第二轉(zhuǎn)換點。FPGA解調(diào)下行信號方式需要手工配置時隙配比和特殊子幀結(jié)構(gòu),才可以恢復(fù)準(zhǔn)確的第一轉(zhuǎn)換點和第二轉(zhuǎn)換點,靈活性差,維護(hù)成本高;如果系統(tǒng)本身有FPGA,則成本適中,否則硬件成本高。
【實用新型內(nèi)容】
[0003]本實用新型所要解決的技術(shù)問題在于,提供一種新型的基于TD-LTE基帶芯片的同步模塊。本實用新型采用如下的技術(shù)方案。
[0004]一種TD-LTE同步模塊,包括基板,其特征在于:基板上集成有3G/4G終端基帶處理芯片、3G/4G RF Transceiver電路、ARM處理器、Min1-Pice接口總成;所述3G/4G RFTransceiver電路和所述3G/4G終端基帶處理芯片電信號連接,所述3G/4G終端基帶處理芯片和所述ARM處理器電信號連接,所述ARM處理器和所述Min1-Pice接口總成電信號連接;所述3G/4G RF Transceiver電路上還連接有天線;所述Min1-Pice接口總成包括電源接口、USB接口、UART接口、GP1接口、US頂接口 ;所述天線包括主集天線和副集天線。
[0005]實施本實用新型的有益效果在于:本模塊包括3G/4G終端基帶處理芯片、3G/4GRFTransceiver電路、內(nèi)嵌ARM等三大功能電路。其中3G/4G終端基帶處理芯片完成TD-SCDMA/TD-LTE終端基帶處理功能,3G/4G RF Transceiver電路可支持多頻段的射頻收發(fā)處理;內(nèi)嵌ARM則完成應(yīng)用層協(xié)議處理;自動完成TD-LTE/TD-SCDMA無線網(wǎng)絡(luò)的小區(qū)搜索和無線信令處理,得到精確的TDD上下行時隙timing、上下行時隙比等信息,通過GP1接口將上下行時隙指示信號輸出,可以提供TD-SCDMA和TD-LTE網(wǎng)絡(luò)的高速數(shù)據(jù)接入服務(wù)。
【附圖說明】
[0006]附圖1為本實用新型的同步功能框圖。
[0007]附圖2為本實用新型3G/4G終端基帶處理芯片電路原理圖。
【具體實施方式】
[0008]一種TD-LTE同步模塊,包括基板,其特征在于:基板上集成有3G/4G終端基帶處理芯片、3G/4G RF Transceiver電路、ARM處理器、Min1-Pice接口總成;所述3G/4G RFTransceiver電路和所述3G/4G終端基帶處理芯片電信號連接,所述3G/4G終端基帶處理芯片和所述ARM處理器電信號連接,所述ARM處理器和所述Min1-Pice接口總成電信號連接;所述3G/4G RF Transceiver電路上還連接有天線;所述Min1-Pice接口總成包括電源接口、USB接口、UART接口、GP1接口、US頂接口 ;所述天線包括主集天線和副集天線。
[0009]本模塊包括3G/4G終端基帶處理芯片、3G/4G RF Transceiver電路、內(nèi)嵌ARM處理器等三大功能電路。其中3G/4G終端基帶處理芯片完TD-SCDMA/TD-LTE終端基帶處理功能,3G/4G RF Transceiver電路可支持多頻段的射頻收發(fā)處理;內(nèi)嵌ARM則完成應(yīng)用層協(xié)議處理;自動完成TD-LTE/TD-SCDMA無線網(wǎng)絡(luò)的小區(qū)搜索和無線信令處理,得到精確的TDD上下行時隙timing、上下行時隙比等信息,本實施例提供的TDD-LTE、同步模塊,空口射頻信號通過主集天線和副集天線進(jìn)入模塊的3G/4G RF Transceiver芯片電路變換為基帶信號,輸送至3G/4G終端基帶處理芯片,通過內(nèi)部ARM處理器接收端解調(diào)算法的處理,得到上下行時隙比,并通過數(shù)據(jù)接口將相應(yīng)的信號輸出。
[0010]以上對本發(fā)明實施例進(jìn)行了詳細(xì)介紹,對于本領(lǐng)域的一般技術(shù)人員,依據(jù)本發(fā)明實施例的思路,在【具體實施方式】及應(yīng)用范圍上均會有改變之處,綜上所述,本說明書內(nèi)容不應(yīng)理解為對本發(fā)明的限制。
【主權(quán)項】
1.一種TD-LTE同步模塊,包括基板,其特征在于:基板上集成有3G/4G終端基帶處理芯片、3G/4G RF Transceiver 電路、ARM 處理器、Min1-Pice 接口總成;所述 3G/4G RFTransceiver電路和所述3G/4G終端基帶處理芯片電信號連接,所述3G/4G終端基帶處理芯片和所述ARM處理器電信號連接,所述ARM處理器和所述Min1-Pice接口總成電信號連接;所述3G/4G RF Transceiver電路上還連接有天線。2.根據(jù)權(quán)利要求1所述的一種TD-LTE同步模塊,其特征在于:所述Min1-P i ce接口總成包括電源接口、USB接口、UART接口、GP1接口、USIM接口。3.根據(jù)權(quán)利要求1所述的一種TD-LTE同步模塊,其特征在于:所述天線包括主集天線和副集天線。
【文檔編號】H04W56/00GK205491179SQ201620236949
【公開日】2016年8月17日
【申請日】2016年3月28日
【發(fā)明人】莊峰
【申請人】廈門市合佳興電子有限公司