專利名稱:緩沖器和有機(jī)發(fā)光顯示器及采用該緩沖器的數(shù)據(jù)驅(qū)動電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種緩沖器和有機(jī)發(fā)光顯示器以及采用該緩沖器的數(shù)據(jù)驅(qū)動電路,具體地講,涉及一種不管晶體管的閾值電壓如何都能夠提供準(zhǔn)確的輸出電壓的緩沖器和有機(jī)發(fā)光顯示器以及采用該緩沖器的數(shù)據(jù)驅(qū)動電路。
背景技術(shù):
已經(jīng)開發(fā)了重量和體積都比CRT(陰極射線管)小的各種平板顯示器。平板顯示器包括液晶顯示器、電場發(fā)射顯示器、等離子體顯示面板以及有機(jī)發(fā)光顯示器等。有機(jī)發(fā)光顯示器利用由電子和空穴的復(fù)合而發(fā)光的有機(jī)發(fā)光二極管來呈現(xiàn)圖像。有機(jī)發(fā)光顯示器利用來自外部源的輸入數(shù)據(jù)來產(chǎn)生數(shù)據(jù)信號,并通過利用至少數(shù)據(jù)驅(qū)動電路和數(shù)據(jù)線將產(chǎn)生的數(shù)據(jù)信號提供給像素來顯示具有期望亮度的圖像。
數(shù)據(jù)驅(qū)動電路將輸入數(shù)據(jù)轉(zhuǎn)換為與灰階值對應(yīng)的電壓,并將轉(zhuǎn)換的電壓作為數(shù)據(jù)信號通過緩沖器提供到數(shù)據(jù)線。各像素均接收與來自驅(qū)動電路的電壓對應(yīng)的電流。結(jié)果,在各像素內(nèi)的有機(jī)發(fā)光二極管根據(jù)自身接收的電流來發(fā)光,從而顯示預(yù)定的圖像。
在上述的數(shù)據(jù)驅(qū)動電路中,緩沖器應(yīng)該將數(shù)據(jù)信號提供給像素而在緩沖器的輸入和輸出之間沒有壓降。然而,傳統(tǒng)的緩沖器提供具有壓降的數(shù)據(jù)信號,該壓降與晶體管的閾值電壓對應(yīng)。由此,數(shù)據(jù)信號的電壓降低了晶體管的閾值電壓那么多,結(jié)果,像素不能夠顯示具有期望亮度的圖像。
發(fā)明內(nèi)容
因此,特定實(shí)施例的一個(gè)方面提供了一種緩沖器,該緩沖器不產(chǎn)生具有晶體管閾值壓降的輸出。
一個(gè)實(shí)施例具有緩沖器,該緩沖器包括第一電容器,包括第一電容器端和第二電容器端,該第一電容器被構(gòu)造成在第一電容器端接收模擬電壓,其中,該模擬電壓是對緩沖器的輸入;第一反相器,具有第一輸入端和第一輸出端,第一輸入端連接到第一電容器的第二電容器端;第二電容器,具有第三電容器端和第四電容器端,第三電容器端連接到第一反相器的第一輸出端;第二反相器,具有第二輸入端和第二輸出端,第二輸入端連接到第二電容器的第四電容器端;第三電容器,具有第五電容器端和第六電容器端,第五電容器端連接到第二反相器的第二輸出端;第一晶體管,連接到第三電容器的第六電容器端,該第一晶體管被構(gòu)造成控制電流從第一電源到數(shù)據(jù)線的流動,使得緩沖電壓被提供到數(shù)據(jù)線,其中,第一晶體管被構(gòu)造成響應(yīng)第三電容器提供的電壓來控制電流;第二晶體管,連接到數(shù)據(jù)線和第一電容器的第一電容器端。
另一個(gè)實(shí)施例具有數(shù)據(jù)驅(qū)動電路,該數(shù)據(jù)驅(qū)動電路包括數(shù)-模轉(zhuǎn)換器和多個(gè)緩沖器,其中,數(shù)-模轉(zhuǎn)換器被構(gòu)造成響應(yīng)數(shù)據(jù)輸入的位值來產(chǎn)生模擬電壓,各緩沖器被構(gòu)造成向數(shù)據(jù)線提供模擬電壓,各緩沖器包括第一電容器,包括第一電容器端和第二電容器端,該第一電容器被構(gòu)造成在第一電容器端接收模擬電壓,其中,該模擬電壓是對緩沖器的輸入;第一反相器,具有第一輸入端和第一輸出端,第一輸入端連接到第一電容器的第二電容器端;第二電容器,具有第三電容器端和第四電容器端,第三電容器端連接到第一反相器的第一輸出端;第二反相器,具有第二輸入端和第二輸出端,第二輸入端連接到第二電容器的第四電容器端;第三電容器,具有第五電容器端和第六電容器端,第五電容器端連接到第二反相器的第二輸出端;第一晶體管,連接到第三電容器的第六電容器端,該第一晶體管被構(gòu)造成控制電流從第一電源到數(shù)據(jù)線的流動,使得緩沖電壓提供到數(shù)據(jù)線,其中,第一晶體管被構(gòu)造成響應(yīng)第三電容器提供的電壓來控制電流;第二晶體管,連接到數(shù)據(jù)線和第一電容器的第一電容器端。
結(jié)合附圖,特定實(shí)施例的這些和/或其它方面和優(yōu)點(diǎn)將從下面的描述變得清楚并更易于理解,在附圖中圖1是示出根據(jù)一個(gè)實(shí)施例的有機(jī)發(fā)光顯示器的示意圖;
圖2是示出圖1中描述的數(shù)據(jù)驅(qū)動電路的一個(gè)實(shí)施例的框圖;圖3是示出圖1中描述的數(shù)據(jù)驅(qū)動電路的另一個(gè)實(shí)施例的框圖;圖4是根據(jù)一個(gè)實(shí)施例的緩沖器的結(jié)構(gòu)的示意性電路圖;圖5是示出提供到圖4中描述的緩沖器的控制信號的時(shí)序圖;圖6是示出圖4中描述的緩沖器的特定節(jié)點(diǎn)的電壓值的時(shí)序圖;圖7是根據(jù)另一個(gè)實(shí)施例的緩沖器的結(jié)構(gòu)的示意性電路圖;圖8是示出提供到圖7中描述的緩沖器的控制信號的時(shí)序圖;圖9A至圖9C是示出提供到圖7中描述的緩沖器的控制信號的時(shí)序圖。
給出下面的示例是出于描述的目的而不是旨在限制本發(fā)明的范圍。
具體實(shí)施例方式
在下文中,將參照附圖來描述特定的實(shí)施例。當(dāng)一個(gè)元件連接到另一個(gè)元件時(shí),這一個(gè)元件不僅可以直接連接到另一個(gè)元件,還可以通過第三元件間接連接到另一個(gè)元件。此外,為了清晰起見,省略了一些元件。另外,相同的標(biāo)號始終指相同的元件。
圖1示出了根據(jù)本發(fā)明的有機(jī)發(fā)光顯示器。參照圖1,根據(jù)一個(gè)實(shí)施例的有機(jī)發(fā)光顯示器包括像素部分130,具有與多條掃描線S1~Sn和多條數(shù)據(jù)線D1~Dm形成陣列的像素140;掃描驅(qū)動器110,配置成驅(qū)動掃描線S1~Sn;數(shù)據(jù)驅(qū)動器120,配置成驅(qū)動多條數(shù)據(jù)線D1~Dm;時(shí)序控制器1 50,配置成控制掃描驅(qū)動器110和數(shù)據(jù)驅(qū)動器120。
掃描驅(qū)動器110響應(yīng)于來自時(shí)序控制器150的掃描驅(qū)動控制信號SCS來產(chǎn)生掃描信號,并順序地將產(chǎn)生的掃描信號提供到掃描線S1~Sn。掃描驅(qū)動器110也響應(yīng)于掃描驅(qū)動控制信號SCS來產(chǎn)生發(fā)光控制信號,并順序地將產(chǎn)生的發(fā)光控制信號提供到發(fā)光控制線E1~En。
數(shù)據(jù)驅(qū)動器120響應(yīng)于來自時(shí)序控制器150的數(shù)據(jù)驅(qū)動控制信號DCS來產(chǎn)生數(shù)據(jù)信號,并將產(chǎn)生的數(shù)據(jù)信號提供到數(shù)據(jù)線D1~Dm。數(shù)據(jù)驅(qū)動器120至少具有第一數(shù)據(jù)驅(qū)動電路129。數(shù)據(jù)驅(qū)動電路129將輸入數(shù)據(jù)轉(zhuǎn)換為將被驅(qū)動到數(shù)據(jù)線D1~Dm的數(shù)據(jù)信號。以下將解釋數(shù)據(jù)驅(qū)動電路129的詳細(xì)結(jié)構(gòu)。
時(shí)序控制器150產(chǎn)生數(shù)據(jù)驅(qū)動控制信號DCS和掃描驅(qū)動控制信號SCS。數(shù)據(jù)驅(qū)動控制信號DCS提供給數(shù)據(jù)驅(qū)動器120,掃描驅(qū)動控制信號SCS提供給掃描驅(qū)動器110。時(shí)序控制器150也將輸入數(shù)據(jù)Data提供給數(shù)據(jù)驅(qū)動器120。
像素部分130接收第一電源ELVDD和第二電源ELVSS。第一電源ELVDD和第二電源ELVSS被提供到各像素140。接收第一電源ELVDD和第二電源ELVSS的像素140對應(yīng)于數(shù)據(jù)驅(qū)動電路129提供的數(shù)據(jù)信號來顯示圖像。
圖2示出根據(jù)圖1中描述的數(shù)據(jù)驅(qū)動電路的示例性實(shí)施例的框圖。在該示例中的數(shù)據(jù)驅(qū)動電路包括能夠連接的j(j是正整數(shù))個(gè)通道和j條數(shù)據(jù)線。參照圖2,數(shù)據(jù)驅(qū)動電路129包括移位寄存器121,用于順序地產(chǎn)生取樣信號;取樣鎖存器部分122,用于響應(yīng)于取樣信號來順序地存儲數(shù)據(jù);保持鎖存器部分123,用于存儲來自取樣鎖存器部分122的數(shù)據(jù),并將存儲的數(shù)據(jù)提供給數(shù)-模轉(zhuǎn)換器125(在下文中稱作“DAC”);DAC 125,用于對應(yīng)于所述數(shù)據(jù)來產(chǎn)生模擬電壓;緩沖器單元126,用于將模擬電壓提供到數(shù)據(jù)線D。
移位寄存器121從時(shí)序控制器150接收源移位時(shí)鐘SSC和源起始脈沖SSP。在接收了源起始脈沖SSP后,移位寄存器121產(chǎn)生j個(gè)取樣信號,在源移位時(shí)鐘SSC的每個(gè)周期內(nèi)產(chǎn)生一個(gè)取樣信號。
取樣鎖存器部分122響應(yīng)于取樣信號來順序地存儲數(shù)據(jù)。取樣鎖存器部分122具有j個(gè)用于存儲數(shù)據(jù)的取樣鎖存器,其中每個(gè)鎖存器具有與數(shù)據(jù)中的位的數(shù)目對應(yīng)的位寬。例如,在數(shù)據(jù)具有k位的情況下,各鎖存器被配置成k位的大小。
當(dāng)從時(shí)序控制器150接收源輸出使能信號SOE時(shí),保持鎖存器部分123從取樣鎖存器部分122接收數(shù)據(jù)。在接收了數(shù)據(jù)后,當(dāng)從時(shí)序控制器150接收下一個(gè)源輸出使能信號SOE時(shí),保持鎖存器部分123將存儲的數(shù)據(jù)提供到DAC 125。保持鎖存器部分123包括j個(gè)各具有k位大小的保持鎖存器。
DAC 125對應(yīng)于數(shù)據(jù)的位值來產(chǎn)生模擬電壓,并將產(chǎn)生的電壓提供給緩沖器單元126。
緩沖器單元126包括緩沖器127,緩沖器127緩沖來自DAC 125的數(shù)據(jù)信號并將它們驅(qū)動到j(luò)條數(shù)據(jù)線D1~Dj。對于有利的系統(tǒng)性能,不管包括在緩沖器127中的晶體管的閾值電壓如何,緩沖器127向數(shù)據(jù)線D1~Dj輸出基本沒有壓降的數(shù)據(jù)信號。
在電平轉(zhuǎn)換器124之前的數(shù)據(jù)的電壓電平為低,從而降低電路的數(shù)字部分中的功率。在一些實(shí)施例中,DAC 125最好以較高的數(shù)字電壓電平來驅(qū)動。如圖3中所示,數(shù)據(jù)驅(qū)動電路129還可包括電平轉(zhuǎn)換器124,電平轉(zhuǎn)換器124位于保持鎖存器部分123和DAC 125之間,以增大從保持鎖存器部分123提供到DAC 125的數(shù)據(jù)的電壓電平。
圖4示出了根據(jù)示例性實(shí)施例的緩沖器的詳細(xì)的示意性電路圖。緩沖器127包括第一反相器(inverter)127a;第二反相器127b;第一晶體管M1,連接在數(shù)據(jù)線Dj和第三電源VVdd之間;第二晶體管M2和第一電容器C1,連接在DAC 125和第一反相器127a之間;第二電容器C2,連接在第一反相器127a和第二反相器127b之間;第三電容器C3,連接在第二反相器127b和第一晶體管M1之間。
緩沖器127還包括第三晶體管M3,連接在數(shù)據(jù)線Dj和第一節(jié)點(diǎn)N1之間,其中,第一節(jié)點(diǎn)N1是第二晶體管M2和第一電容器C1的公共端;第四晶體管M4,連接在第三電源VVdd和第六節(jié)點(diǎn)N6之間,其中,第六節(jié)點(diǎn)N6是第三電容器C3和第一晶體管M1的公共端;第五晶體管M5,連接在第四電源VVss和第七節(jié)點(diǎn)N7之間,其中,第七節(jié)點(diǎn)N7是第一晶體管M1和數(shù)據(jù)線Dj的公共端;第六晶體管M6,連接在第一反相器127a的輸入端N2和輸出端N3之間;第七晶體管M7,連接在第二反相器127b的輸入端N4和輸出端N5之間。
第一晶體管M1響應(yīng)于提供到第六節(jié)點(diǎn)N6的電壓來控制從第三電源VVdd流入第七節(jié)點(diǎn)N7的電流。節(jié)點(diǎn)N7處的模擬電壓根據(jù)電流來作出反應(yīng),并被作為數(shù)據(jù)信號提供給像素140。當(dāng)?shù)谝豢刂菩盘朇S1被提供時(shí),第二晶體管M2將來自DAC 125的模擬電壓提供給第一節(jié)點(diǎn)N1。當(dāng)?shù)谌刂菩盘朇S3被提供時(shí),第三晶體管M3導(dǎo)通,從而第七節(jié)點(diǎn)N7和第一節(jié)點(diǎn)N1電連接。這樣就關(guān)閉了控制N7的反饋回路。當(dāng)?shù)谝豢刂菩盘朇S1被提供時(shí),第四晶體管M4將第三電源VVdd的電壓提供給第六節(jié)點(diǎn)N6,從而晶體管M1截止。當(dāng)?shù)诙刂菩盘朇S2被提供時(shí),第五晶體管M5將第四電源VVss的電壓提供給第七節(jié)點(diǎn)N7(因此提供到數(shù)據(jù)線Dj)。第一反相器127a包括連接在第三電源VVdd和第四電源VVss之間的第八晶體管M8和第九晶體管M9。由此,由P-MOS調(diào)節(jié)第八晶體管M8,由N-MOS調(diào)節(jié)第九晶體管M9。
第八晶體管M8和第九晶體管M9的柵極端和第一電容器C1的一端都連接到第二節(jié)點(diǎn)N2,其中,第二節(jié)點(diǎn)N2是響應(yīng)于在第一節(jié)點(diǎn)N1上驅(qū)動的電壓而被驅(qū)動的。當(dāng)?shù)谝豢刂菩盘朇S1被提供時(shí),第六晶體管M6將第二節(jié)點(diǎn)N2和第三節(jié)點(diǎn)N3電連接。第二反相器127b包括連接在第三電源VVdd和第四電源VVss之間的第十晶體管M10和第十一晶體管M11。由此,由P-MOS調(diào)節(jié)第十晶體管M10,由N-MOS調(diào)節(jié)第十一晶體管M11。
第十晶體管M10和第十一晶體管M11的柵極端和第二電容器C2的一端連接到第四節(jié)點(diǎn)N4,并響應(yīng)于在第三節(jié)點(diǎn)N3上驅(qū)動的電壓而被驅(qū)動。當(dāng)?shù)谝豢刂菩盘朇S1被提供時(shí),第七晶體管M7將第四節(jié)點(diǎn)N4和第五節(jié)點(diǎn)N5電連接。
圖5是示出在驅(qū)動時(shí)間段T1、T2、T3、T4期間用于圖4中的緩沖器的DAC信號Vga、控制信號CS1、CS2和CS3的時(shí)序圖。如所示,在驅(qū)動時(shí)間段T1內(nèi),第一控制信號CS1和第二控制信號CS2被提供。因此,在驅(qū)動時(shí)間段T1內(nèi),第二晶體管M2、第六晶體管M6、第七晶體管M7、第四晶體管M4和第五晶體管M5都導(dǎo)通。隨著晶體管M6導(dǎo)通,第一反相器127a將向第二節(jié)點(diǎn)N2和第三節(jié)點(diǎn)N3提供電壓。提供的電壓將為第四電源VVss的電壓電平和第三電源VVdd的電壓電平之間的電平。同樣,隨著晶體管M7導(dǎo)通,第二反相器127b將同樣地向第四節(jié)點(diǎn)N4和第五節(jié)點(diǎn)N5提供電壓,其中,提供的電壓將具有第四電源VVss上的電壓電平和第三電源VVdd上的電壓電平之間的電平。隨著第二晶體管M2導(dǎo)通,模擬電壓Vga從DAC 125提供到第一節(jié)點(diǎn)N1。因此,與模擬電壓Vga和第二節(jié)點(diǎn)N2處的電壓之間的差對應(yīng)的電壓存儲在第一電容器C1兩端。
此外,因?yàn)樘峁┑降诙?jié)點(diǎn)N2的電壓始終是相同的,所以存儲在第一電容器C1兩端的電壓取決于模擬電壓Vga。隨著第四晶體管M4導(dǎo)通,第三電源VVdd的電壓被提供到第六節(jié)點(diǎn)N6,從而第一晶體管M1截止。此外,第五節(jié)點(diǎn)N5上的電壓和第六節(jié)點(diǎn)N6上的電壓之間的差存儲在第三電容器C3兩端。
接著,在第二驅(qū)動時(shí)間段T2內(nèi),第一控制信號CS1停止。因此,在第二驅(qū)動時(shí)間段T2內(nèi),第二晶體管M2、第六晶體管M6、第七晶體管M7和第四晶體管M4截止。注意的是,在第二驅(qū)動時(shí)間段T2的末端,第一節(jié)點(diǎn)N1至第五節(jié)點(diǎn)N5處的電壓使得第六節(jié)點(diǎn)N6處的電壓與第三源電壓VVdd相同。因此,在第二驅(qū)動時(shí)間段T2的末端,第一晶體管M1截止。
在第三驅(qū)動時(shí)間段T3內(nèi),第三控制信號CS3被提供。因此,在第三驅(qū)動時(shí)間段內(nèi)第三晶體管M3導(dǎo)通,從而第七節(jié)點(diǎn)N7電連接到第一節(jié)點(diǎn)N1。由于第七節(jié)點(diǎn)N7通過第五晶體管M5被驅(qū)動到第四電源VVss,所以在第三驅(qū)動時(shí)間段T3內(nèi),第一節(jié)點(diǎn)N1將從第二驅(qū)動時(shí)間段的值Vga驅(qū)動為VVss。當(dāng)?shù)谝还?jié)點(diǎn)N1的電壓減小為VVss時(shí),由于第一電容器C1導(dǎo)致第二節(jié)點(diǎn)N2處的電壓值同樣地降低。因?yàn)樵诘谝还?jié)點(diǎn)N1處的壓降的量取決于模擬電壓Vga,所以第二節(jié)點(diǎn)N2處的壓降也將同樣地取決于模擬電壓Vga。
由于第二節(jié)點(diǎn)N2是第一反相器127a的輸入,所以當(dāng)?shù)诙?jié)點(diǎn)N2處的電壓減小時(shí),第三節(jié)點(diǎn)N3處的第一反相器的輸出將增大。由于第二電容器C2而使得第四節(jié)點(diǎn)N4處的電壓將根據(jù)第三節(jié)點(diǎn)N3處電壓的增大而增大。因?yàn)榈谒墓?jié)點(diǎn)N4是第二反相器127b的輸入,所以當(dāng)?shù)谒墓?jié)點(diǎn)N4處的電壓增大時(shí),在第五節(jié)點(diǎn)N5處的第二反相器127b的輸出將減小。因?yàn)榈诹?jié)點(diǎn)N6被電容耦合到第五節(jié)點(diǎn)N5,所以當(dāng)?shù)谖骞?jié)點(diǎn)N5處的電壓減小時(shí),第六節(jié)點(diǎn)N6處的電壓也同樣地減小。
因?yàn)榈诹?jié)點(diǎn)N6處的電壓是第一晶體管M1的柵極電壓,所以當(dāng)?shù)诹?jié)點(diǎn)處的電壓減小時(shí),第一晶體管導(dǎo)通并開始將電流導(dǎo)向第七節(jié)點(diǎn)N7。然而,因?yàn)榈谖寰w管M5仍然導(dǎo)通,所以第七節(jié)點(diǎn)N7處的電壓基本上不變化。注意的是,在第三驅(qū)動時(shí)間段T3的末端,第一節(jié)點(diǎn)N1至第五節(jié)點(diǎn)N5處的電壓使得第六節(jié)點(diǎn)N6處的電壓小于第三電源電壓VVdd。因此,在第三驅(qū)動時(shí)間段T3的末端,第一晶體管M1導(dǎo)通。
接著,在第四驅(qū)動時(shí)間段T4內(nèi),控制信號CS2停止從而第五晶體管M5截止。第七節(jié)點(diǎn)N7處的電壓根據(jù)第一晶體管M1提供的電流而上升。因?yàn)榈谄吖?jié)點(diǎn)處的電壓通過第三晶體管M3和第一電容器C1被反饋到第一反相器127a和第二反相器127b,所以在第一晶體管M1的輸入的第六節(jié)點(diǎn)N6處的電壓受第七節(jié)點(diǎn)N7的上升電壓的影響。第六節(jié)點(diǎn)處的電壓受到影響的形式為,第七節(jié)點(diǎn)N7處增大的電壓造成第六節(jié)點(diǎn)N6處的電壓上升。第七節(jié)點(diǎn)N7和第六節(jié)點(diǎn)N6處的電壓將繼續(xù)上升,直到第一晶體管M1截止。這種情況將發(fā)生在第七節(jié)點(diǎn)N7處的電壓已經(jīng)上升到足以使第一節(jié)點(diǎn)N1至第六節(jié)點(diǎn)N6處的電壓回到這些電壓在第二驅(qū)動時(shí)間段T2的末端具有的值時(shí)。回想在第二驅(qū)動時(shí)間段T2的末端,第六節(jié)點(diǎn)N6處的電壓等于電源VVdd的值,并且第一晶體管M1因此而截止。當(dāng)?shù)谄吖?jié)點(diǎn)N7處的電壓上升而因此第一節(jié)點(diǎn)N1處的電壓已經(jīng)上升到等于在第二驅(qū)動時(shí)間段T2的末端的第一節(jié)點(diǎn)N1處的電壓時(shí),將再次發(fā)生這種情況?;叵朐诘诙?qū)動時(shí)間段的末端,第一節(jié)點(diǎn)N1處的電壓值為模擬電壓Vga。因此,在第四驅(qū)動時(shí)間段內(nèi),緩沖器將以模擬電壓Vga驅(qū)動數(shù)據(jù)線Dj而沒有晶體管閾值電壓降,從而相關(guān)的像素140將根據(jù)準(zhǔn)確的電壓來發(fā)光。
圖6示出在第二、第三和第四驅(qū)動時(shí)間段內(nèi)第二節(jié)點(diǎn)N2、第四節(jié)點(diǎn)N4和第六節(jié)點(diǎn)N6的轉(zhuǎn)變。如上所述,在第二驅(qū)動時(shí)間段的末端,第二節(jié)點(diǎn)N2的電壓具有取決于第一反相器127a的值,其中,第一反相器127a的輸入和輸出被第六晶體管M6短接。同樣,第四節(jié)點(diǎn)N4處的電壓具有取決于第二反相器127b的值,其中,第二反相器127b的輸入和輸出被第七晶體管M7短接。因?yàn)榈诹?jié)點(diǎn)N6在第一驅(qū)動時(shí)間段T1內(nèi)通過第四晶體管M4短接到電源VVdd,所以第六節(jié)點(diǎn)N6處的電壓具有等于電源VVdd的值。
在第三驅(qū)動時(shí)間段T3內(nèi),第二節(jié)點(diǎn)N2、第四節(jié)點(diǎn)N4和第六節(jié)點(diǎn)N6處的電壓根據(jù)圖6中示出的第一組變化而變化。第二節(jié)點(diǎn)N2處的電壓減小了V1的量,V1基于模擬電壓Vga。第四節(jié)點(diǎn)N4處的電壓基于第三節(jié)點(diǎn)N3處的電壓的增大而增大,第三節(jié)點(diǎn)N3處的電壓的增大基于第二節(jié)點(diǎn)N2處的電壓的降低和第一反相器127a的增益。注意的是,第四節(jié)點(diǎn)N4處的電壓增大的量大于第二節(jié)點(diǎn)N2處的電壓減小的量。這是由于第一反相器127a的增益而造成的。第六節(jié)點(diǎn)N6處的電壓基于第五節(jié)點(diǎn)N5處的電壓的減小而減小,第五節(jié)點(diǎn)N5處的電壓的減小基于第四節(jié)點(diǎn)N4處的電壓的增大和第二反相器127b的增益。注意的是,第六節(jié)點(diǎn)N6處的電壓減小的量大于第四節(jié)點(diǎn)N4處的電壓增大的量。這是由于第二反相器127b的增益造成的。
在第四驅(qū)動時(shí)間段T4內(nèi),如上所述,第七節(jié)點(diǎn)N7處的電壓反饋到第一節(jié)點(diǎn)N1。第七節(jié)點(diǎn)N7處上升的電壓造成第一節(jié)點(diǎn)N1處的電壓上升。由于在第一節(jié)點(diǎn)和第二節(jié)點(diǎn)之間的耦合電容器,所以第一節(jié)點(diǎn)N1處的上升電壓造成第二節(jié)點(diǎn)N2處的電壓也上升。由于第一反相器127a,所以第二節(jié)點(diǎn)N2處的上升電壓造成第三節(jié)點(diǎn)N3處的電壓減小。由于第三節(jié)點(diǎn)和第四節(jié)點(diǎn)之間的耦合電容器,所以第三節(jié)點(diǎn)N3處的電壓的減小造成第四節(jié)點(diǎn)N4處的電壓也減小。由于第二反相器127b,所以第四節(jié)點(diǎn)N4處的電壓的減小造成第五節(jié)點(diǎn)N5處的電壓增大。由于第五節(jié)點(diǎn)和第六節(jié)點(diǎn)之間的耦合電容器,所以第五節(jié)點(diǎn)N5處的增大的電壓造成第六節(jié)點(diǎn)N6處的電壓增大。如上所述,一旦第六節(jié)點(diǎn)N6處的電壓增大到VVdd,第一晶體管就將停止向第七節(jié)點(diǎn)N7驅(qū)動電流,因此第七節(jié)點(diǎn)N7處的電壓將停止上升。如圖6中所示,這種情況發(fā)生在第二節(jié)點(diǎn)、第四節(jié)點(diǎn)和第六節(jié)點(diǎn)處的電壓都返回到這些節(jié)點(diǎn)在第二驅(qū)動時(shí)間段的末端具有的電壓值時(shí)。
因此,不管晶體管的閾值電壓如何,來自DAC 125的準(zhǔn)確的模擬電壓Vga可通過緩沖器127提供到數(shù)據(jù)線Dj。該緩沖器的一個(gè)有利方面是,由于輸出的準(zhǔn)確性,該緩沖器無疑可應(yīng)用在具有高分辨率的大顯示器中。因此,由于兩個(gè)反相器的增益,所以第一晶體管的柵極處呈現(xiàn)的電壓是模擬電壓Vga的放大形式。這導(dǎo)致了更快的緩沖器的操作。在一些實(shí)施例中,可以用其它電路構(gòu)造來實(shí)現(xiàn)增益。另一方面,在一些實(shí)施例中,增益不是必需的,第一節(jié)點(diǎn)N1和第五節(jié)點(diǎn)N5之間的電路可被導(dǎo)線或一些其它的基本單一的增益電路來替代。
圖7示出了根據(jù)另一個(gè)實(shí)例性實(shí)施例的緩沖器的結(jié)構(gòu)的詳細(xì)的示意性電路圖。這個(gè)實(shí)施例與圖4中示出的實(shí)施例的不同之處在于添加了第十二晶體管M12和第十三晶體管M13,第十二晶體管M12連接在第一反相器127a和第三電源VVdd之間,第十三晶體管M13連接在第二反相器127b和第四電源VVss之間。第十二晶體管M12和第十三晶體管M13具有不同的導(dǎo)電性。即,第十二晶體管M12是PMOS晶體管而第十三晶體管M13是NMOS晶體管。以VVss和VVdd之間的輸入和輸出來操作的第一反相器和第二反相器會消耗過多的功率。第十二晶體管和第十三晶體管使第一反相器和第二反相器僅當(dāng)緩沖器使用第一反相器和第二反相器來改變緩沖輸出電平時(shí)才能夠工作,如以下所述。
當(dāng)?shù)谒目刂菩盘朇S4被提供時(shí),第十二晶體管M12導(dǎo)通。結(jié)果使得第三電壓VVdd的電壓被提供到第一反相器127a,從而第一反相器127a啟動。
當(dāng)?shù)谖蹇刂菩盘朇S5被提供時(shí),第十三晶體管M13導(dǎo)通。結(jié)果使得第四電壓VVss的電壓被提供到第二反相器127b,從而第二反相器127b啟動。
參照圖7和圖8,將解釋緩沖器的操作。如圖8中所示,在第一驅(qū)動時(shí)間段T1之前,第一控制信號CS1、第二控制信號CS2、第三控制信號CS3、第四控制信號CS4和第五控制信號CS5都無效。注意的是,由于第一控制信號CS1、第三控制信號CS3和第四控制信號CS4用于驅(qū)動PMOS晶體管,所以它們?yōu)榈蜁r(shí)有效,由于第二控制信號CS2和第五控制信號CS5用于驅(qū)動NMOS晶體管,所以它們?yōu)楦邥r(shí)有效。從第一驅(qū)動時(shí)間段T1至第四驅(qū)動時(shí)間段T4,第四控制信號CS4和第五控制信號CS5都有效。因此,從第一驅(qū)動時(shí)間段T1至第四驅(qū)動時(shí)間段T4的開始階段,第一反相器127a和第二反相器127b都工作。在這些時(shí)間段內(nèi),第一控制信號CS1至第三控制信號CS3以與參照圖4討論的對應(yīng)的信號相同的方式來驅(qū)動。同樣,緩沖器的操作與參照圖4討論的緩沖器的操作相同。然而,注意的是,在第四時(shí)間段T4內(nèi),一旦第六節(jié)點(diǎn)N6處的電壓處于VVdd,則第一晶體管M1截止,從而第一反相器和第二反相器不需要工作。如果它們不工作的話就可以節(jié)省它們消耗的功率。因此,在第四時(shí)間段T4已經(jīng)經(jīng)過一段時(shí)間后,第四控制信號CS4變成無效狀態(tài),從而第一反相器127a不工作。同樣,第五控制信號CS5變成無效狀態(tài),第二反相器127b不工作。注意的是,該電路被構(gòu)造成當(dāng)?shù)谝环聪嗥骱偷诙聪嗥鞑还ぷ鲿r(shí)保持第六節(jié)點(diǎn)N6處的電壓至少是VVdd。
也可使用其它控制信號驅(qū)動方案,比如圖9A至圖9C中描述的驅(qū)動方案。圖9A示出了在第四控制信號CS4和第五控制信號CS5使第一反相器和第二反相器在整個(gè)第一驅(qū)動時(shí)間段至第四驅(qū)動時(shí)間段內(nèi)都工作的情況下的時(shí)序圖。同樣,圖9B示出在第四控制信號CS4和第五控制信號CS5使第一反相器和第二反相器在第一驅(qū)動時(shí)間段至第四驅(qū)動時(shí)間段的大部分時(shí)間內(nèi)而不是全部時(shí)間內(nèi)工作的情況下的時(shí)序圖。
圖9C示出了另一類型的驅(qū)動方案。在該方案中,第四控制信號CS4和第五控制信號CS5使第一反相器和第二反相器持續(xù)地工作。然而,選擇第四控制信號CS4和第五控制信號CS5處的電壓,以使有限量的電流流入反相器,而不是使第四控制信號CS4和第五控制信號CS5處的電壓基本上等于第三電源的電壓或第四電源的電壓中的一個(gè)。以這種方式,反相器始終操作運(yùn)行,但卻是以有限的電流操作以節(jié)省功率。
如上所述,不管晶體管的閾值電壓如何,緩沖器和具有利用根據(jù)本發(fā)明的示例性實(shí)施例的緩沖器的數(shù)據(jù)驅(qū)動電路的有機(jī)發(fā)光顯示器能夠提供準(zhǔn)確的模擬電壓。因?yàn)椴还芫w管的閾值電壓如何該緩沖器都能夠提供準(zhǔn)確的灰度電壓(gradation voltage),所以該緩沖器可有利地驅(qū)動具有大面積和高分辨率的面板。此外,因?yàn)橛羞x擇地提供使能電壓使得反相器僅當(dāng)用于改變緩沖器輸出電壓時(shí)才工作,所以可降低功耗。
雖然以上的描述已經(jīng)指出如應(yīng)用到各種實(shí)施例的本發(fā)明的新穎的特征,但是技術(shù)人員應(yīng)該理解,在不脫離本發(fā)明的范圍的情況下,可對所描述的裝置或過程的形式和細(xì)節(jié)上做各種組合、省略、替換和改變。因此,本發(fā)明的范圍由權(quán)利要求限定而不是由前面的描述限定。落入權(quán)利要求等同物的含義和范圍內(nèi)的各種變化包含在權(quán)利要求的范圍內(nèi)。
權(quán)利要求
1.一種緩沖器,包括第一電容器,包括第一電容器端和第二電容器端,所述第一電容器被構(gòu)造成在所述第一電容器端接收模擬電壓,其中,所述模擬電壓是對所述緩沖器的輸入;第一反相器,具有第一輸入端和第一輸出端,所述第一輸入端連接到所述第一電容器的所述第二電容器端;第二電容器,具有第三電容器端和第四電容器端,所述第三電容器端連接到所述第一反相器的所述第一輸出端;第二反相器,具有第二輸入端和第二輸出端,所述第二輸入端連接到所述第二電容器的所述第四電容器端;第三電容器,具有第五電容器端和第六電容器端,所述第五電容器端連接到所述第二反相器的所述第二輸出端;第一晶體管,連接到所述第三電容器的所述第六電容器端,所述第一晶體管被構(gòu)造成控制電流從第一電源到數(shù)據(jù)線的流動,使得緩沖電壓被提供到所述數(shù)據(jù)線,其中,所述第一晶體管被構(gòu)造成響應(yīng)所述第三電容器提供的電壓來控制所述電流;第二晶體管,連接到所述數(shù)據(jù)線和所述第一電容器的第一電容器端。
2.如權(quán)利要求1所述的緩沖器,其中,所述緩沖電壓的值基本上等于所述模擬電壓輸入的值。
3.如權(quán)利要求2所述的緩沖器,其中,所述第一晶體管被構(gòu)造成在所述緩沖電壓的值基本上等于所述模擬電壓輸入的值時(shí)截止。
4.如權(quán)利要求1所述的緩沖器,其中,從所述第三電容器提供到所述第一晶體管的電壓的絕對值大于所述模擬電壓輸入的絕對值。
5.如權(quán)利要求1所述的緩沖器,還包括第三晶體管,連接到所述第一電容器的所述第一電容器端,所述第三晶體管被構(gòu)造成在第一控制信號被提供到所述第三晶體管時(shí)將所述模擬電壓提供到所述第一電容器的所述第一電容器端;第四晶體管,連接到所述第一電源和所述第三電容器的所述第六電容器端,所述第四晶體管被構(gòu)造成在所述第一控制信號被提供到所述第四晶體管時(shí)將基本上等于所述第一電源電壓的電壓提供到所述第三電容器;第五晶體管,連接到所述數(shù)據(jù)線并連接到第二電源,所述第五晶體管被構(gòu)造成在第二控制信號被提供到所述第五晶體管時(shí)將所述第二電源的電壓提供到所述數(shù)據(jù)線。
6.如權(quán)利要求5所述的緩沖器,其中,所述第一電源的電壓大于所述第二電源的電壓。
7.如權(quán)利要求5所述的緩沖器,還包括第六晶體管,連接到所述第一反相器的所述第一輸出端和所述第一反相器的所述第一輸入端,所述第六晶體管被構(gòu)造成在所述第一控制信號被提供到所述第六晶體管時(shí)導(dǎo)通;第七晶體管,連接到所述第二反相器的所述第二輸出端和所述第二反相器的所述第二輸入端,所述第七晶體管被構(gòu)造成在所述第一控制信號被提供到所述第七晶體管時(shí)導(dǎo)通。
8.如權(quán)利要求7所述的緩沖器,其中,所述第二晶體管被構(gòu)造成在第三控制信號被提供時(shí)導(dǎo)通。
9.如權(quán)利要求8所述的緩沖器,其中,所述緩沖器被構(gòu)造成基本上同時(shí)接收所述第一控制信號和所述第二控制信號的起始,并在接收所述第二控制信號的末端前接收所述第一控制信號的末端。
10.如權(quán)利要求9所述的緩沖器,其中,所述緩沖器被構(gòu)造成在所述第一控制信號的末端后和所述第二控制信號的末端前接收所述第三控制信號的起始,并在所述第二控制信號的末端后接收所述第三控制信號的末端。
11.如權(quán)利要求10所述的緩沖器,還包括第八晶體管,連接在所述第一反相器和所述第一電源之間;第九晶體管,連接在所述第二反相器和所述第二電源之間。
12.如權(quán)利要求11所述的緩沖器,其中,所述第八晶體管和所述第九晶體管具有不同的導(dǎo)電性。
13.如權(quán)利要求12所述的緩沖器,其中,所述第八晶體管被構(gòu)造成在第四控制信號被提供到所述第八晶體管時(shí)導(dǎo)通,其中,所述第九晶體管被構(gòu)造成在第五控制信號被提供到所述第九晶體管時(shí)導(dǎo)通。
14.如權(quán)利要求13所述的緩沖器,其中,所述緩沖器被構(gòu)造成,在所述第二控制信號之前或與所述第二控制信號同步地接收所述第四控制信號和所述第五控制信號的起始,并在所述第三控制信號的起始之后接收第四控制信號和第五控制信號的末端。
15.如權(quán)利要求13所述的緩沖器,其中,所述緩沖器被構(gòu)造成接收均包括以下電壓中的至少一個(gè)的第四控制信號和第五控制信號基本上等于所述第一電源電壓的電壓、基本上等于所述第二電源電壓的電壓、被構(gòu)造成向所述第一反相器或所述第二反相器提供有限的不為零的電流的電壓。
16.如權(quán)利要求13所述的緩沖器,構(gòu)造成持續(xù)地接收所述第四控制信號和所述第五控制信號,并且響應(yīng)所述第四控制信號和所述第五控制信號來向所述第一反相器提供第一有限的不為零的電流并向所述第二反相器提供第二有限的不為零的電流。
17.一種數(shù)據(jù)驅(qū)動電路,包括數(shù)-模轉(zhuǎn)換器,構(gòu)造成響應(yīng)數(shù)據(jù)輸入的位值來產(chǎn)生模擬電壓;多個(gè)緩沖器,各緩沖器均被構(gòu)造成向數(shù)據(jù)線提供所述模擬電壓,各緩沖器包括第一電容器,包括第一電容器端和第二電容器端,所述第一電容器被構(gòu)造成在所述第一電容器端接收模擬電壓,其中,所述模擬電壓是對所述緩沖器的輸入;第一反相器,具有第一輸入端和第一輸出端,所述第一輸入端連接到所述第一電容器的所述第二電容器端;第二電容器,具有第三電容器端和第四電容器端,所述第三電容器端連接到所述第一反相器的所述第一輸出端;第二反相器,具有第二輸入端和第二輸出端,所述第二輸入端連接到所述第二電容器的所述第四電容器端;第三電容器,具有第五電容器端和第六電容器端,所述第五電容器端連接到所述第二反相器的所述第二輸出端;第一晶體管,連接到所述第三電容器的所述第六電容器端,所述第一晶體管被構(gòu)造成控制電流從第一電源到數(shù)據(jù)線的流動,使得緩沖電壓被提供到所述數(shù)據(jù)線,其中,所述第一晶體管被構(gòu)造成響應(yīng)所述第三電容器提供的電壓來控制所述電流;第二晶體管,連接到所述數(shù)據(jù)線和所述第一電容器的第一電容器端。
18.如權(quán)利要求17所述的數(shù)據(jù)驅(qū)動電路,其中,所述緩沖電壓的值基本上等于所述模擬電壓輸入的值。
19.如權(quán)利要求18所述的數(shù)據(jù)驅(qū)動電路,其中,所述第一晶體管被構(gòu)造成在所述緩沖電壓的值基本上等于所述模擬電壓輸入的值時(shí)截止。
20.如權(quán)利要求17所述的數(shù)據(jù)驅(qū)動電路,還包括第三晶體管,連接到所述第一電容器的所述第一電容器端,所述第三電容器被構(gòu)造成在第一控制信號被提供到所述第三晶體管時(shí)將所述模擬電壓提供到所述第一電容器的所述第一電容器端;第四晶體管,連接到所述第一電源和所述第三電容器的所述第六電容器端,所述第四晶體管被構(gòu)造成在所述第一控制信號被提供到所述第四晶體管時(shí)提供基本上等于所述第一電源電壓的電壓;第五晶體管,連接到所述數(shù)據(jù)線并連接到第二電源,所述第五晶體管被構(gòu)造成在第二控制信號被提供到所述第五晶體管時(shí)將所述第二電源的電壓提供到所述數(shù)據(jù)線。
21.如權(quán)利要求20所述的數(shù)據(jù)驅(qū)動電路,其中,所述第一電源的電壓大于所述第二電源的電壓。
22.如權(quán)利要求20中所述的數(shù)據(jù)驅(qū)動電路,還包括第六晶體管,連接到所述第一反相器的所述第一輸出端和所述第一反相器的所述第一輸入端,所述第六晶體管被構(gòu)造成在所述第一控制信號被提供到所述第六晶體管時(shí)導(dǎo)通;第七晶體管,連接到所述第二反相器的所述第二輸出端和所述第二反相器的所述第二輸入端,所述第七晶體管被構(gòu)造成在所述第一控制信號被提供到所述第七晶體管時(shí)導(dǎo)通。
23.如權(quán)利要求22所述的數(shù)據(jù)驅(qū)動電路,還包括第八晶體管,連接在所述第一反相器和所述第一電源之間;第九晶體管,連接在所述第二反相器和所述第二電源之間。
24.如權(quán)利要求23所述的數(shù)據(jù)驅(qū)動電路,其中,所述第八晶體管和所述第九晶體管具有不同的導(dǎo)電性。
25.如權(quán)利要求23所述的數(shù)據(jù)驅(qū)動電路,其中,所述第八晶體管被構(gòu)造成在第四控制信號被提供到所述第八晶體管時(shí)導(dǎo)通,其中,所述第九晶體管被構(gòu)造成在第五控制信號被提供到所述第九晶體管時(shí)導(dǎo)通。
26.如權(quán)利要求17所述的數(shù)據(jù)驅(qū)動電路,還包括移位寄存器,構(gòu)造成順序地產(chǎn)生取樣信號;鎖存器部分,構(gòu)造成對應(yīng)于取樣信號來存儲所述數(shù)據(jù)并將存儲的數(shù)據(jù)提供到數(shù)-模轉(zhuǎn)換器。
全文摘要
本發(fā)明提供了一種緩沖器和具有利用該緩沖器的數(shù)據(jù)驅(qū)動電路的有機(jī)發(fā)光顯示器。該緩沖器包括第一電容器,用于接收模擬電壓;第一反相器,具有連接到第一電容器的輸入端;第二反相器,具有通過第二電容器連接到第一反相器的輸出端的輸入端;第三電容器,連接到第二反相器的輸出端;第一晶體管,用于控制從第一電源流向數(shù)據(jù)線的電流,使得響應(yīng)提供到第三晶體管的控制信號,緩沖輸出電壓被提供到數(shù)據(jù)線,其中,第三晶體管連接在數(shù)據(jù)線和第一電容器之間。
文檔編號H05B33/08GK1841932SQ20061005838
公開日2006年10月4日 申請日期2006年3月3日 優(yōu)先權(quán)日2005年3月31日
發(fā)明者崔相武, 樸镕盛, 金陽完 申請人:三星Sdi株式會社