專利名稱:放電管點亮裝置的頻率同步化方法以及放電管點亮裝置以及半導體集成電路的制作方法
技術領域:
本發(fā)明涉及用于放電管點亮,特別用于使用了冷陰極管的液晶顯示器等的放電管點亮裝置的頻率同步化方法以及放電管點亮裝置以及半導體集成電路。
背景技術:
圖1是表示在現(xiàn)有的放電管點亮裝置中沒有輸入同步信號時的結構的電
路圖。圖2是表示在現(xiàn)有的放電管點亮裝置中沒有輸入同步信號時的各部的信號的時序圖。在圖1所示的放電管點亮裝置中,在直流電源Vin和大地之間連
為N型FETQnl )的第一串聯(lián)電路。在P型FETQpl和N型FETQnl的連接點與大地GND之間,連接有電容器C3和變壓器T的一次線圈P的串聯(lián)電路,在變壓器T的二次線圈的兩端上連接有電抗器Lr和電容器C4的串聯(lián)電路。
在P型FETQpl的源極供給直流電源Vin, P型FETQpl的柵極與控制器IC1的端子DRV1連接。N型FETQnl的柵極與控制器IC1的端子DRV2連接。
控制器IC1具有啟動電路10、恒流決定電路ll、振動器12、分頻器13、誤差放大器15、 PWM比較器16、 NAND電路17a、 AND電路17b、以及驅(qū)動器18a、18b。恒流決定電路11經(jīng)由端子RF與恒流決定電阻R1的一端連接。振蕩器21經(jīng)由端子CF與電容器C1的一端連"J姿。
啟動電路IO接受直流電源Vin的電源供給生成預定電壓REG,然后提供給內(nèi)部的各部。恒流決定電路11流過由恒流決定電阻R1任意設定的恒定電流。振蕩器12通過恒流決定電路11的恒定電流進行電容器C1的充放電,產(chǎn)生圖2所示的鋸齒波振蕩波形(在圖2中表示在端子CF的電容器C1的充放電電壓),根據(jù)鋸鋸齒波振蕩波形生成時鐘CK。如圖2所示,時鐘CK是與在端子CF的鋸齒波振蕩波形同步的上升期間為H電平,下降期間為L電平的脈沖電壓波形,被發(fā)送給分頻器13。
變壓器T的二次線圏S的一端經(jīng)由電抗器Lr與放電管3的一方的電極連接,放電管3的另一方的電極與管電流檢測電路5連接。管電流檢測電路5由二極管D1、 D2以及電阻R3、 R4構成,檢測在放電管3中流過的電流,經(jīng)由控制器IC1的反饋端子FB向誤差放大器15的-端子輸出與4企測到的電流成比例的電壓。
誤差放大器15對在-端子輸入的來自管電流;險測電路5的電壓與在+端子輸入的基準電壓El的誤差電壓FBOUT進行放大,將該誤差電壓FBOUT向PWM比較器16的+端子發(fā)送。PWM比較器16,生成在+端子輸入的來自誤差放大器15的誤差電壓FBOUT在-端子輸入的來自端子CF的鋸齒波波形電壓以上時成為H電平、而在誤差電壓FBOUT達不到鋸齒波波形電壓時成為L電平的脈沖信號,然后輸出給NAND電路17a和AND電路17b。
分頻器13對來自振蕩器12的脈沖信號進行分頻,將分頻后的脈沖信號Q輸出給NAND電路17a,并且把使分頻后的脈沖信號Q翻轉(zhuǎn)后的脈沖信號(對于分頻后的脈沖信號Q具有預定的空載時間(dead time))輸出給AND電路17b。 NAND電路17a對來自分頻器13的分頻后的脈沖信號和來自PWM比較器16的信號進行NAND運算,經(jīng)由驅(qū)動器18a以及端子DRVl將驅(qū)動信號輸出給P型FETQpl。 AND電路17b對來自分頻器13的分頻并且翻轉(zhuǎn)后的脈沖信號和來自PWM比較器16的信號進行AND運算,經(jīng)由驅(qū)動器18b以及端子DRV2將驅(qū)動信號輸出給N型FETQnl 。
例如,在時刻tl t2, PWM比較器16的輸出成為H電平,分頻器13的輸出成為H電平,所以NAND電路17a的輸出成為L電平。因此,從端子DRVl輸出L電平,P型FETQpl導通。此外,在時刻t4~t5, PWM比較器16的輸出成為H電平,分頻器13的翻轉(zhuǎn)輸出成為H電平,所以AND電路17b的輸出成為H電平。因此,從端子DRV2輸出H電平,N型FETQnl導通。
即,驅(qū)動信號通過與分頻器13的輸出的合成與時鐘CK同步,同時將鋸齒波振蕩波形的下降期間作為空載時間,交互地發(fā)送給端子DRVl和端子DRV2。通過以上的動作,控制器IC1按照鋸齒波震蕩波形的頻率使P型FETQpl和N型FETQnl交互地導通/截止。由此,對放電管3供給電力,并且將流過放電管3的電流控制為預定值。
在圖1所示的放電管點亮裝置中設置的振蕩器12的振蕩頻率一般由電阻R1和電容器C1來決定。但是,由于所使用的部件(電阻和電容器)的偏差,有時與低頻的突發(fā)調(diào)光振蕩頻率或位于放電管點亮裝置的前級的SMPS的振蕩頻率等產(chǎn)生相互干_|尤,作為顯示設備產(chǎn)生致命的畫面閃爍。
作為其對策方法,有從外部向放電管點亮裝置輸入同步脈沖電壓信號,與外部的同步脈沖電壓信號同步地規(guī)定振蕩器12的振蕩頻率的方法。此時,一般來說,使放電管的點亮頻率與外部的同步脈沖電壓信號的頻率或外部的同步脈沖電壓信號的1/2頻率同步。例如,在使放電管的點亮頻率與來自微型計算機的同步脈沖電壓信號同步時,追加圖3所示的同步電路。
圖3所示的同步電路具有在來自外部的同步脈沖電壓信號的上升時刻生成單觸發(fā)脈沖的單觸發(fā)電路2;在單觸發(fā)電路2的輸出和電容器Cl的一端之間連接的二極管D3;以及在電容器Cl的兩端連接的齊納二極管ZD1。具有如圖4所示,從該同步電路向電容器Cl輸入頻率比電容器Cl的鋸齒波振蕩波形CF的頻率高的同步脈沖電壓信號TRI,使電容器Cl的鋸齒波振蕩波形CF與同步脈沖電壓信號TRI的頻率同步,使放電管3的點亮頻率與同步脈沖電壓信號TRI的1/2頻率同步來進行的方法等。
此外,作為關聯(lián)技術例如已知US5615093號公報。在該文獻中,在二次線圏與負載連接的變壓器的一次線圏上設置半導體開關電路,對半導體開關電路的各個開關進行PWM控制來進行恒流控制,并且當成為指示運轉(zhuǎn).停止信號停止的狀態(tài)時,切斷控制電路部的電源置成待機狀態(tài)。與此同時,可以防止由于關斷使半導體開關電路中的開關接通的開關驅(qū)動信號,轉(zhuǎn)移為待機狀態(tài)時產(chǎn)生過大的電流。
發(fā)明內(nèi)容
但是,在圖3所示的現(xiàn)有的放電管點亮裝置的頻率同步化方法中,如圖5所示,當輸入了頻率比電容器Cl的鋸齒波振蕩波形CF的頻率低的同步脈沖電壓信號TRI時,三角波波形的連續(xù)性被破壞,兩個驅(qū)動信號的脈沖寬度不同,相位也不是相差180° 。即,在圖中端子DRV2的驅(qū)動信號與端子DRV1的驅(qū)動信號的脈沖寬度不同,并且相位差不是180。。結果,放電管中流過的電流變得不平衡,使放電管內(nèi)部的水銀分布產(chǎn)生不平衡,產(chǎn)生亮度傾斜度和壽命降低。本發(fā)明提供一種對于振蕩器的振蕩頻率,同步脈沖電壓信號的頻率無論高 低都可以同步,還可以使能夠同步的脈沖電壓信號的頻帶寬廣,可以穩(wěn)定并且 容易地使振蕩頻率與同步脈沖電壓信號同步的放電管點亮裝置的頻率同步化 方法以及放電管點亮裝置以及半導體集成電路。
為了解決所述課題,本發(fā)明的放電管點亮裝置的頻率同步化方法的特征
為,具有在變壓器的一次線圈和二次線圏的至少一方的線圈上連接電容器, 在其輸出上連接了放電管的共振電路;以及與直流電源的兩端連接,并且用于 在所述共振電路內(nèi)的所述變壓器的一次線圏和所述電容器中流過電流的橋結 構的多個開關元件,具有生成4展蕩器電容器的充電的傾4斗和^:電的傾斜相同 并且用于使所述多個開關元件接通/關斷的三角波信號來進行振蕩;在不足所 述三角波形信號的半周期的期間,生成第一驅(qū)動信號,該第一驅(qū)動信號是與i文 電管中流過的電流相對應的脈沖寬度,驅(qū)動所述多個開關元件內(nèi)的一方的一個 以上的開關元件,以使所述放電管中流過電流;生成第二驅(qū)動信號,該第二驅(qū) 動信號與所述第一驅(qū)動信號為大體相同的脈沖寬度具有大約180度的相位差, 驅(qū)動所述多個開關元件內(nèi)的另 一方的一個以上的開關元件,以便在與由所述第 一驅(qū)動信號驅(qū)動的電流的反方向上使電流流過所述放電管;以及把同步脈沖電 壓信號轉(zhuǎn)換為通過大約50%的占空比正負的電流值進行切換,正負的電流值的 絕對值相等的脈沖電流,使其與所述振蕩器的三角波信號重疊來生成脈沖電 流,生成所述第一驅(qū)動信號以及生成所述第二驅(qū)動信號是與生成所述脈沖電流 的過程中的所述脈沖電流的頻率同步地生成所述第 一驅(qū)動信號以及第二驅(qū)動 信號。 '
本發(fā)明的放電管點亮裝置是從直流轉(zhuǎn)換為正負對稱的交流來對放電管提 供電力的放電管點亮裝置,其特征為,具有共振電路,其在變壓器的一次線 圈和二次線圏的至少一方的線圈上連接電容器,在其輸出上連接了所述放電 管;橋結構的多個開關元件,其與直流電源的兩端連接,并且用于在所述共振 電if各內(nèi)的所述變壓器的一次線圈和所述電容器中流過電流;振蕩器,其生成振 蕩器電容器的充電的傾斜和放電的傾斜相同并且用于使所述多個開關元件接 通/關斷的三角波信號;信號生成部,其在不足所述三角波形信號的半周期的 期間,生成第一驅(qū)動信號,該第一驅(qū)動信號是與所述放電管中流過的電流相對應的脈沖寬度,驅(qū)動所述多個開關元件內(nèi)的一方的一個以上的開關元件以^使所 述放電管中流過電流,并且生成第二驅(qū)動信號,該第二驅(qū)動信號與所述第一驅(qū)
動信號為大體相同的脈沖寬度具有大約180度的相位差,并且驅(qū)動所述多個開 關元件內(nèi)的另 一方的一個以上的開關元件以便在與由所述第 一驅(qū)動信號驅(qū)動 的電流的反方向上使電流流過所述放電管;以及脈沖電流生成電路,其4巴同步 脈沖電壓信號轉(zhuǎn)換為通過大約50%的占空比正負的電流值進行切換,正負的電 流值的絕對值相等的脈沖電流,使其與所述振蕩器的三角波信號重疊,所述信 號生成部與來自所述脈沖電流生成電路的所述脈沖電流的頻率同步地生成所 述第 一驅(qū)動信號以及第二驅(qū)動信號。
本發(fā)明的半導體集成電路控制對放電管提供電力的橋結構的多個開關元 件,其特征為,具有振蕩器,其生成振蕩器電容器的充電的傾斜和放電的傾 斜相同并且用于使所述多個開關元件接通/關斷的三角波信號;信號生成部, 其在不足所述三角波形信號的半周期的期間,生成第一驅(qū)動信號,該第一驅(qū)動 信號是與所述》文電管中流過的電流相對應的脈沖寬度,驅(qū)動所述多個開關元件 內(nèi)的一方的一個以上的開關元件以使所述放電管中流過電流,并且生成第二驅(qū) 動信號,該第二驅(qū)動信號與所述第一驅(qū)動信號為大體相同的脈沖寬度具有大約 180度的相位差,并且驅(qū)動所述多個開關元件內(nèi)的另 一方的一個以上的開關元 件以便在與由所述第 一驅(qū)動信號驅(qū)動的電流的反方向上使電流流過所述放電 管;輸入端子,其輸入同步脈沖電壓信號;以及脈沖電流生成電路,其把從所 述輸入端子輸入的同步脈沖電壓信號轉(zhuǎn)換為通過大約50%的占空比正負的電 流值進行切換,正負的電流值的絕對值相等的脈沖電流,使其與所述振蕩器的 三角波信號重疊,所述信號生成部與來自所述脈沖電流生成電路的所述脈沖電 流的頻率同步地生成所述第一驅(qū)動信號以及第二驅(qū)動信號。
圖1是表示在相關聯(lián)的放電管點亮裝置中沒有輸入同步脈沖電壓信號時 的結構的電路圖。
圖2是表示在相關聯(lián)的放電管點亮裝置中沒有輸入同步脈沖電壓信號時 的各部的信號的時序圖。
圖3是表示在相關聯(lián)的放電管點亮裝置中輸入了同步脈沖電壓信號時的結構的電路圖。
圖4是表示在相關聯(lián)的放電管點亮裝置中輸入了同步脈沖電壓信號時的 各部的信號的時序圖。.
圖5是表示在相關聯(lián)的放電管點亮裝置中輸入了同步脈沖電壓信號時,同 步脈沖電壓信號的頻率比電容器的鋸齒波振蕩波形的頻率低時的各部的信號 的時序圖。
圖6是表示本發(fā)明實施例1的放電管點亮裝置的結構的電路圖。
圖7是表示在本發(fā)明實施例l放電管點亮裝置中設置的充放電脈沖電流生
成電路的結構的電路圖。
圖8是說明圖7所示的充放電脈沖電流生成電路的動作的時序圖。
圖9是表示在本發(fā)明實施例1的放電管點亮裝置中沒有輸入同步脈沖電壓
信號時的各部的信號的時序圖。
圖IO是表示在本發(fā)明實施例1的放電管點亮裝置中輸入了同步脈沖電壓
信號時的各部的信號的時序圖。
圖11是表示本發(fā)明實施例2的放電管點亮裝置的結構的電路圖。
圖12是表示在本發(fā)明實施例2的放電管點亮裝置中設置的充放電脈沖電
流生成電路的結構的電路圖。
圖13是說明圖12所示的充放電脈沖電流生成電路的動作的時序圖。
圖14是表示在本發(fā)明實施例2的放電管點亮裝置中輸入了同步脈沖電壓
信號時的各部的信號的時序圖。
圖15是表示在本發(fā)明實施例3的放電管點亮裝置中沒有輸入同步脈沖電
壓信號時的各部的信號的時序圖。
圖16是表示在本發(fā)明實施例3的放電管點亮裝置中輸入了同步脈沖電壓
信號時的各部的信號的時序圖。
圖17是表示在本發(fā)明實施例4的放電管點亮裝置中輸入了同步脈沖電壓
信號時的各部的信號的時序圖。
圖18是表示本發(fā)明實施例5的放電管點亮裝置的結構的電路圖。
圖19是表示在本發(fā)明實施例5的放電管點亮裝置中輸入了同步脈沖電壓
信號時的各部的信號的時序圖。
具體實施例方式
以下參照附圖詳細地說明本發(fā)明實施方式的放電管點亮裝置的頻率同步 化方 法以及放電管點亮裝置以及半導體集成電路的實施方式。 (實施例1 )
圖6是表示本發(fā)明實施例1的放電管點亮裝置的結構的電路圖。圖6所示 的放電管點亮裝置,相對于圖1所示的放電管點亮裝置僅控制器ICla不同。 圖6所示的其他的結構與圖1所示的結構為同一結構,對同一部分賦予同一符 號,并且省略該部分的說明,在此僅說明不同的部分。
控制器ICla對應于本發(fā)明的半導體集成電路,具有充放電脈沖電流生 成電路20、啟動電路IO、恒流決定電路lla、振蕩器12a、誤差》文大器15、減 法電路19、 PWM比較器16a、 16b、 NAND電路17c、邏輯電路17d、驅(qū)動器 18a、 18b。啟動電路10的結構與圖18所示的啟動電路為同一結構。恒流決定 電路lla經(jīng)由端子RF與恒流決定電阻R2的一端連接。振蕩電路12a經(jīng)由端 子CF與電容器C2的一端連接。
恒流決定電路lla流過通過恒流決定電路R2任意設定的恒定電流。振蕩 器12a通過恒流決定電路lla的恒定電流進行電容器C2的充放電,產(chǎn)生三角 波信號,根據(jù)三角波信號生成時鐘CK,然后將其發(fā)送給NAND電路17c以及 邏輯電路17d。三角波信號的上升傾斜和下降傾斜相同。上升傾斜和下降傾斜 根據(jù)電容器C2的值和電阻R2的值設定。
誤差放大器15的輸出端子與PWM比較器16a的+端子連接,并且經(jīng)由電 阻R4與減法電路19的-端子連接。在減法電路19的-端子和輸出端子之間 連接有電阻R5。減法電路19對PWM比較器16b的-端子輸出使誤差電壓 FBOUT關于作為+端子的基準電壓E2的三角波形信號的上限值和下限值的中 點電位進行翻轉(zhuǎn)后的電壓,即誤差電壓FBOUT的翻轉(zhuǎn)波形,誤差電壓FBOUT 經(jīng)由電阻4來自誤差放大器15?;鶞孰妷篍2為E2-(VL+VH)/2,是三角波 信號CF的上限值VH和下限值VL的中點電位。
PWM比較器16a當在+端子輸入的來自誤差放大器15的誤差電壓FBOUT 為在-端子輸入的來自端子CF的三角波信號電壓以上時,生成成為H電平的 脈沖信號,在誤差電壓FBOUT不足三角波信號電壓時生成成為L電平的信號,然后輸出給NAND電路17c。 PWM比較器16b當在+端子輸入的來自端子CF 的三角波信號電壓為在-端子輸入的來自減法電路19的誤差電壓FBOUT的 翻轉(zhuǎn)波形電壓以上時生成成為H電平的脈沖信號,在三角波信號電壓不足誤 差電壓FBOUT的翻轉(zhuǎn)波形電壓時生成成為L電平的脈沖信號,然后輸出給邏 輯電路17d。
NAND電路17c進行來自振動器12a的時鐘和來自PWM比較器16b的信 號的NAND運算,經(jīng)由驅(qū)動電路18a以及端子DRV1將第一驅(qū)動信號輸出給 P型FETQpl。邏輯電路17d進行使來自振動器12a的時鐘翻轉(zhuǎn)后的信號與來 自PWM比較器16b的信號的AND運算,經(jīng)由驅(qū)動器18b以及DRV2將第二 驅(qū)動信號輸出給N型FETQnl。
PWM比較器16a、 NAND電路17c、驅(qū)動器18a對應于本發(fā)明的信號生成 部,該信號生成部在不足三角波信號的半周期的期間生成第一驅(qū)動信號,該第 一驅(qū)動信號是與放電管3中流過的電流相對應的脈沖寬度,驅(qū)動P型FETQpl 以使放電管3中流過電流。減法電路19、 PWM比較器16b、 NAND電路17d、 以及驅(qū)動電路18b對應于本發(fā)明的信號生成部,該信號生成部生成第二驅(qū)動信 號,該第二驅(qū)動信號與第一驅(qū)動信號為大體相同的脈沖寬度具有大約180度的 相位差,驅(qū)動N型FETQnl以便與在與由所述第一驅(qū)動信號驅(qū)動的電流的反 方向上使電流流過放電管3 。
充放電脈沖電流生成電路20把來自外部的同步脈沖電壓信號TRI轉(zhuǎn)換為 通過50%的占空比(或者50%附近)正負的電流值進行切換,正負的電流值 的絕對值相等,并且具有將同步脈沖電壓信號的頻率2分頻后的頻率的脈沖電 流,然后與振蕩器12a的三角波信號重疊。信號生成部與來自充放電脈沖電流 生成電路20的脈沖電流的2分頻后的頻率同步地生成第一驅(qū)動信號和第二驅(qū) 動信號。即,振蕩頻率與同步脈沖電壓信號的1/2的頻率同步,使放電管3的 點亮頻率與同步脈沖電壓信號的1/2頻率同步。
圖7是表示在本發(fā)明實施例1的放電管點亮裝置中設置的充放電脈沖電流 生成電路的結構的電路圖。充放電脈沖電流生成電路20具有T型觸發(fā)電路
在+端子上經(jīng)由電阻R6連接有電源REG,在-端子上連接了基準電壓V2的比較器COMPl;在-端子上經(jīng)由電阻R7連接大地GND,在+端子上連接有 基準電壓V3的比較器COMP2; OR電路OR1; NAND電路NAND1; AND 電路AND1;在電源REG和大地GND之間連接的恒流源21a、 P型FET22、 恒流電源21b.、以及N型FET23的串耳關電路。
此外,基準電壓V2和基準電壓V3,被設定成滿足V3〈 (REG的電壓) x R7/ (R6+R7 ) <V2的關系。
設置比較器COMPl、 COMP2、 OR電路ORl的原因在于,在TRI端子中 沒有信號時(該端子斷開時),形成為TRI端子電壓=(REG的電壓)xR7/ (R6+R7),不流過無論正負的脈沖電流。此外,在TRI端子輸入了比基準電 壓V3大比基準電壓V2小的信號時,形成死區(qū)以便從比較器COMPl、 COMP2 不發(fā)出l俞出。
如圖8所示,T型觸發(fā)電路T-FF對每個同步脈沖電壓信號TRI的上升沿 生成交互地重復了 H電平和L電平的脈沖信號T-FF的Q以及翻轉(zhuǎn)后的脈沖信 號。根據(jù)圖8還可以得知,該脈沖信號以及翻轉(zhuǎn)后的脈沖信號成為將同步脈沖 電壓信號TRI的頻率2分頻后的信號。
比較器COMPl在同步脈沖電壓信號TRI為基準電壓V2以上時,輸出H 電平,在圖8所示的例子中,對OR電路ORl輸出與同步脈沖電壓信號TRL 完全相同的信號。比較器COMP2在同步脈沖電壓信號TRI為基準電壓V3以 上時輸出L電平,在圖8所示的例子中,對OR電路ORl輸出^f吏同步脈沖電 壓信號TRI翻轉(zhuǎn)后的信號。因此,OR電路ORl的輸出始終為H電平。
NAND電路NAND1進行來自T型觸發(fā)電路T-FF的脈沖信號T-FF的Q 和OR電路OR1的輸出的NAND運算,所以對P型FET22輸出將來自T型 觸發(fā)電路T-FF的脈沖信號T-FF的Q翻轉(zhuǎn)后的信號。因此,在時刻tl t2,通 過來自NAND電路NAND1的低電平,P型FET22導通,從恒流源22a經(jīng)由P 型FET22正方向(—)地流過脈沖電流+AI。
另一方面,在時刻t2 t3,通過來自AND電路AND1的H電平N型FET23 導通,從負方向(—)經(jīng)由N型FET23脈沖電流-AI流入大地GND。
如此,如圖8所示,圖7所示的充放電脈沖電流生成電路20把同步脈沖 電壓信號TRI轉(zhuǎn)換為通過50%的占空比正負的電流值± △ I進行切換,正負的電流值± AI的絕對值相等,并且具有同步脈沖電壓信號的頻率的一半頻率的 脈沖電流,然后與振蕩器12a的三角波信號重疊。
然后,參照圖9的時序圖說明在圖6的放電管點亮裝置中沒有輸入同步信 號時的基本動作。
首先,通過由恒流決定電阻12任意設定的電流I2,振蕩器12a進行電容 器C2的充放電,產(chǎn)生上升傾斜和下降傾斜相同的三角波信號CF,根據(jù)三角 波信號CF生成時鐘CK。時鐘CK是與三角波信號同步的、例如上升期間為H 電平,下降期間為L電平的脈沖信號。
NAND電路17c僅在來自振蕩器12a的時鐘CK為H電平并且來自PWM 比較器16a的信號為H電平時,將L電平的脈沖信號輸出給P型FETQpl使 其導通。即,在三角波信號CF的上升期間(時鐘CK為H電平,例如時刻tl t2、 t5 t7)中,在來自誤差放大器15的誤差電壓FBOUT為三角波信號CF以上時 (來自PWM比較器16a的信號為H電平,即從三角波信號的下限值VL到三 角波信號CF與誤差放大器15的輸出交叉的期間中,例如tl t2、 t5 t6 )對P 型FETQpl輸出L電平的脈沖信號。即,僅在三角波信號CF的上升期間中對 端子DRV1輸出脈沖信號。
例如,在時刻,tl t2中,電流流過沿著Vin、 Qpl、 C3、 P、 GND延伸的 路徑,在變壓器T的二次側(cè),電流流過沿著S、 Lr、放電管3、管電流檢測電 路5延伸的路徑。
另一方面,減法電路19對PWM比較器16b的-端子輸出使來自誤差放 大器15的誤差電壓FBOUT關于三角波信號的上限值和下限值的中點電位進 行翻轉(zhuǎn)后的誤差電壓FBOUT的翻轉(zhuǎn)波形。邏輯電路17d僅在使來自振蕩器12a 的時鐘CK(L電平)翻轉(zhuǎn)后的翻轉(zhuǎn)輸出為H電平,并且來自PWM比較器16b 的信號為H電平時,對N型FETQnl輸出H電平的脈沖信號使其導通。
即,在三角波信號CF的下降期間(時鐘CK為L電平,例如時刻t3 t5、 t7 t9)中,在三角波信號CF為誤差電壓FBOUT的翻轉(zhuǎn)波形電壓以上時(來 自PWM比較器16b的信號為H電平,即從三角波信號的上限值VH到三角波 信號CF與使誤差放大器的輸出翻轉(zhuǎn)后的翻轉(zhuǎn)輸出交叉的期間中,例如t3 t4、 t7 t8 )對N型FETQnl輸出H電平的脈沖信號。即,僅在三角波信號CF的下降期間中對端子DRV2輸出脈沖信號。
例如,在時刻t3 t4中,電流流過沿著P、 C3 、 Qn 1 、 GND延伸的路徑, 在變壓器T的二次側(cè),電流流過沿著管電流檢測電路5、放電管3、 Lr、 S延 伸的路徑。
通過以上的動作,控制器ICla通過第一驅(qū)動信號和具有與第一驅(qū)動信號 大體相同的,沖寬度并且具有180度的相位差的第二驅(qū)動信號,按照上升傾斜 期間和下降傾斜期間變?yōu)橄嗤娜遣ㄐ盘朇F的頻率,交互地使P型 FETQpl、 N型FETQnl導通/截止,來對放電管3提供電力,并且將流過放電 管3的電流控制為預定值。
然后,參照圖IO的時序圖說明在圖6的放電管點亮裝置中輸入了同步信 號時的基本動作。
首先,通過由恒流決定電阻R2任意設定的恒定電流I2,振蕩器12a進行 電容器C2的充放電,產(chǎn)生上升傾斜和下降傾斜相同的三角波信號CF。電容 器C2的充放電電流通過50%的占空比正負的電流值± 12進行切換,正負的電 流值士I2的絕對值相等。如圖IO所示,充放電脈沖電流生成電路20把同步脈 沖電壓信號丁111轉(zhuǎn)換為通過50%的占空比正負的電流值± AI進行切換,正負 的電流值士 AI的絕對值相等,并且具有同步脈沖電壓信號的頻率的一半頻率 的脈沖電流,然后與振蕩器12a的三角波信號重疊。
在圖10所示的例子中,正負的電流值±12和脈沖電流的定時偏差時間 (t3-tl),所以如圖10所示,電容器C2的充;j文電電流在時刻U t3為+12 - AI, 在時刻t3 t4為+I2+AI,在時刻t4 t6為-I2+AI,在時刻t6 t7為-12 - AI。 因此,三角波信號CF對應電容器C2的充放電電流進行變化,成為與脈沖電 流的頻率同步的信號。
例如,在將由電流值決定電阻R2決定的振蕩器12a的充放電電流設為± 12,把通過士I2決定了振蕩器12a的充放電電流時的振蕩頻率設為fF,把重疊 的脈沖電流設為± AI時,能夠同步的脈沖電壓信號的頻帶成為
fmax=2fFx (I2+AI) /12
fmin=2fFx (12 - AI) /12
因此,在將AI的電流值設定為振蕩器12a的充放電電流值的75%,即,△ 1=0.75x12時,可以4吏振蕩頻率與0.5[廣3.5&的外部的同步脈沖電壓信號同 步。相反,如果將fF設定為50kHz附近,則可以與25k 175kHz的同步脈沖電 壓信號同步。在圖6的例子中,脈沖電流的電流值AI成為固定,但也可以通 過R2決定電流值AI,以便始終對于12成為相同的比率。此外,為了可以獨 立地調(diào)整電流值AI,半導體集成電路可以具備獨立地決定AI的端子。
如此,根據(jù)實施例1的放電管點亮裝置,充放電脈沖電流生成電路20把 同步脈沖電壓信號轉(zhuǎn)換為通過50%的占空比正負的電流值進行切換,正負的電 流值的絕對值相等,并且具有同步脈沖電壓信號的頻率的一半頻率的脈沖電 流,然后與三角波信號重疊。此外,信號生成部與脈沖電流的一半的頻率同步 地生成第一驅(qū)動信號以及第二驅(qū)動信號。即,振蕩頻率與同步脈沖電壓信號的 1/2的頻率同步,使;改電管3的點亮頻率與同步脈沖電壓信號的一半的頻率同 步。因此,對于振蕩器12a的振蕩頻率,同步脈沖電壓信號的頻率無論高低都 可以同步,還可以使能夠同步的脈沖電壓信號的頻帶寬廣,可以穩(wěn)定并且容易 地使振蕩頻率與同步脈沖電壓信號同步。
(實施例2 )
圖11是表示本發(fā)明實施例2的放電管點亮裝置的結構的電路圖。圖12是 表示在本發(fā)明的實施例2的放電管點亮裝置中設置的充放電脈沖電流生成電 路的結構的電路圖。在實施例2中,充放電脈沖電流生成電路20a把來自微型 計算機的占空比為50%的同步脈沖電壓信號TRI轉(zhuǎn)換為占空比仍然為50%的、 正負的電流值的絕對值相等的脈沖電流,然后與振蕩器12a的充放電電流重 疊。信號生成部與來自充放電脈沖電流生成電路20a的脈沖電流的頻率同步地 生成第一驅(qū)動信號和第二驅(qū)動信號。即,振蕩頻率與同步脈沖電壓信號的頻率 同步,使放電管3的點亮頻率與同步脈沖電壓信號的頻率同步。
圖12是表示在本發(fā)明的實施例2的放電管點亮裝置中設置的充放電脈沖 電流生成電路的結構的電路圖。相對于圖7所示的充放電脈沖電流生成電路 20,充放電脈沖電流生成電路20a去掉了 T型觸發(fā)電路T-FF、 0R電路0R1、 NAND電路NAND1 、以及AND電路AND1,將比較器C0MP1變更為比較 器C0MP3,將比較器COMP3的輸出與P型FET22的柵極連接,將比較器 COMP2的輸出與N型FET23的柵極連接。比較器COMP3相對于比較器COMPl, +端子和-端子倒過來。
此外,圖12所示的其他的結構與圖7所示的結構相同,對于相同的部分 賦予相同符號,并省略其說明。
比較器COMP3在同步脈沖電壓信號TRI為基準電壓V2以上時,輸出L 電平,在圖13所示的例子中,對P型FET22輸出使同步脈沖電壓信號TRI 翻轉(zhuǎn)后的信號。因此,在時刻tl t2, P型FET22導通,從恒流源22a經(jīng)由P 型FET22正方向(—)地流過脈沖電流+AI。
比較器COMP2在同步脈沖電壓信號TRI不足基準電壓V3時,輸出H電 平,在圖13所示的例子中,對N型FET23輸出使同步脈沖電壓信號TRI翻 轉(zhuǎn)后的信號。因此,在時刻t2 t3, N型FET23導通,從負方向(—)經(jīng)由N 型FET23脈沖電流-△ I流入大地GND。
如此,圖12所示的充放電脈沖電流生成電路20a,如圖13所示,將占空 比50%的同步脈沖電壓信號TRI轉(zhuǎn)換為占空比為50%正負的電流值± △ I的絕 對值相等的脈沖電流,然后與振蕩器l a的三角波信號重疊。
例如,在將由電流值決定電阻R2決定的振蕩器12a的充放電電流設為± 12,把僅通過士I2決定了振蕩器12a的充放電電流時的振蕩頻率設為fF,把重 疊的脈沖電流設為± AI時,能夠同步的脈沖電壓信號的頻帶成為
fmax=fFx (I2+AI) /12
fmin=fFx (12- AI) /12
因此,在將AI的電流值設定為振蕩器12a的充放電電流值的75%,即, △ 1=0.75x12時,可以使振蕩頻率與0.25fF 1.75fp的外部脈沖電壓信號同步。 相反,如果將fp設定為50kHz附近,則可以在12.5k 87.5kHz的范圍內(nèi),與脈 沖電壓信號同步。即,通過預先在與振蕩器12a的充放電電流重疊的、與外部 的同步脈沖電壓信號對應的脈沖電流的頻率附近設定fF,可以在上下兩個方向 上擴大能夠同步的脈沖電壓信號的頻帶。
此外,圖14是表示在本發(fā)明實施例2的放電管點亮裝置中輸入了同步脈 沖電壓信號時的各部的信號的時序圖。該動作與實施例1的圖IO所示的時序 圖的動作相同,所以省略其說明。 (實施例3 )圖15是表示在本發(fā)明實施例3的放電管點亮裝置中沒有輸入同步脈沖電 壓信號時的各部的信號的時序圖。圖16是表示在本發(fā)明實施例3的放電管點 亮裝置中輸入了同步脈沖電壓信號時的各部的信號的時序圖。基本的電路結構 與圖6所示的放電管點亮裝置的結構相同,來自振蕩器12a的時鐘CK和三角 波信號CF的定時與圖9所示的那些定時不同。
即,在圖15所示的實施例3中,時鐘CK是與三角波信號CF同步,在 三角波信號CF低于上限值VH和下限值VL的中點電位的期間成為H電平, 在高于所述中點電位的期間成為L電平的脈沖電壓波形。
NAND電路17c僅在來自振蕩器12a的時鐘CK為H電平并且來自PWM 比較器16a的信號為H電平時,將L電平的脈沖信號輸出給P型FETQpl使 其導通。即,在三角波信號CF低于上限值和下限值的中點電位的期間中(時 鐘CK為H電平的期間),在來自誤差放大器15的誤差電壓FBOUT為三角波 信號CF以上時(來自PWM比較器16a的信號為H電平,例如時刻t6 t7、 tll tl2 )對P型FETQpl輸出L電平的脈沖信號。即,僅在三角波信號CF低 于上限值和下限值的中點電位的期間中,對端子DRV1輸出脈沖信號。
另一方面,減法電路19對PWM比較器16b的-端子輸出使來自誤差放 大器15的誤差電壓FBOUT關于三角波信號的上限值和下限值的中點電位進 行翻轉(zhuǎn)后的誤差電壓FBOUT的翻轉(zhuǎn)波形。邏輯電路17d僅在使來自振蕩器12a 的時鐘CK(L電平)翻轉(zhuǎn)后的翻轉(zhuǎn)輸出為H電平,并且來自PWM比較器16b 的信號為H電平時,對N型FETQnl輸出H電平的脈沖信號使其導通。
即,在三角波信號CF高于上限值和下限值的中點電位的期間中(時鐘 CK為L電平的期間),在三角波信號CF為使來自誤差放大器15的誤差電壓 FBOUT翻轉(zhuǎn)后的翻轉(zhuǎn)波形以上時(來自PWM比較器16a的信號為L電平, 例如t3 t5、 t8 tl0)對N型FETQnl輸出H電平的脈沖信號。即,僅在三角 波信號CF高于上限值和下限值的中點電位的期間中,對端子DRV2輸出脈沖 信號。
如此,通過該實施例3的放電管點亮裝置的控制,也可以將流過放電管3 的電流控制為預定值。
此外,圖16所示的時序圖的動作也和圖IO所示的時序圖的動作相同地進行動作。即,電容器C2的充放電電流與圖IO所示的相同,三角波信號CF對 應電容器C2的充放電電流進行變化,成為與脈沖電流的頻率同步的信號。因 此,可以使振蕩頻率與同步脈沖電壓信號的1/2的頻率同步。 (實施例4)
圖17是表示在本發(fā)明實施例4的放電管點亮裝置中輸入了同步脈沖電壓 信號時的各部的信號的時序圖。此外,沒有輸入同步信號時的動作波形與圖 15所示的動作波形完全相同?;镜碾娐方Y構與圖ll所示的放電管點亮裝置 的結構相同,但來自振蕩器12a的時鐘CK和三角波信號CF的定時與圖14 所示的那些定時不同。
如此,通過該實施例4的放電管點亮裝置的控制,也可以將流過放電管3 的電流控制為預定值。此外,可以佳j展蕩頻率與占空比為50%的同步脈沖電壓 信號的頻率同步。
(實施例5 )
圖18是表示本發(fā)明實施例5的放電管點亮裝置的結構的電路圖。圖18 所示的放電管點亮裝置是全橋電路時的放電管點亮裝置的一例,相對于圖6 所示的實施例l,控制器IClc設置有P型FETQp2、 N型FETQn2、邏輯電路 17e、空載時間作成電路21a、 21b、驅(qū)動器18a 18d。
在直流電源Vin和大地之間連接有高側(cè)的P型FETQp2和低側(cè)的N型 FETQn2的串聯(lián)電路。在P型FETQpl和N型FETQnl的連接點和P型FETQp2 和N型FETQn2的連接點之間連接有共振電容器C3和變壓器T的一次線圈P 的串聯(lián)電路。端子DRV1與P型FETQpl的柵極與N型FETQnl的柵極連接, 端子DRV2與P型FETQp2的柵極和N型FETQn2的柵極連接。
邏輯電路17e進行使來自振蕩器12a的時鐘CK翻轉(zhuǎn)后的輸出和來自PWM 比較器16b信號的NAND運算??蛰d時間作成電路21a根據(jù)來自NAND電路 17c的信號,生成對于向驅(qū)動器18a的第一驅(qū)動信號DRV1具有預定時間的空 載時間DT的第三驅(qū)動信號DRV3,然后輸出給驅(qū)動器18b??蛰d時間作成電 路21b根據(jù)來自NAND電路17e的信號,生成對于向驅(qū)動器18c的第四驅(qū)動 信號DRV4具有預定時間的空載時間DT的第二驅(qū)動信號DRV2,然后輸出給 驅(qū)動器18d。第一驅(qū)動信號和第三驅(qū)動信號、第二驅(qū)動信號和第四驅(qū)動信號各自具有防
止同時開啟的空載時間DT,除了空載時間DT之外,第三驅(qū)動信號與第一驅(qū) 動信號大體相同,第四驅(qū)動信號與第二驅(qū)動信號大體相同。充放電脈沖電流生 成電路20a與圖12所示的電路為相同的結構。
根據(jù)該結構,在三角波信號CF的上升期間中,在來自誤差放大器15的 誤差電壓FBOUT為三角波信號CF以上時,經(jīng)由空載時間作成電路21a和驅(qū) 動器18a、 18b,對P型FETQpl以及N型FETQnl輸出L電平的脈沖信號, P型FETQpl導通。此外,在三角波信號CF的上升期間中,經(jīng)由空載時間作 成電路21b和驅(qū)動器18c、 18d,對P型FETQp2以及N型FETQn2輸出H電 平的脈沖信號,N型FETQn2導通。在該期間中,電流流過沿著Vin、 Qpl、 C3、 P、 Qn2、 GND延伸的路徑,在變壓器T的二次側(cè),電流流過沿著S、 Lr、 放電管3、管電流檢測電路5延伸的路徑。
另一方面,在三角波信號CF的下降期間中,經(jīng)由空載時間作成電^各21a 和驅(qū)動器18a、 18b,對P型FETQpl以及N型FETQnl輸出H電平的脈沖信 號,N型FETQnl導通。此外,在三角波信號CF的下降期間中,在誤差電壓 FBOUT為來自減法電路19a的翻轉(zhuǎn)電壓C2以上時,對邏輯電路17e輸出H 電平的脈沖信號,邏輯電路17e經(jīng)由空載時間作成電路21b和驅(qū)動器18c、18d, 將L電平輸出給P型FETQp2以及N型FETQn2, P型.FETQp2導通。
在該期間中,電流流過沿著Vin、 Qp2、 P、 C3、 Qnl、 GND延伸的路徑, 在變壓器T的二次側(cè),電流流過沿著管電流;險測電路5、放電管3、 Lr、 S延 伸的路徑。
圖19是表示在本發(fā)明的實施例5的放電管點亮裝置中輸入了同步脈沖電 壓信號時的各部的信號的時序圖,其動作除了第一至第四驅(qū)動信號的空載時間 DT之外,與實施例2的圖14所示的時序圖的動作相同,所以省略其說明。因 此,即使在使用了全橋電路的實施例5的放電管點亮裝置中,也可以得到與實 施例1的放電管點亮裝置的效果相同的效果。
此外,本發(fā)明的放電管點亮裝置并不限于上述的各個實施例。在實施例1 至實施例5中,設第二驅(qū)動信號與第一驅(qū)動信號相位相差整整180度,但如果 是流過放電管3的電流的對稱性不被較大地破壞的范疇內(nèi),所述相位差可以不是180度、而是對于180度可以有若干的誤差,例如可以是179度或181度等。
此外,在本發(fā)明的各個實施例中,脈沖電流為純粹的矩形波,但在通過 50%的占空比正負進行切換,正負的波形具有180度的相位差且相等時,可以 不是純粹的矩形波。例如,也可以是以下的方法把通過50。/o的占空比正負進 行切換,對于三角波信號的中點電位正負的絕對值相等的脈沖電壓經(jīng)由電阻與 電容器C1進行連接,由此在振蕩器12a的充放電電流上重疊通過50。/。的占空 比正負進行切換正負的絕對值相等的類似脈沖狀的電流。
此外,但如果是流過放電管的電流的對稱性不被較大地破壞的范疇內(nèi),所 述脈沖電流的占空比可以不必正好為50%。此外,脈沖電流的正負的絕對值也 可以存在若干的誤差。
根據(jù)本發(fā)明,對于振蕩器的振蕩頻率,同步脈沖電壓信號的頻率無論高低 都可以同步,還可以使能夠同步的脈沖電壓信號的頻帶寬廣,可以穩(wěn)定并且容 易地使振蕩頻率與同步脈沖電壓信號同步。
本發(fā)明可以用于放電管點亮裝置的頻率同步化方法以及放電管點亮裝置 以及半導體集成電路。 (指定美國)
本國際申請涉及美國指定,關于在2006年IO月5日遞交的日本專利申請 第2006-274214號(2006年10月5日申請),并享受基于美國專利法第119 條(a)的優(yōu)先權的好處;其全部內(nèi)容被收容于本申請中,以資參考。
權利要求
1一種放電管點亮裝置的頻率同步化方法,其特征在于,該放電管點亮裝置具有共振電路,其在變壓器的一次線圈和二次線圈的至少一方的線圈上連接電容器,在其輸出上連接了放電管;以及橋結構的多個開關元件,其與直流電源的兩端連接,并且用于使電流流過在所述共振電路內(nèi)的所述變壓器的一次線圈和所述電容器,所述放電管點亮裝置的頻率同步化方法,包含生成振蕩器電容器的充電的傾斜和放電的傾斜相同并且用于使所述多個開關元件接通/關斷的三角波信號進行振蕩;在不足所述三角波形信號的半周期的期間,生成第一驅(qū)動信號,該第一驅(qū)動信號具有與所述放電管中流過的電流相對應的脈沖寬度,驅(qū)動所述多個開關元件內(nèi)的一方的一個以上的開關元件以使所述放電管中流過電流;生成第二驅(qū)動信號,該第二驅(qū)動信號與所述第一驅(qū)動信號為大體相同的脈沖寬度具有大約180度的相位差,驅(qū)動所述多個開關元件內(nèi)的另一方的一個以上的開關元件以便在與由所述第一驅(qū)動信號驅(qū)動的電流的反方向上使電流流過所述放電管;以及把同步脈沖電壓信號轉(zhuǎn)換為通過大約50%的占空比正負的電流值進行切換,正負的電流值的絕對值相等的脈沖電流,使其與所述振蕩器的三角波信號重疊來生成脈沖電流,生成所述第一驅(qū)動信號以及生成第二驅(qū)動信號是與生成所述脈沖電流的過程中的所述脈沖電流的頻率同步地生成所述第一驅(qū)動信號以及第二驅(qū)動信號。
2. 根據(jù)權利要求1所述的放電管點亮裝置的頻率同步化方法,其特征在于,所述脈沖電流的頻率為所述同步脈沖電壓信號的頻率的預定的整數(shù)倍。
3. 根據(jù)權利要求1所述的放電管點亮裝置的頻率同步化方法,其特征在于,在所述脈沖電流的頻率附近設定沒有重疊所述脈沖電流時的所述三角波信號的振蕩頻率。
4. 一種放電管點亮裝置,其從直流轉(zhuǎn)換為正負對稱的交流來對放電管提供電力,其特征在于,具有共振電路,其在變壓器的一次線圈和二次線圈的至少一方的線圈上連接電容器,在其輸出上連接了所述放電管;橋結構的多個開關元件,其連接在直流電源的兩端,而且用于使電流流過 在所述共振電路內(nèi)的所述變壓器的一次線圈和所述電容器;振蕩器,其發(fā)生振蕩器電容器的充電的傾斜和放電的傾斜相同、而且用于 使所述多個開關元件接通/關斷的三角波信號;信號生成部,其在不足所述三角波形信號的半周期的期間,生成第一驅(qū)動 信號,該第一驅(qū)動信號具有與所述放電管中流過的電流相對應的脈沖寬度,驅(qū) 動所述多個開關元件內(nèi)的一方的一個以上的開關元件以使所述放電管中流過 電流,并且生成第二驅(qū)動信號,該第二驅(qū)動信號與所述第一驅(qū)動信號為大體相 同的脈沖寬度具有大約180度的相位差,驅(qū)動所述多個開關元件內(nèi)的另 一方的 一個以上的開關元件以便在與由所述第一驅(qū)動信號驅(qū)動的電流的反方向上使 電流流過所述放電管;以及脈沖電流生成電器,其把同步脈沖電壓信號轉(zhuǎn)換為通過大約50%的占空比 正負的電流值進行切換,正負的電流值的絕對值相等的脈沖電流,使其與所述 振蕩器的三角波信號重疊,所述信號生成部與來自所述脈沖電流生成器的所述脈沖電流的頻率同步 地生成所述第 一驅(qū)動信號以及第二驅(qū)動信號。
5. 根據(jù)權利要求4所述的放電管點亮裝置,其特征在于, 所述脈沖電流的頻率為所述同步脈沖電壓信號的頻率的預定的整數(shù)倍。
6. 根據(jù)權利要求4所述的放電管點亮裝置,其特征在于,所述三角波信號的所述半周期為所述三角波信號的上升傾斜期間或下降 傾斜期間。
7. 根據(jù)權利要求4所述的放電管點亮裝置,其特征在于,所述三角波波形的所述半周期為所述三角波信號的上限值和下限值的中點電位以上的期間或所述中點電位以下的期間。
8. —種半導體集成電路,其控制對放電管提供電力的橋結構的多個開關 元件,其特征在于,具有振蕩器,其發(fā)生振蕩器電容器的充電的傾斜和放電的傾斜相同、而且用于 使所述多個開關元件接通/關斷的三角波信號;信號生成部,其在不足所述三角波形信號的半周期的期間,生成第一驅(qū)動 信號,該第一驅(qū)動信號具有與所述放電管中流過的電流相對應的脈沖寬度,驅(qū) 動所述多個開關元件內(nèi)的一方的一個以上的開關元件以使所述放電管中流過 電流,并且生成第二驅(qū)動信號,該第二驅(qū)動信號與所述第一驅(qū)動信號為大體相 同的脈沖寬度具有大約180度的相位差,驅(qū)動所述多個開關元件內(nèi)的另 一方的 一個以上的開關元件以便在與由所述第一驅(qū)動信號驅(qū)動的電流的反方向上使 電流流過所述放電管;輸入端子,其輸入同步脈沖電壓信號;以及脈沖電流生成器,其把從所述輸入端子輸入的同步脈沖電壓信號轉(zhuǎn)換為通 過大約50%的占空比正負的電流值進行切換,正負的電流值的絕對值相等的脈 沖電流,使其與所述振蕩器的三角波信號重疊,所述信號生成部與來自所述脈沖電流生成器的所述脈沖電流的頻率同步 地生成所述第 一驅(qū)動信號以及第二驅(qū)動信號。
9. 根據(jù)權利要求8所述的半導體集成電路,其特征在于, 所述脈沖電流的頻率為所述同步脈沖電壓信號的頻率的預定的整數(shù)倍。
10. 根據(jù)權利要求8所述的半導體集成電路,其特征在于,所述三角波信號的所述半周期為所述三角波信號的上升傾斜期間或下降 傾斜期間。
11. 根據(jù)權利要求8所述的半導體集成電路,其特征在于, 所述三角波波形的所述半周期為所述三角波信號的上限值和下限值的中點電位以上的期間或所述中點電位以下的期間。
全文摘要
本發(fā)明提供放電管點亮裝置的頻率同步化方法以及放電管點亮裝置以及半導體集成電路。在放電管點亮裝置中,(1)振蕩器生成電容器(C2)的充電的傾斜和放電的傾斜相同使FETQp1、Qn1接通/關斷的三角波信號;(2)信號生成部在不足三角波形信號的半周期的期間,生成第一驅(qū)動信號,該第一驅(qū)動信號是與放電管中流過的電流相對應的脈沖寬度,驅(qū)動Qp1以使電流流過放電管,此外,生成第二驅(qū)動信號,該第二驅(qū)動信號與第一驅(qū)動信號為大體相同的脈沖寬度具有大約180度的相位差,并且驅(qū)動Qn1以便在與由所述第一驅(qū)動信號驅(qū)動的電流的反方向上使電流流過放電管;(3)脈沖電流生成電路把同步脈沖電壓信號轉(zhuǎn)換為通過大約50%的占空比正負的電流值進行切換,正負的電流值的絕對值相等的脈沖電流,使其與三角波信號重疊,信號生成部與脈沖電流的頻率同步地生成第一驅(qū)動信號以及第二驅(qū)動信號。
文檔編號H05B41/24GK101523994SQ20078003679
公開日2009年9月2日 申請日期2007年9月10日 優(yōu)先權日2006年10月5日
發(fā)明者木村研吾 申請人:三墾電氣株式會社