專利名稱:抑制噪聲的線路布局結(jié)構(gòu)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種線路布局結(jié)構(gòu),尤其涉及一種不通過抑制元件而避免過度電性應(yīng)力及靜電放電的線路布局結(jié)構(gòu)。
背景技術(shù):
一般而言,電源(AC/DC)干擾、電源噪聲、閃電、測試程序開關(guān)所引起的瞬態(tài)/短時脈沖波形干擾或來自其他電子設(shè)備所發(fā)送的脈沖、或因為測試程序設(shè)計不佳,例如已超過元件操作上限的情況下對該元件發(fā)送測試信號,或在對元件供電之前加入測試信號使其超過最大操作條件,又或接地點不夠?qū)е码娏骺焖俎D(zhuǎn)換引起的高電壓,亦即在外界電流或電壓超過元件的最大規(guī)范條件時,皆有可能引起過度電性應(yīng)力(electrical over stress ; EOS)的產(chǎn)生,而導(dǎo)致元件性能減弱或甚至損壞。另一方面,靜電放電(electrical static discharge ;ESD)亦對電子工業(yè)影響甚大。電子零件生產(chǎn)過程中可通過靜電泄漏、耗散、中和、增濕,遮罩與接地等措施避免靜電放電,否則通常會導(dǎo)致晶體管的損壞。此外,現(xiàn)有以過電壓(overvoltage)的抑制元件,如TVS 二級管、變阻器 (Varistor)突波吸收器及電路保護二級管,來避免過度電性應(yīng)力或靜電的破壞。例如中國臺灣第U90022號發(fā)明專利案提供一種由至少一個場效晶體管所組成的靜電放電電路,當(dāng)有靜電電流流過時,電流經(jīng)由第一控制電路或第二控制電路的場效晶體管提供給該靜電放電電路的至少一場效晶體管,而由該至少一場效晶體管將靜電電荷釋放。然而,前述通過抑制元件來避免EOS或EDS的方式,不僅成本增加,更占用電路板上的布局空間,以及增添布局的時間和難度。
發(fā)明內(nèi)容
為解決前述公知技術(shù)的問題,本發(fā)明的目的在于提供一種抑制噪聲的線路布局結(jié)構(gòu),得以不需抑制元件即可避免過度電性應(yīng)力及靜電放電。本發(fā)明的抑制噪聲的線路布局結(jié)構(gòu),用以抑制自信號輸入端輸入于基板的信號處理端的噪聲,其包括串接導(dǎo)線,布設(shè)于該基板上;信號饋入導(dǎo)線,布設(shè)于該基板上,用以傳送白該信號輸入端饋入于該基板的饋入信號;接地端,布設(shè)于該基板上;電阻布線區(qū),布設(shè)于該基板上,具有與該串接導(dǎo)線連接的第一輸入節(jié)點以及與該信號處理端連接的第一輸出節(jié)點,該第一輸入節(jié)點以及第一輸出節(jié)點用以接置電阻元件;以及電容布線區(qū),布設(shè)于該基板上,具有與該串接導(dǎo)線以及該信號饋入導(dǎo)線連接的第二輸入節(jié)點以及與該接地端連接的第二輸出節(jié)點,且該第二輸入節(jié)點通過該信號饋入導(dǎo)線連接該信號輸入端,該第二輸入節(jié)點以及第二輸出節(jié)點用以接置電容元件。于一實施例中,該電阻布線區(qū)的第一輸出節(jié)點通過信號傳輸導(dǎo)線連接該信號處理端,該電容布線區(qū)的第二輸出節(jié)點通過接地導(dǎo)線連接該接地端,該接地導(dǎo)線的線寬大于該信號傳輸導(dǎo)線及/或串接導(dǎo)線。
于另一實施例中,該接地導(dǎo)線的線寬等同于該電容布線區(qū)的第二輸出節(jié)點供該饋入于基板的信號通過的節(jié)點截面寬度,換言之,即該接地導(dǎo)線的線寬依據(jù)第二輸出節(jié)點供信號通過其截面面積下的寬度而以等同寬度作為設(shè)定。于再一實施例中,該信號饋入導(dǎo)線的線寬大于該串接導(dǎo)線。于又再一實施例中,該信號饋入導(dǎo)線的線寬等同于該電容布線區(qū)的第二輸入節(jié)點供該饋入于基板的信號通過的節(jié)點截面寬度,即該信號饋入導(dǎo)線的線寬依據(jù)第二輸入節(jié)點供信號通過其截面面積下的寬度而以等同寬度作為設(shè)定。本發(fā)明的有益效果在于,相較于公知技術(shù),本發(fā)明的抑制噪聲的線路布局結(jié)構(gòu),針對布設(shè)用以濾除噪聲的RC電路的電容元件節(jié)點(即焊墊),在不以另一導(dǎo)線連接于該RC電路的電阻元件傳輸路徑,將該電容元件節(jié)點直接跨接于該電阻元件傳輸路徑上,避免導(dǎo)線分支下增加導(dǎo)線長度所造成的高阻抗特性;此外,增加與該電容元件節(jié)點連接的導(dǎo)線線寬, 進而降低電容元件傳輸路徑的阻抗,如此一來,不須通過價格昂貴的抑制元件下,于線路布局的同時即可設(shè)置出抑制噪聲的布局結(jié)構(gòu),因此,本發(fā)明的抑制噪聲的線路布局結(jié)構(gòu)更是一種節(jié)省設(shè)計時間成本的抑制噪聲布局設(shè)計。
圖1為公知RC電路的布線結(jié)構(gòu)圖;圖2為本發(fā)明的抑制噪聲的線路布局結(jié)構(gòu)的第一實施例示意圖;圖3為本發(fā)明的抑制噪聲的線路布局結(jié)構(gòu)的第二實施例示意圖;圖4為本發(fā)明的抑制噪聲的線路布局結(jié)構(gòu)的第三實施例示意圖。其中,附圖標記說明如下1、2、2,、2”基板11電容布線區(qū)160、161 導(dǎo)線17電阻布線區(qū)21、21’、21” 電容布線區(qū)21a、21a,第二輸入節(jié)點21b、21b,第二輸出節(jié)點22,22'信號饋入導(dǎo)線23、23,信號輸入端24,24'接地導(dǎo)線25接地端26串接導(dǎo)線27電阻布線區(qū)27a第一輸入節(jié)點27b第一輸出節(jié)點28信號傳輸導(dǎo)線29信號處理端
具體實施例方式以下通過特定的具體實施例說明本發(fā)明的實施方式,本領(lǐng)域技術(shù)人員可由本說明書所揭示的內(nèi)容輕易地了解本發(fā)明的其他優(yōu)點與功效,亦可通過其他不同的具體實施例加以施行或應(yīng)用。請參閱圖2,其為本發(fā)明抑制噪聲的線路布局結(jié)構(gòu)的第一實施例示意圖。需說明的是,圖2所示的基板2僅為后續(xù)制成印刷電路板(PCB)(圖中未示出)的一部分線路布線內(nèi)容,本發(fā)明抑制噪聲的線路布局結(jié)構(gòu)布設(shè)于該基板2上,用以抑制噪聲侵入信號處理端四, 借此使與該信號處理端四連接的信號處理元件(圖中未示出)可穩(wěn)定運行,或避免誤動作及損壞的情形發(fā)生。前述與該信號處理端四連接的信號處理元件可例如為發(fā)光二級管。本發(fā)明抑制噪聲的線路布局結(jié)構(gòu)包括信號饋入導(dǎo)線22、電阻布線區(qū)27、電容布線區(qū)21、串接導(dǎo)線沈以及接地端25。該電阻布線區(qū)27具有第一輸入節(jié)點27a以及與該信號處理端四連接的第一輸出節(jié)點27b,如圖2所示,該第一輸出節(jié)點27b通過信號傳輸導(dǎo)線觀連接該信號處理端四,該第一輸入節(jié)點27a以及第一輸出節(jié)點27b用以接置電阻元件(圖中未示出)。該電阻布線區(qū)27通過該串接導(dǎo)線沈連接電容布線區(qū)21。該電容布線區(qū)21具有與該串接導(dǎo)線沈以及該信號饋入導(dǎo)線22連接的第二輸入節(jié)點21a以及與該接地端25連接的第二輸出節(jié)點21b,如圖2所示,第二輸出節(jié)點21b通過接地導(dǎo)線M連接該接地端25,該第二輸入節(jié)點21a以及第二輸出節(jié)點21b用以接置電容元件(圖中未示出)。該信號饋入導(dǎo)線22用以傳送自信號輸入端23所饋入的信號,且該電容布線區(qū)21 中的第二輸入節(jié)點21a通過該信號饋入導(dǎo)線22連接該信號輸入端23。具體而言,圖2所顯示的基板2為制成印刷電路板(PCB)的局部布線內(nèi)容,而前述電容元件及電阻元件為后續(xù)對該印刷電路板進行表面粘著技術(shù)(Surface Mount Technology ;SMT)的粘著對象,或者,也可以通過雙列直插封裝(dual in-line package ; DIP)將前述電容元件及電阻元件于該印刷電路板上進行插置作業(yè)。而本發(fā)明抑制噪聲的線路布局結(jié)構(gòu)即是改進現(xiàn)有RC電路(或稱RC濾波器)來達到提高抑制噪聲效果的目的。如圖1所示,其為一般RC電路的布線結(jié)構(gòu)圖,基板1亦設(shè)有電容布線區(qū)11以及電阻布線區(qū)17,且通過導(dǎo)線160以及導(dǎo)線161連接兩布線區(qū),換言之,該電容布線區(qū)11以及電阻布線區(qū)17采用導(dǎo)線分支方式進行連接,由于此種導(dǎo)線分支的連接方式需較長的導(dǎo)線,故將產(chǎn)生高阻抗效應(yīng),而不易于噪聲的抑制。因此,本發(fā)明抑制噪聲的線路布局結(jié)構(gòu)為改進前述圖1中所顯示的公知RC電路布局結(jié)構(gòu)所造成的輸入阻抗高的問題,將用以接置電容元件的第二輸入節(jié)點21a直接通過串接導(dǎo)線沈與用以接置電阻元件的第一輸入節(jié)點27a連接,而非如圖1所示的利用導(dǎo)線160 以及導(dǎo)線161的分支方式串接電容布線區(qū)11以及電阻布線區(qū)17,換言之,本發(fā)明抑制噪聲的線路布局結(jié)構(gòu)縮短電容布線區(qū)21以及電阻布線區(qū)27間的連接距離,借此以短距離達到低阻抗的目的,以有效讓輸入信號中的噪聲通過電容布線區(qū)21以及電阻布線區(qū)27間的布局結(jié)構(gòu)順利導(dǎo)入接地端25。因此,通過本發(fā)明的抑制噪聲的線路布局結(jié)構(gòu),可大幅降低過度電性應(yīng)力和靜電放電發(fā)生的可能性。于另一實施例中,如圖3所示,在此僅就與前述圖2不同處提出說明,本實施例的電容布線區(qū)21’中,其第二輸出節(jié)點21b’與該接地端25通過接地導(dǎo)線24’連接,而該接地導(dǎo)線24’的線寬大于使該電阻布線區(qū)27的第一輸出節(jié)點27b連接該信號處理端四的信號傳輸導(dǎo)線觀,或大于使該電容布線區(qū)21’的第二輸入節(jié)點21a連接該電阻布線區(qū)27的第一輸入節(jié)點27a的串接導(dǎo)線26。由于增加了電容布線區(qū)21’對于接地端25的線寬,使得該電容布線區(qū)21’的阻抗下降,因此,在信號自信號輸入端23經(jīng)信號饋入導(dǎo)線22輸入至信號處理端四前,該信號(即饋入信號)中的噪聲,例如突波信號,因其在傳輸于本實施例下的電容布線區(qū)21’以及電阻布線區(qū)27具有較短的連接距離,以及電容布線區(qū)21’與接地端25 間該接地導(dǎo)線M’具有較大的線寬下,使得傳輸該信號的傳輸路徑與接地端25具備低阻抗的特性,故可順利地將該信號中的噪聲導(dǎo)入接地端25,因此使得自信號輸入端23進入的信號在進入信號處理端四前,可有效減低過度電性應(yīng)力或靜電放電的發(fā)生。于再一實施例中,如圖4所示,在此僅就與前述圖3不同處提出說明,本實施例的電容布線區(qū)21”中,其第二輸入節(jié)點21a’通過信號饋入導(dǎo)線22’連接信號輸入端23’,而該信號饋入導(dǎo)線22’的線寬大于使該電阻布線區(qū)27的第一輸出節(jié)點27b連接該信號處理端 29的信號傳輸導(dǎo)線觀,或大于使該電容布線區(qū)21”的第二輸入節(jié)點21a’連接該電阻布線區(qū)27的第一輸入節(jié)點27a的串接導(dǎo)線26。因此,在信號自信號輸入端23’經(jīng)信號饋入導(dǎo)線 22’輸入至信號處理端四前,因該信號傳輸于本實施例下的電容布線區(qū)21”以及電阻布線區(qū)27具有較短的連接距離、電容布線區(qū)21”與接地端25間該接地導(dǎo)線24’具有較大的線寬、以及電容布線區(qū)21”與信號輸入端23’間該信號饋入導(dǎo)線22’具有較大的線寬下,使得傳輸該信號的傳輸路徑與接地端25具備低阻抗的特性,故可順利地將該信號中的噪聲導(dǎo)入接地端25。須進一步提出說明的是,為提高抑制噪聲的效果,就前述圖3所述的接地導(dǎo)線M’ 的線寬大于該信號傳輸導(dǎo)線觀以及串接導(dǎo)線26的線寬而言,于一具體實施例下,該接地導(dǎo)線24’的線寬等同于該電容布線區(qū)21’的第二輸出節(jié)點21b’供信號通過的節(jié)點截面寬度, 換言之,即該接地導(dǎo)線24’的線寬依據(jù)第二輸出節(jié)點21b’供信號通過其截面面積下的寬度而以等同寬度作為設(shè)定;再者,同理于上,前述圖4所述的信號饋入導(dǎo)線22’的線寬大于該信號傳輸導(dǎo)線觀以及串接導(dǎo)線26的線寬,于一具體實施例下,該信號饋入導(dǎo)線22’的線寬等同于該電容布線區(qū)21”的第二輸入節(jié)點21a’供信號通過的節(jié)點截面寬度,換言之,即該信號饋入導(dǎo)線22’的線寬依據(jù)第二輸入節(jié)點21a’供信號通過其截面面積下的寬度而以等同寬度作為設(shè)定。綜上所述,本發(fā)明的抑制噪聲的線路布局架構(gòu)利用導(dǎo)線阻抗與其線寬成反比以及導(dǎo)線阻抗與其長度成正比的原理,來改進RC電路的運行特性,進而解決現(xiàn)有需通過昂貴抑制元件來避免過度電性應(yīng)力及靜電放電干擾的問題,而有助于避免過電壓/電流或靜電經(jīng)電容元件直接從外部導(dǎo)入至內(nèi)部電路,以至于擊穿IC或發(fā)光二級管。上述實施例僅例示性說明本發(fā)明上位原理、特點及其功效,并非用以限制本發(fā)明的可實施范疇,任何本領(lǐng)域技術(shù)人員均可在不違背本發(fā)明的精神及范疇下,對上述實施例進行修飾與改變。任何運用本發(fā)明所揭示內(nèi)容而完成的等效改變及修飾,均仍應(yīng)為權(quán)利要求所涵蓋。因此,本發(fā)明的權(quán)利保護范圍,應(yīng)如權(quán)利要求所列。
權(quán)利要求
1.一種抑制噪聲的線路布局結(jié)構(gòu),用以抑制自信號輸入端輸入于基板的信號處理端的噪聲,其特征在于,包括串接導(dǎo)線,布設(shè)于該基板上;信號饋入導(dǎo)線,布設(shè)于該基板上,用以傳送自該信號輸入端饋入于該基板的饋入信號;接地端,布設(shè)于該基板上;電阻布線區(qū),布設(shè)于該基板上,具有與該串接導(dǎo)線連接的第一輸入節(jié)點以及與該信號處理端連接的第一輸出節(jié)點,該第一輸入節(jié)點以及第一輸出節(jié)點用以接置電阻元件;以及電容布線區(qū),布設(shè)于該基板上,具有與該串接導(dǎo)線以及該信號饋入導(dǎo)線連接的第二輸入節(jié)點以及與該接地端連接的第二輸出節(jié)點,且該第二輸入節(jié)點通過該信號饋入導(dǎo)線連接該信號輸入端,該第二輸入節(jié)點以及第二輸出節(jié)點用以接置電容元件。
2.如權(quán)利要求1所述的抑制噪聲的線路布局結(jié)構(gòu),其特征在于,該電容布線區(qū)的第二輸出節(jié)點通過接地導(dǎo)線連接該接地端,該接地導(dǎo)線的線寬大于該串接導(dǎo)線。
3.如權(quán)利要求2所述的抑制噪聲的線路布局結(jié)構(gòu),其特征在于,該電阻布線區(qū)的第一輸出節(jié)點通過信號傳輸導(dǎo)線連接該信號處理端,該接地導(dǎo)線的線寬大于該信號傳輸導(dǎo)線。
4.如權(quán)利要求1所述的抑制噪聲的線路布局結(jié)構(gòu),其特征在于,該電阻布線區(qū)的第一輸出節(jié)點通過信號傳輸導(dǎo)線連接該信號處理端,該電容布線區(qū)的第二輸出節(jié)點通過接地導(dǎo)線連接該接地端,該接地導(dǎo)線的線寬大于信號傳輸導(dǎo)線。
5.如權(quán)利要求1所述的抑制噪聲的線路布局結(jié)構(gòu),其特征在于,該電阻布線區(qū)的第一輸出節(jié)點通過信號傳輸導(dǎo)線連接該信號處理端,該信號饋入導(dǎo)線的線寬大于該信號傳輸導(dǎo)線。
6 如權(quán)利要求2-4任一所述的抑制噪聲的線路布局結(jié)構(gòu),其特征在于,該接地導(dǎo)線的線寬等同于該電容布線區(qū)的第二輸出節(jié)點供該饋入于基板的饋入信號通過的節(jié)點截面寬度。
7.如權(quán)利要求1-4任一所述的抑制噪聲的線路布局結(jié)構(gòu),其特征在于,該信號饋入導(dǎo)線的線寬大于該串接導(dǎo)線。
8.如權(quán)利要求1-5任一所述的抑制噪聲的線路布局結(jié)構(gòu),其特征在于,該信號饋入導(dǎo)線的線寬等同于該電容布線區(qū)的第二輸入節(jié)點供該饋入于基板的饋入信號通過的節(jié)點截面寬度。
全文摘要
一種抑制噪聲的線路布局結(jié)構(gòu),用以抑制自信號輸入端輸入于基板的信號處理端的噪聲,其包括布設(shè)于基板上的串接導(dǎo)線、信號饋入導(dǎo)線、接地端、電阻布線區(qū)和電容布線區(qū);信號饋入導(dǎo)線用以傳送自信號輸入端饋入于基板的饋入信號;電阻布線區(qū),具有與串接導(dǎo)線連接的第一輸入節(jié)點及與信號處理端連接的第一輸出節(jié)點,第一輸入、輸出節(jié)點用以接置電阻元件;電容布線區(qū),具有與串接導(dǎo)線及信號饋入導(dǎo)線連接的第二輸入節(jié)點及與接地端連接的第二輸出節(jié)點,且第二輸入節(jié)點通過信號饋入導(dǎo)線連接信號輸入端,第二輸入、輸出節(jié)點用以接置電容元件。在節(jié)省設(shè)計時間以及不須設(shè)置抑制元件而節(jié)省硬件成本的前提下,使基板降低靜電放電及/或過度電性應(yīng)力發(fā)生機率。
文檔編號H05K1/02GK102469681SQ20101054715
公開日2012年5月23日 申請日期2010年11月17日 優(yōu)先權(quán)日2010年11月17日
發(fā)明者陳韋安 申請人:精英電腦股份有限公司