驅(qū)動電路與驅(qū)動方法
【專利摘要】一種驅(qū)動電路與驅(qū)動方法,該驅(qū)動電路包括:第一PWM驅(qū)動模塊以及第二PWM驅(qū)動模塊。第一PWM驅(qū)動模塊根據(jù)數(shù)據(jù)流的第一數(shù)據(jù)信號產(chǎn)生第一方波信號,用以驅(qū)動第一發(fā)光單元,其中第一方波信號代表第一發(fā)光單元于顯示周期的發(fā)光時間,并且第一方波信號的上升沿位于顯示周期內(nèi)的起始點(diǎn)。第二PWM驅(qū)動模塊根據(jù)數(shù)據(jù)流的第二數(shù)據(jù)信號產(chǎn)生第二方波信號,用以驅(qū)動第二發(fā)光單元,其中第二方波信號代表第二發(fā)光單元于顯示周期的發(fā)光時間,第二方波信號的下降沿位于顯示周期內(nèi)的結(jié)束點(diǎn),并且第二方波信號的上升沿晚于第一方波信號的上升沿。本發(fā)明使得顯示周期內(nèi)每一時間點(diǎn)產(chǎn)生電流的幾率較為平均,從而能在發(fā)光單元于同一單位時間導(dǎo)通時降低在電源線上造成的瞬間負(fù)載。
【專利說明】驅(qū)動電路與驅(qū)動方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明有關(guān)于一種發(fā)光系統(tǒng),特別是有關(guān)于一種驅(qū)動電路。
【背景技術(shù)】
[0002]圖1A為一發(fā)光系統(tǒng)的示意圖。如圖1A所示,發(fā)光系統(tǒng)100具有驅(qū)動電路110和發(fā)光模塊120。驅(qū)動電路110具有η個信道來驅(qū)動發(fā)光單元EDl~EDn,每個發(fā)光單元EDl~EDn接連接到電源線Vp。
[0003]圖1B為電源在線的電流與時間的關(guān)系圖。如圖1B所示,波形Cvl代表第I通道的電流,波形Cv2代表第2通道的電流,波形Cv3代表第3通道的電流,波形Cvn代表第η通道的電流。波形Cvs代表波形Cvl至波形Cvn的總電流,亦為電源線Vp上的電流。
[0004]明顯地,由于η個信道在每個顯示周期DP的一開始時同時導(dǎo)通,電源線Vp上的電流由零瞬間激增至單一通道的電流值的η倍,此舉將造成噪聲過度集中于顯示周期DP的一開始。因此,亟需一種驅(qū)動電路與驅(qū)動方法,將電源線Vp上的導(dǎo)通電流平均分配至顯示周期DP上。
【發(fā)明內(nèi)容】
[0005]有鑒于此,本發(fā)明提供一種驅(qū)動電路,包括:一第一 PWM驅(qū)動模塊,根據(jù)一數(shù)據(jù)流的一第一數(shù)據(jù)信號產(chǎn)生一第一方波信號,用以驅(qū)動一第一發(fā)光單元,其中上述第一方波信號代表上述第一發(fā)光單元于一顯示周期的發(fā)光時間,并且上述第一方波信號的上升沿位于上述顯示周期內(nèi)的起始點(diǎn);以及一第二 PWM驅(qū)動模塊,根據(jù)上述數(shù)據(jù)流的一第二數(shù)據(jù)信號產(chǎn)生一第二方波信號,用以驅(qū)動一第二發(fā)光單元,其中上述第二方波信號代表上述第二發(fā)光單元于上述顯示周期的發(fā)光時間,上述第二方波信號的下降沿位于上述顯示周期內(nèi)的結(jié)束點(diǎn),并且上述第二方波信號的上升沿晚于上述第一方波信號的上升沿。
[0006]本發(fā)明亦提供一種驅(qū)動方法,適用于驅(qū)動一第一發(fā)光單兀以及一第二發(fā)光單兀,上述驅(qū)動方法包括:根據(jù)一數(shù)據(jù)流的一第一數(shù)據(jù)信號產(chǎn)生一第一方波信號,其中上述第一方波信號代表上述第一發(fā)光單元于一顯示周期的發(fā)光時間,并且上述第一方波信號的上升沿位于一顯示周期內(nèi)的起始點(diǎn);根據(jù)上述第一方波信號驅(qū)動上述第一發(fā)光單元;根據(jù)上述數(shù)據(jù)流的一第二數(shù)據(jù)信號產(chǎn)生一第二方波信號,其中上述第二方波信號代表上述第一發(fā)光單元于上述顯示周期的發(fā)光時間,上述第二方波信號的下降沿位于上述顯示周期內(nèi)的結(jié)束點(diǎn),并且上述第二方波信號的上升沿晚于上述第一方波信號的上升沿;以及根據(jù)上述第二方波信號驅(qū)動上述第二發(fā)光單兀。
[0007]本發(fā)明使得顯示周期內(nèi)每一時間點(diǎn)產(chǎn)生電流的幾率較為平均,從而能在發(fā)光單元于同一單位時間導(dǎo)通時降低在電源線上造成的瞬間負(fù)載。
【專利附圖】
【附圖說明】
[0008]圖1A為一發(fā)光系統(tǒng)的不意圖。[0009]圖1B為電源在線的電流與時間的關(guān)系圖。
[0010]圖2為本發(fā)明的驅(qū)動電路的一示意圖。
[0011]圖3為本發(fā)明的驅(qū)動模塊的一實(shí)施例。
[0012]圖4為電源在線的電流與時間的關(guān)系圖。
[0013]圖5為根據(jù)本發(fā)明另一實(shí)施例的電源在線的電流與時間的關(guān)系圖。
[0014]圖6為根據(jù)本發(fā)明另一實(shí)施例的電源在線的電流與時間的關(guān)系圖。
[0015]圖7為電流幾率分布圖。
[0016]圖8為本發(fā)明的驅(qū)動電路的一示意圖。
[0017]圖9為本發(fā)明的發(fā)光單元的驅(qū)動方法的一流程圖。
[0018]附圖中符號的簡單說明如下:
[0019]100:發(fā)光系統(tǒng);Id:電流;110、210、310、810:驅(qū)動電路;120、220、320、820:發(fā)光模塊;DM1~DMn:驅(qū)動模塊;ED1~EDn:發(fā)光單元;Vp:電源線;330、830:PWM產(chǎn)生單元;331、831:計(jì)數(shù)器;332、832:比較器;340,840:驅(qū)動單元;DP:顯示周期;833:PWM緩存器;850:緩存單元;Sct:計(jì)數(shù)信號;Sdt:數(shù)據(jù)信號;Ssq:方波信號;CLK:時脈信號;DL:數(shù)據(jù)線;Cvl、02、Os、Cv2’、Os’ J^B;Cpl、Cp2、Cps、Cp2’、Cps’:波形。
【具體實(shí)施方式】
[0020]為使本發(fā)明的上述和其它目的、特征和優(yōu)點(diǎn)能更明顯易懂,下文特舉出較佳實(shí)施例,并配合所附圖式,作詳細(xì)說明如下。
[0021]以下說明是執(zhí)行本發(fā)明的最佳模式。本領(lǐng)域技術(shù)人員應(yīng)能知悉在不脫離本發(fā)明的精神和架構(gòu)的前提下,當(dāng)可作些許更動、替換和置換。本發(fā)明的范疇當(dāng)視所附申請專利范圍而定。
[0022]圖2為本發(fā)明的驅(qū)動電路的一示意圖。如圖2所示,驅(qū)動電路210包括多個PWM驅(qū)動模塊DM1~DMn,用以分別驅(qū)動發(fā)光模塊220中的多個發(fā)光單元ED1~EDn,其中發(fā)光單元EDfEDn并聯(lián)耦接,并且每個發(fā)光單元EDfEDn具有第一端耦接至一電源線Vp、以及第二端耦接至所對應(yīng)的PWM驅(qū)動模塊DMf DMn。根據(jù)本發(fā)明的另一實(shí)施例,發(fā)光模塊220中的多個發(fā)光單元EDfEDn可以上述第一端耦接至對應(yīng)的PWM驅(qū)動模塊DM1~DMn,而第二端耦接至接地端。
[0023]圖3為本發(fā)明的驅(qū)動模塊的一實(shí)施例。PWM驅(qū)動模塊330根據(jù)數(shù)據(jù)信號Sdt決定發(fā)光模塊320的發(fā)光單元EDfEDn在一顯示周期中的發(fā)光時間。發(fā)光單元EDl~EDn并聯(lián)耦接發(fā)光單元EDl~EDn可以是發(fā)光二極管(light emitting diode, LED)。詳細(xì)而言,如圖3所不,每個PWM驅(qū)動模塊DMl~DMn至少包括脈沖寬度調(diào)制(Pulse-width modulation, PWM)產(chǎn)生單元330 (以下簡稱PWM產(chǎn)生單元)和驅(qū)動單元340。PWM產(chǎn)生單元330用以根據(jù)數(shù)據(jù)信號Sdt輸出一方波信號Ssq。驅(qū)動單元340耦接至PWM產(chǎn)生單元330,用以根據(jù)方波信號Ssq驅(qū)動發(fā)光單元EDI。其中數(shù)據(jù)信號Sdt包含顯示周期的占空比(發(fā)光時間與顯示周期的比例)。
[0024]PWM產(chǎn)生單元330至少包括計(jì)數(shù)器331和比較器332。計(jì)數(shù)器331用以計(jì)數(shù)一時脈信號CLK,以便 輸出一計(jì)數(shù)信號Set。在本發(fā)明實(shí)施例中,一部分的PWM驅(qū)動模塊的計(jì)數(shù)器331可以是上數(shù)式計(jì)數(shù)器(up type counter),或是下數(shù)式計(jì)數(shù)器(down typecounter)。舉例來說,當(dāng)計(jì)數(shù)器331為上數(shù)式計(jì)數(shù)器并且收到時脈信號CLK的第I個脈沖時,計(jì)數(shù)信號Sct的值為I。類似地,當(dāng)計(jì)數(shù)器331收到時脈信號CLK的第2個脈沖時,計(jì)數(shù)信號Sct的值為2。類似地,當(dāng)計(jì)數(shù)器331收到時脈信號CLK的第255個脈沖時,計(jì)數(shù)信號Sct的值為255,當(dāng)計(jì)數(shù)器331收到時脈信號CLK的第256個脈沖時,計(jì)數(shù)器331被重置并且計(jì)數(shù)信號Sct的值為O。
[0025]當(dāng)計(jì)數(shù)器331為下數(shù)式計(jì)數(shù)器并且收到時脈信號CLK的第I個脈沖時,計(jì)數(shù)信號Sct的值為255。類似地,當(dāng)計(jì)數(shù)器331收到時脈信號CLK的第2個脈沖時,計(jì)數(shù)信號Sct的值為254。類似地,當(dāng)計(jì)數(shù)器331收到時脈信號CLK的第255個脈沖時,計(jì)數(shù)信號Sct的值為1,當(dāng)計(jì)數(shù)器331收到時脈信號CLK的第256個脈沖時,計(jì)數(shù)器331被重置并且計(jì)數(shù)信號Sct的值為O。
[0026]比較器332用以根據(jù)計(jì)數(shù)信號Sct和數(shù)據(jù)信號Sdt產(chǎn)生方波信號Ssq。在本發(fā)明實(shí)施例中,比較器332具有一正端耦接至計(jì)數(shù)器331、以及一負(fù)端耦接至該P(yáng)WM緩存器,使得當(dāng)計(jì)數(shù)信號Sct大于該數(shù)據(jù)信號時,該方波信號為高電壓電平。當(dāng)計(jì)數(shù)信號Sct小于該數(shù)據(jù)信號時,該方波信號為低電壓電平。
[0027]以數(shù)據(jù)信號Sdt為04,并且顯示周期具有255個單位時間UTf UT255為例。在單位時間UTf UT4時,上數(shù)式計(jì)數(shù)器的計(jì)數(shù)信號Sct為OOf004 (不大于004),因此方波信號Ssq為低電壓電平。在單位時間UT5~UT255時,上數(shù)式計(jì)數(shù)器的計(jì)數(shù)信號Sct為005~255 (大于004),因此方波信號Ssq為高電壓電平。相反地,在單位時間UT1~UT251時,下數(shù)式計(jì)數(shù)器的計(jì)數(shù)信號Sct為255、05 (大于004),因此方波信號Ssq為高電壓電平。在單位時間UT252~UT255時,下數(shù)式計(jì)數(shù)器的計(jì)數(shù)信號Sct為ΟΟ4~ΟΟ1 (不大于004),因此方波信號Ssq為低電壓電平。
[0028]因此,當(dāng)計(jì)數(shù)器331為上數(shù)式計(jì)數(shù)器,并且在每個顯示周期的單位時間UTl時,幾乎所有的發(fā)光單元都會被導(dǎo)通,使得電源線Vp會產(chǎn)生最大電流。然而,當(dāng)所有發(fā)光單元EDfEDn皆于每個顯示周期的單位時間UTl時同時導(dǎo)通,電源線Vp必須提供最大電流,并且此時電流由零增加至最大電流將對電路造成不良的影響,甚至因而產(chǎn)生噪聲。因此,在本發(fā)明實(shí)施例中,PWM驅(qū)動模塊DMfDMn被分成多個集合,所述集合至少具有第一集合和第二集合,且驅(qū)動第一集合的方波信號與驅(qū)動第一集合的方波信號互為反向,使得第一集合的發(fā)光單元與第二集合的發(fā)光單元的導(dǎo)通時間以及關(guān)閉時間恰巧相反,進(jìn)而將原本電源線Vp所必須承受的最大電流平均分?jǐn)傊溜@示周期的各個單位時間。
[0029]根據(jù)本發(fā)明的一實(shí)施例,其中第一集合所包含的計(jì)數(shù)器為上數(shù)式計(jì)數(shù)器,以及第二集合所包含的計(jì)數(shù)器為下數(shù)式計(jì)數(shù)器,使得部分發(fā)光單元EDfEDn不會在單位時間UTl被開啟,減少發(fā)光單元EDfEDn在同一單位時間導(dǎo)通而造成電源線Vp上的負(fù)擔(dān)。
[0030]舉例來說,發(fā)光模塊220具有發(fā)光單元ED1~ED16 (n=16),則驅(qū)動電路100具有16信道(即驅(qū)動模塊DMfDM16)。驅(qū)動模塊DMfDM16可以分成2個集合,第I集合為驅(qū)動模塊DM1~DM8,第2集合為驅(qū)動模塊DM9~DM16。其中驅(qū)動模塊DM1~DM8的計(jì)數(shù)器為上數(shù)式計(jì)數(shù)器,驅(qū)動模塊DM91M16的計(jì)數(shù)器為下數(shù)式計(jì)數(shù)器。驅(qū)動模塊的分組為說明之用,但不限于此。例如,亦可將DMi (i為奇數(shù))當(dāng)作第I集合,將DMj (j為偶數(shù))當(dāng)作第2集合。
[0031] 圖4為電源在線的電流與時間的關(guān)系圖。根據(jù)PWM的驅(qū)動方式,圖4所示的電流波形將與PWM的方波信號相同或?yàn)榉聪?。根?jù)本發(fā)明圖3的實(shí)施例,電流的波形與方波信號Ssq恰為反向。根據(jù)本發(fā)明的另一實(shí)施例,多個發(fā)光單元EDfEDn可以第一端耦接至對應(yīng)的PWM驅(qū)動模塊DMf DMn,而第二端耦接至接地端,其中的電流波形與方波信號Ssq相同。
[0032]如圖4所示,第I集合于電源線Vp所產(chǎn)生的電流如波形Cvl所示,波形Cv2為第2集合在電源線Vp上所產(chǎn)生的電流,波形Cvs為第I集合以及第2集合在電源線Vp上所產(chǎn)生的電流,其中第I集合與第2集合的計(jì)數(shù)器皆為上數(shù)式計(jì)數(shù)器。波形Cv2’為第2集合在電源線Vp上所產(chǎn)生的電流,其中第2集合的計(jì)數(shù)器為下數(shù)式計(jì)數(shù)器,波形Os’為波形Cvl與波形Cv2’的總合。明顯地可以看到,通過將發(fā)光單元分為第I集合以及第2集合并于一導(dǎo)通周期DP內(nèi)錯開第I集合以及第2集合的導(dǎo)通時間,電源線Vp上所負(fù)載的電流由集中于導(dǎo)通周期DP中的某部分時間,轉(zhuǎn)而分散至整個導(dǎo)通周期DP,使得電流分布較為平均(波形Os’與波形Cvs相比)。在此實(shí)施例中,波形Cvl的上升沿位于顯示周期DP內(nèi)的起始點(diǎn),波形Cv2’的下降沿位于顯示周期DP內(nèi)的結(jié)束點(diǎn),并且波形Cv2’的上升沿與波形Cvl的下降沿同時出現(xiàn)。
[0033]圖5為根據(jù)本發(fā)明另一實(shí)施例的電源在線的電流與時間的關(guān)系圖。根據(jù)PWM的驅(qū)動方式,圖5所示的電流的波形將與PWM的方波信號相同或?yàn)榉聪?。根?jù)本發(fā)明圖3的實(shí)施例,電流的波形與方波信號Ssq恰為反向。根據(jù)本發(fā)明的另一實(shí)施例,多個發(fā)光單元EDfEDn可以第一端耦接至對應(yīng)的PWM驅(qū)動模塊DM1?DMn,而第二端耦接至接地端,其中的電流波形與方波信號Ssq相同。
[0034]如圖5所示,第I集合于電源線Vp所產(chǎn)生的電流如波形Cvl所示,波形Cv2’為第2集合在電源線Vp上所產(chǎn)生的電流,波形Os’為第I集合以及第2集合在電源線Vp上所產(chǎn)生的電流,其中第I集合與第2集合的計(jì)數(shù)器皆為上數(shù)式計(jì)數(shù)器。在此實(shí)施例中,波形Cvl的上升沿位于顯示周期DP內(nèi)的起始點(diǎn),波形Cv2’的下降沿位于顯示周期DP內(nèi)的結(jié)束點(diǎn),并且波形Cv2’的上升沿晚于波形Cvl的上升沿,因而造成代表總電流的波形Os’的波形。除此之外,波形Cvl與Cv2’在不同的顯示周期中寬度(工作周期)可以不同。
[0035]圖6根據(jù)本發(fā)明另一實(shí)施例的電源在線的電流與時間的關(guān)系圖。根據(jù)PWM的驅(qū)動方式,圖6所示的電流的波形將與PWM的方波信號相同或?yàn)榉聪?。根?jù)本發(fā)明圖3的實(shí)施例,電流的波形與方波信號Ssq恰為反向。根據(jù)本發(fā)明的另一實(shí)施例,多個發(fā)光單元EDfEDn可以第一端耦接至對應(yīng)的PWM驅(qū)動模塊DM1?DMn,而第二端耦接至接地端,其中的電流波形與方波信號Ssq相同。
[0036]如圖6所示,第I集合于電源線Vp所產(chǎn)生的電流如波形Cvl所示,波形Cv2’為第2集合在電源線Vp上所產(chǎn)生的電流,波形Os’為第I集合以及第2集合在電源線Vp上所產(chǎn)生的電流,其中波形Cv2’的上升沿晚于波形Cvl的下降沿。除此之外,波形Cvl與Cv2’在不同的顯示周期中寬度(工作周期)可以不同。
[0037]圖7為電流幾率分布圖。如圖7所示,第I集合于電源線Vp所產(chǎn)生的電流幾率分布圖如波形Cpl所示,波形Cp2為第2集合在電源線Vp上所產(chǎn)生的電流幾率分布圖,其中第I集合與第2集合的計(jì)數(shù)器皆為上數(shù)式計(jì)數(shù)器。由于波形Cpl以及波形Cp2皆是由顯示周期DP的起始點(diǎn)開始驅(qū)動相對應(yīng)的發(fā)光單元,使得電流都是于顯示周期DP的起始點(diǎn)開始產(chǎn)生,因此在顯示周期DP的起始點(diǎn)產(chǎn)生電流的幾率最高。然而,在顯示周期DP的結(jié)束點(diǎn)通常不會有電流,使得在顯示周期DP的結(jié)束點(diǎn)產(chǎn)生電流的幾率幾乎為零。波形Cps為第I集合以及第2集合在電源線Vp上所產(chǎn)生的總電流的幾率分布圖。相同相位的第I集合以及第2集合共同在電源線Vp上所產(chǎn)生的電流幾率分布與波形Cpl以及波形Cp2相同,使得代表第I集合以及第2集合在電源線Vp上所產(chǎn)生的總電流的幾率分布圖波形Cps亦與波形Cpl以及波形Cp2的幾率分布相同。
[0038]波形Cp2’為第2集合在電源線Vp上所產(chǎn)生的電流幾率分布圖,其中第2集合的計(jì)數(shù)器為下數(shù)式計(jì)數(shù)器,波形Cps’為第I集合以及第2集合在電源線Vp上所產(chǎn)生的總電流的幾率分布圖。明顯地可以看到,通過將發(fā)光單元分為第I集合以及第2集合并利用上數(shù)式計(jì)數(shù)器以及下數(shù)式計(jì)數(shù)器分別改變驅(qū)動單元所輸出的電流的起始點(diǎn)以及結(jié)束點(diǎn),使得在顯示周期DP內(nèi)的每一時間點(diǎn)產(chǎn)生電流的幾率會較為平均,以降低在電源線Vp上所造成的瞬間負(fù)載。
[0039]圖8為本發(fā)明的驅(qū)動電路的一示意圖。如圖8所示,驅(qū)動電路810與驅(qū)動電路310相似,差別在于每個PWM驅(qū)動模塊DMfDMn包括緩存單元850,用以緩存數(shù)據(jù)線DL上的數(shù)據(jù)信號Sdt,并且將數(shù)據(jù)信號Sdt輸出至PWM產(chǎn)生單元830。每個PWM產(chǎn)生單元830內(nèi)包括脈沖寬度調(diào)制緩存器833 (以下簡稱PWM緩存器),用以儲存來自于緩存單元850的數(shù)據(jù)信號Sdt,并且將數(shù)據(jù)信號Sdt輸入至比較器832。
[0040]在本發(fā)明實(shí)施例中,比較器832具有一正端耦接至該計(jì)數(shù)器、以及一負(fù)端耦接至該P(yáng)WM緩存器833,使得當(dāng)計(jì)數(shù)信號Sct大于數(shù)據(jù)信號Sdt時,方波信號Ssq為高電壓電平。在某些實(shí)施例中,比較器832具有一正端耦接至PWM緩存器833、以及一負(fù)端耦接至計(jì)數(shù)器831,使得當(dāng)數(shù)據(jù)信號Sdt大于計(jì)數(shù)信號Sct時,方波信號Ssq為高電壓電平。
[0041]圖9為本發(fā)明的驅(qū)動方法的一流程圖,如圖9所示,驅(qū)動方法包括下列步驟。
[0042]于步驟S91,將所述PWM驅(qū)動模塊DMfDMn至少分成第一集合和第二集合,其中第一集合中的PWM驅(qū)動模塊所包含的計(jì)數(shù)器為上數(shù)式計(jì)數(shù)器,并且第二集合中的PWM驅(qū)動模塊所包含的計(jì)數(shù)器為下數(shù)式計(jì)數(shù)器。于步驟S92,通過每一 PWM驅(qū)動模塊中的計(jì)數(shù)器831從對應(yīng)的起始值計(jì)數(shù)時脈信號CLK,以便輸出計(jì)數(shù)信號Set。于步驟S93,每一 PWM驅(qū)動模塊中的比較器832根據(jù)計(jì)數(shù)信號Sct和對應(yīng)的數(shù)據(jù)信號Sdt產(chǎn)生方波信號Ssq。于步驟S94,通過每一 PWM驅(qū)動模塊中的驅(qū)動單元810根據(jù)方波信號Ssq分別驅(qū)動對應(yīng)的發(fā)光單元EDfEDn。
[0043]綜上所述,本發(fā)明的第I集合的計(jì)數(shù)器331和第2集合的計(jì)數(shù)器331的計(jì)數(shù)模式不相同,因此減少發(fā)光單元EDfEDn在顯示周期的起始單位時間(例如UTl)或最后單位時間(例如UT255) —起導(dǎo)通的機(jī)會,降低在電源線Vp上所造成的負(fù)載。
[0044]以上所述僅為本發(fā)明較佳實(shí)施例,然其并非用以限定本發(fā)明的范圍,任何熟悉本項(xiàng)技術(shù)的人員,在不脫離本發(fā)明的精神和范圍內(nèi),可在此基礎(chǔ)上做進(jìn)一步的改進(jìn)和變化,因此本發(fā)明的保護(hù)范圍當(dāng)以本申請的權(quán)利要求書所界定的范圍為準(zhǔn)。
【權(quán)利要求】
1.一種驅(qū)動電路,其特征在于,包括: 一第一 PWM驅(qū)動模塊,根據(jù)一數(shù)據(jù)流的一第一數(shù)據(jù)信號產(chǎn)生一第一方波信號,用以驅(qū)動一第一發(fā)光單兀,其中上述第一方波信號代表上述第一發(fā)光單兀于一顯不周期的發(fā)光時間,并且上述第一方波信號的上升沿位于上述顯示周期內(nèi)的起始點(diǎn);以及 一第二 PWM驅(qū)動模塊,根據(jù)上述數(shù)據(jù)流的一第二數(shù)據(jù)信號產(chǎn)生一第二方波信號,用以驅(qū)動一第二發(fā)光單元,其中上述第二方波信號代表上述第二發(fā)光單元于上述顯示周期的發(fā)光時間,上述第二方波信號的下降沿位于上述顯示周期內(nèi)的結(jié)束點(diǎn),并且上述第二方波信號的上升沿晚于上述第一方波信號的上升沿。
2.根據(jù)權(quán)利要求1所述的驅(qū)動電路,其特征在于,上述第二方波信號的上升沿晚于上述第一方波信號的下降沿。
3.根據(jù)權(quán)利要求1所述的驅(qū)動電路,其特征在于,上述第一PWM驅(qū)動模塊包括: 一第一 PWM產(chǎn)生單元,用以根據(jù)上述第一數(shù)據(jù)信號輸出上述第一方波信號,以及 一第一驅(qū)動單元,耦接至上述第一 PWM產(chǎn)生單元,根據(jù)上述第一方波信號驅(qū)動上述第一發(fā)光單元,并且上述第二 PWM驅(qū)動模塊包括; 一第二 PWM產(chǎn)生單元,用以根據(jù)上述第二數(shù)據(jù)信號輸出上述第二方波信號,以及一第二驅(qū)動單元,耦接至上述第二 PWM產(chǎn)生單元,根據(jù)上述第二方波信號驅(qū)動上述第二發(fā)光單元。
4.根據(jù)權(quán)利要求3所述的驅(qū)動電路,其特征在于,上述第一PWM產(chǎn)生單元包括: 一第一計(jì)數(shù)器,用以計(jì)數(shù)一時脈信號,以便輸出一第一計(jì)數(shù)信號;以及 一第一比較器,用以根據(jù)上述第一計(jì)數(shù)信號和上述第一數(shù)據(jù)信號產(chǎn)生上述第一方波信號,并且上述第二 PWM產(chǎn)生單元包括: 一第二計(jì)數(shù)器,用以計(jì)數(shù)上述時脈信號,以便輸出一第二計(jì)數(shù)信號;以及 一第二比較器,用以根據(jù)上述第二計(jì)數(shù)信號和上述第二數(shù)據(jù)信號產(chǎn)生上述第二方波信號。
5.根據(jù)權(quán)利要求4所述的驅(qū)動電路,其特征在于,上述第一計(jì)數(shù)器為上數(shù)式計(jì)數(shù)器,而上述第二計(jì)數(shù)器為下數(shù)式計(jì)數(shù)器。
6.根據(jù)權(quán)利要求4所述的驅(qū)動電路,其特征在于,上述第一發(fā)光單元與上述第二發(fā)光單元并聯(lián)耦接,并且上述第一發(fā)光單元與上述第二發(fā)光單元的第一端耦接至一電源線,上述第一發(fā)光單元的第二端耦接至上述第一 PWM驅(qū)動模塊,上述第二發(fā)光單元的第二端耦接至上述第二 PWM驅(qū)動模塊。
7.根據(jù)權(quán)利要求4所述的驅(qū)動電路,其特征在于,上述第一PWM驅(qū)動模塊還包括: 一第一緩存單元,用以接收上述第一數(shù)據(jù)信號,并輸出上述第一數(shù)據(jù)信號至上述第一PWM驅(qū)動模塊,并且上述第二 PWM驅(qū)動模塊還包括: 一第二緩存單元,用以接收上述第二數(shù)據(jù)信號,并輸出上述第二數(shù)據(jù)信號至上述第二PWM驅(qū)動模塊。
8.根據(jù)權(quán)利要求7所述的驅(qū)動電路,其特征在于,上述第一PWM產(chǎn)生單元還包括: 一第一 PWM緩存器,耦接至上述第一緩存單元與上述第一比較器之間,用以儲存上述第一數(shù)據(jù)信號,并且上述第二 PWM產(chǎn)生單元還包括:
一第二 PWM緩存器,耦接至上述第二緩存單元與上述第二比較器之間,用以儲存上述第二數(shù)據(jù)信號。
9.根據(jù)權(quán)利要求8所述的驅(qū)動電路,其特征在于,上述第一比較器具有一正端耦接至上述第一計(jì)數(shù)器、以及一負(fù)端耦接至上述第一 PWM緩存器,使得當(dāng)上述第一計(jì)數(shù)信號大于上述第一數(shù)據(jù)信號時,上述第一方波信號為高電壓電平,并且上述第二比較器具有一正端耦接至上述第二計(jì)數(shù)器,且一負(fù)端耦接至上述第二 PWM緩存器,使得當(dāng)上述第二計(jì)數(shù)信號大于上述第二數(shù)據(jù)信號時,上述第二方波信號為高電壓電平。
10.根據(jù)權(quán)利要求8所述的驅(qū) 動電路,其特征在于,上述第一比較器具有一正端耦接至上述第一 PWM緩存器、以及一負(fù)端耦接至上述第一計(jì)數(shù)器,使得當(dāng)上述數(shù)據(jù)信號大于上述第一計(jì)數(shù)信號時,上述第一方波信號為高電壓電平,并且上述第二比較器具有一正端耦接至上述第二 PWM緩存器、以及一負(fù)端耦接至上述第二計(jì)數(shù)器,使得當(dāng)上述數(shù)據(jù)信號大于上述第二計(jì)數(shù)信號時,上述第二方波信號為高電壓電平。
11.根據(jù)權(quán)利要求1所述的驅(qū)動電路,其特征在于,上述第一發(fā)光單元以及上述第二發(fā)光單元為發(fā)光二極管。
12.—種驅(qū)動方法,其特征在于,適用于驅(qū)動一第一發(fā)光單兀以及一第二發(fā)光單兀,上述驅(qū)動方法包括: 根據(jù)一數(shù)據(jù)流的一第一數(shù)據(jù)信號產(chǎn)生一第一方波信號,其中上述第一方波信號代表上述第一發(fā)光單兀于一顯不周期的發(fā)光時間,并且上述第一方波信號的上升沿位于一顯不周期內(nèi)的起始點(diǎn); 根據(jù)上述第一方波信號驅(qū)動上述第一發(fā)光單元; 根據(jù)上述數(shù)據(jù)流的一第二數(shù)據(jù)信號產(chǎn)生一第二方波信號,其中上述第二方波信號代表上述第一發(fā)光單元于上述顯示周期的發(fā)光時間,上述第二方波信號的下降沿位于上述顯示周期內(nèi)的結(jié)束點(diǎn),并且上述第二方波信號的上升沿晚于上述第一方波信號的上升沿;以及 根據(jù)上述第二方波信號驅(qū)動上述第二發(fā)光單元。
13.根據(jù)權(quán)利要求12所述的驅(qū)動方法,其特征在于,上述第二方波信號的上升沿晚于上述第一方波信號的下降沿。
14.根據(jù)權(quán)利要求12所述的驅(qū)動方法,其特征在于,產(chǎn)生上述第一方波信號與上述第二方波信號的步驟包括: 通過一上數(shù)式計(jì)數(shù)器計(jì)數(shù)一時脈信號,以便輸出一第一計(jì)數(shù)信號; 通過一下數(shù)式計(jì)數(shù)器計(jì)數(shù)上述時脈信號,以便輸出一第二計(jì)數(shù)信號; 比較上述第一計(jì)數(shù)信號與上述第一數(shù)據(jù)信號,以產(chǎn)生上述第一方波信號;以及 比較上述第二計(jì)數(shù)信號與上述第二數(shù)據(jù)信號,以產(chǎn)生上述第二方波信號。
15.根據(jù)權(quán)利要求14所述的驅(qū)動方法,其特征在于,當(dāng)上述第一計(jì)數(shù)信號大于上述第一數(shù)據(jù)信號時,上述第一方波信號為高電壓電平,并且當(dāng)上述第二計(jì)數(shù)信號大于上述第二數(shù)據(jù)信號時,上述第二方波信號為高電壓電平。
16.根據(jù)權(quán)利要求14所述的驅(qū)動方法,其特征在于,當(dāng)上述第一數(shù)據(jù)信號大于上述第一計(jì)數(shù)信號時,上述第一方波信號為高電壓電平,并且當(dāng)上述第二數(shù)據(jù)信號大于上述第二計(jì)數(shù)信號時,上述第二方波信號為高電壓電平。
17.根據(jù)權(quán)利要求12所述的驅(qū)動方法,其特征在于,上述第一發(fā)光單元以及上述第二發(fā)光單元為發(fā)光二極管。
【文檔編號】H05B37/02GK103906305SQ201210587364
【公開日】2014年7月2日 申請日期:2012年12月28日 優(yōu)先權(quán)日:2012年12月28日
【發(fā)明者】蘇錦標(biāo), 陳炯宏, 許建德 申請人:普誠科技股份有限公司