專利名稱:一種led恒流驅(qū)動芯片的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及ー種LED驅(qū)動控制技木,尤其涉及ー種具有快速設(shè)置功能的LED恒流驅(qū)動芯片。
背景技術(shù):
顯示屏是人們接收各種信息的重要媒介之一。作為ー種多媒體顯示終端,顯示屏有ー個(gè)重要指標(biāo),即顯示屏的快速響應(yīng)能力。傳統(tǒng)的LED恒流驅(qū)動芯片的電流控制數(shù)據(jù)都采用移位寄存模塊逐級串行傳輸,由于移位寄存模塊是以字作為處理単位,字長越長,處理時(shí)間也越長;通常電流控制數(shù)據(jù)的位數(shù)都小于字長,這樣傳送小于字長的數(shù)據(jù)也需經(jīng)過整個(gè)字的傳送時(shí)間,這樣就限制了小于字長的數(shù)據(jù)信息的傳輸速度,使得數(shù)據(jù)傳輸效率下降, LED控制系統(tǒng)的快速響應(yīng)能力亦受到限制,系統(tǒng)功能不易擴(kuò)展。
實(shí)用新型內(nèi)容有鑒于此,有必要針對上述問題,提供ー種LED恒流驅(qū)動芯片。本實(shí)用新型采用以下技術(shù)方案ー種LED恒流驅(qū)動芯片,包括輸出使能OE引腳、數(shù)據(jù)鎖存LE引腳、時(shí)鐘CLK引腳、數(shù)據(jù)輸入DI引腳、數(shù)據(jù)輸出DO引腳和N個(gè)驅(qū)動輸出OUTl —OUTN引腳;所述N個(gè)驅(qū)動輸出OUTl — OUTN引腳的控制數(shù)據(jù)從所述數(shù)據(jù)輸入DI引腳輸入經(jīng)過串行移位模塊從所述數(shù)據(jù)輸出DO引腳輸出;所述輸出使能OE引腳、數(shù)據(jù)鎖存LE引腳、時(shí)鐘CLK引腳三個(gè)引腳中的任何兩個(gè)以上引腳作為電流控制信號輸入引腳,用以輸入電流控制信號,經(jīng)過控制寄存模塊和電流調(diào)節(jié)模塊,控制所述N個(gè)驅(qū)動輸出OUTl — OUTN引腳的輸出電流。上述方案中,LED恒流驅(qū)動芯片包括控制總線接ロ模塊、串行移位寄存模塊、并行寄存模塊、輸出控制模塊、控制寄存模塊、電流調(diào)節(jié)模塊和第一至第N恒流源和第一至第N輸出端;所述串行移位寄存模塊的數(shù)據(jù)輸入DI端接收串行輸入的信號,數(shù)據(jù)輸出DO端輸出串行輸出信號;所述串行移位寄存模塊的每ー個(gè)bit位與所述并行寄存模塊并行相連,所述并行寄存模塊的每ー個(gè)bit位與所述輸出控制模塊并行相連,所述輸出控制模塊的輸出與所述第一至第N恒流源的控制端相連,控制所述第一至第N輸出端;所述輸出使能OE引腳、數(shù)據(jù)鎖存LE引腳、時(shí)鐘CLK引腳分別接到所述控制總線接ロ模塊,所述控制總線接ロ模塊通過控制總線分別與所述串行移位模塊、并行寄存模塊、輸出控制模塊、控制寄存模塊相連,所述控制寄存模塊的輸出端與所述電流調(diào)節(jié)模塊的控制端相連;所述電流調(diào)節(jié)模塊用于控制所述N個(gè)驅(qū)動輸出OUTl — OUTN引腳的輸出電流,所述電流調(diào)節(jié)模塊的輸入端接于芯片的外接電阻REXT端,電源VCC引腳作為所述LED恒流驅(qū)動芯片的電源引腳,地GND引腳作為所述LED恒流驅(qū)動芯片的電源地引腳。上述方案中,所述電流控制信號包括時(shí)鐘和電流控制數(shù)據(jù)。本實(shí)用新型的有益效果是由于輸出電流的控制數(shù)據(jù)不用經(jīng)移位寄存器串行后才得到,因此不受控制字的字長限制,使得電流控制速度增快,提高了硬件的利用率,使系統(tǒng)的功能容易擴(kuò)展,LED控制系統(tǒng)的響應(yīng)性能亦得到改善。
圖I是現(xiàn)有的LED恒流驅(qū)動芯片的內(nèi)部示意圖(芯片輸出以16位為例);圖2是現(xiàn)有的傳輸OUTO — OUT15 (芯片輸出以16位為例)控制數(shù)據(jù)數(shù)據(jù)時(shí)序圖;圖3是現(xiàn)有的傳輸電流控制數(shù)據(jù)時(shí)序圖;圖4是本實(shí)用新型的LED恒流驅(qū)動芯片的內(nèi)部結(jié)構(gòu)圖(芯片輸出以16位為例);圖5是本實(shí)用新型的傳輸OUTO — OUT15 (芯片輸出以16位為例)控制數(shù)據(jù)數(shù)據(jù)時(shí)序圖; 圖6是本實(shí)用新型第一種實(shí)施方式輸出電流控制方法的時(shí)序圖;圖7是本實(shí)用新型第二種實(shí)施方式輸出電流控制方法的時(shí)序圖。
具體實(shí)施方式
下面將結(jié)合附圖和具體的實(shí)施例對本實(shí)用新型進(jìn)行進(jìn)一步的說明。圖I是現(xiàn)有的LED恒流驅(qū)動芯片的內(nèi)部示意圖,從圖中可以看出,控制寄存模塊是從并行寄存模塊中得到控制數(shù)據(jù),而并行寄存模塊中的數(shù)據(jù)又從串行移位寄存模塊中得到,而電流控制數(shù)據(jù)是從數(shù)據(jù)輸入引腳串行輸入的,這樣控制延時(shí)長。圖2是現(xiàn)有的傳輸OUTO — OUT15 (芯片輸出以16位為例)控制數(shù)據(jù)數(shù)據(jù)時(shí)序圖,圖中是OUTO — OUT15的開關(guān)狀態(tài)數(shù)據(jù)用了 16個(gè)時(shí)鐘脈沖傳完。圖3是現(xiàn)有的傳輸電流控制數(shù)據(jù)時(shí)序圖,圖中電流控制數(shù)據(jù)仍然用了 16個(gè)時(shí)鐘脈沖傳完,LE脈沖的不同時(shí)序和/或?qū)挾扔糜趨^(qū)別是OUTO — 0UT15的開關(guān)狀態(tài)數(shù)據(jù)還是電流控制數(shù)據(jù)。圖4是本實(shí)用新型的LED恒流驅(qū)動芯片的內(nèi)部結(jié)構(gòu)圖(芯片輸出以16位為例),包括輸出使能引腳0E、數(shù)據(jù)鎖存引腳LE、時(shí)鐘引腳CLK、數(shù)據(jù)輸入引腳DI、數(shù)據(jù)輸出引腳DO和N個(gè)驅(qū)動輸出引腳OUTl — OUTNホ個(gè)驅(qū)動輸出引腳OUTl — OUTN的控制數(shù)據(jù)從數(shù)據(jù)輸入引腳DI輸入經(jīng)過串行移位模塊從數(shù)據(jù)輸出引腳DO輸出;用輸出使能引腳0E、數(shù)據(jù)鎖存引腳LE、時(shí)鐘引腳CLK引腳三個(gè)引腳中的任何兩個(gè)以上引腳作為電流控制信號輸入引腳,用以輸入電流控制信號,經(jīng)過控制寄存模塊和電流調(diào)節(jié)模塊,控制N個(gè)驅(qū)動輸出引腳OUTl —OUTN的輸出電流。在LED恒流驅(qū)動芯片中,包括控制總線接ロ模塊、串行移位寄存模塊、并行寄存模塊、輸出控制模塊、控制寄存模塊、電流調(diào)節(jié)模塊和第一至第N恒流源和第一至第N輸出端;串行移位寄存模塊的數(shù)據(jù)輸入端DI接收串行輸入的信號,數(shù)據(jù)輸出端DO輸出串行輸出信號;串行移位寄存模塊的每ー個(gè)bit位與并行寄存模塊并行相連,并行寄存模塊的每ー個(gè)bit位與輸出控制模塊并行相連,輸出控制模塊的輸出與第一至第N恒流源的控制端相連,控制第一至第N輸出端;輸出使能引腳0E、數(shù)據(jù)鎖存引腳LE、時(shí)鐘引腳CLK分別接到控制總線接ロ模塊,控制總線接ロ模塊通過控制總線分別與串行移位模塊、并行寄存模塊、輸出控制模塊、控制寄存模塊相連,控制寄存模塊的輸出端與電流調(diào)節(jié)模塊的控制端相連;電流調(diào)節(jié)模塊用于控制N個(gè)驅(qū)動輸出引腳OUTl — OUTN的輸出電流,電流調(diào)節(jié)模塊的輸入端接于芯片的外接電阻端REXT,電源引腳VCC作為LED恒流驅(qū)動芯片的電源引腳,地引腳GND作為LED恒流驅(qū)動芯片的電源地引腳。由于采用了上述改進(jìn),使得電流控制信號不再從DI串行輸入,而由LE、0E、CLK三根線的其中任意兩根以上輸入;芯片輸出以16位為例,從DI串行輸入需要16個(gè)時(shí)鐘脈沖,而電流控制數(shù)據(jù)往往5bit就夠了,而直接輸入就可以節(jié)約11個(gè)時(shí)鐘脈沖,這樣就可以大大縮短電流控制數(shù)據(jù)的傳輸時(shí)間。采用上述LED恒流驅(qū)動芯片的輸出電流控制方法是,LED恒流驅(qū)動芯片包括外接電阻引腳REXT、電源引腳VCC、地引腳GND、輸出使能引腳0E、數(shù)據(jù)鎖存引腳LE、時(shí)鐘引腳CLK、數(shù)據(jù)輸入引腳DI、數(shù)據(jù)輸出引腳DO和N個(gè)驅(qū)動輸出引腳OUTl — OUTN ;在輸入電流控制信號吋,電流控制信號從輸出使能引腳0E、數(shù)據(jù)鎖存引腳LE、時(shí)鐘引腳CLK三個(gè)引腳中的任意兩個(gè)以上引腳輸入,控制N個(gè)驅(qū)動輸出引腳OUTl — OUTN的輸出電流。圖6是本實(shí)用新型第一種實(shí)施方式輸出電流控制方法的時(shí)序圖,電流控制信號包括時(shí)鐘和電流控制數(shù)據(jù);
芯片工作時(shí)包括非電流調(diào)整狀態(tài)和電流調(diào)整狀態(tài)兩種工作狀態(tài);在非電流調(diào)整狀態(tài),如果在時(shí)鐘信號上升沿時(shí)電流控制數(shù)據(jù)為高,則進(jìn)入電流調(diào)整狀態(tài)。進(jìn)入電流調(diào)整狀態(tài)后,后續(xù)的電流控制數(shù)據(jù)被寫入控制寄存模塊,完成后退出電流調(diào)整狀態(tài);控制寄存模塊根據(jù)所述電流控制數(shù)據(jù)通過電流調(diào)節(jié)模塊實(shí)現(xiàn)對所述N個(gè)驅(qū)動輸出引腳OUTl — OUTN的輸出電流的調(diào)節(jié)。圖5是本實(shí)用新型的傳輸OUTO — OUT15 (芯片輸出以16位為例)控制數(shù)據(jù)時(shí)序圖,OUTO 一 OUT15的控制數(shù)據(jù)是從數(shù)據(jù)輸入DO引腳輸入的。以圖6所示為例,芯片有2種工作狀態(tài)(I)非電流調(diào)整狀態(tài),(2)電流調(diào)整狀態(tài);在非電流調(diào)整狀態(tài)下如果在CLK上升沿時(shí)LE為高則進(jìn)入電流調(diào)整狀態(tài)。進(jìn)入電流調(diào)整狀態(tài)后,后續(xù)的6個(gè)bit被寫入控制寄存模塊,控制寄存模塊根據(jù)這6個(gè)bit通過電流調(diào)節(jié)模塊實(shí)現(xiàn)對OUTl — OUTN的輸出電流的調(diào)節(jié)。這種方法最多可以調(diào)出64種電流值。在電流調(diào)整狀態(tài)經(jīng)過7個(gè)CLK后恢復(fù)到非電流調(diào)整狀態(tài)。圖7是本實(shí)用新型第二種實(shí)施方式輸出電流控制方法的時(shí)序圖,電流控制信號包括時(shí)鐘和電平;芯片工作時(shí)包括非電流調(diào)整狀態(tài)和電流調(diào)整狀態(tài)兩種工作狀態(tài);在非電流調(diào)整狀態(tài),如果在時(shí)鐘信號上升沿吋,電平為高,則進(jìn)入電流調(diào)整狀態(tài);進(jìn)入電流調(diào)整狀態(tài)后,通過時(shí)鐘對電平寬度計(jì)數(shù),完成后退出電流調(diào)整狀態(tài);控制寄存模塊根據(jù)計(jì)數(shù)值通過電流調(diào)節(jié)模塊實(shí)現(xiàn)對所述N個(gè)驅(qū)動輸出引腳OUTl — OUTN的輸出電流的調(diào)節(jié)。以圖7所示為例,芯片有2種工作狀態(tài)(I)非電流調(diào)整狀態(tài),(2)電流調(diào)整狀態(tài);在非電流調(diào)整狀態(tài)下如果在CLK上升沿時(shí)LE為高則進(jìn)入電流調(diào)整狀態(tài);進(jìn)入電流調(diào)整狀態(tài)后,通過CLK對LE的高電平進(jìn)行計(jì)數(shù),控制寄存模塊根據(jù)計(jì)數(shù)值通過電流調(diào)節(jié)模塊實(shí)現(xiàn)對OUTl — OUTN的輸出電流的調(diào)節(jié)。這種方法最多可以調(diào)出6種電流值。在電流調(diào)整狀態(tài)經(jīng)過7個(gè)CLK后恢復(fù)到非電流調(diào)整狀態(tài)。以上所述實(shí)施例僅表達(dá)了本實(shí)用新型的幾種實(shí)施方式,但并不能因此而理解為對本實(shí)用新型專利范圍的限制。應(yīng)當(dāng)指出的是,對于本領(lǐng)域的普通技術(shù)人員來說,在不脫離本實(shí)用新型構(gòu)思的前提下,還可以做出若干變形和改進(jìn),這些都屬于本實(shí)用新型的保護(hù)范圍。因此,本實(shí)用新型專利的保護(hù)范圍應(yīng)以所附權(quán)利要求為準(zhǔn) 。
權(quán)利要求1.一種LED恒流驅(qū)動芯片,包括輸出使能OE引腳、數(shù)據(jù)鎖存LE引腳、時(shí)鐘CLK引腳、數(shù)據(jù)輸入DI引腳、數(shù)據(jù)輸出DO引腳和N個(gè)驅(qū)動輸出OUTl - OUTN引腳;所述N個(gè)驅(qū)動輸出OUTl - OUTN引腳的控制數(shù)據(jù)從所述數(shù)據(jù)輸入DI引腳輸入經(jīng)過串行移位模塊從所述數(shù)據(jù)輸出DO引腳輸出;其特征在于所述輸出使能OE引腳、數(shù)據(jù)鎖存LE引腳、時(shí)鐘CLK引腳三個(gè)引腳中的任何兩個(gè)以上引腳作為電流控制信號輸入引腳,用以輸入電流控制信號,經(jīng)過控制寄存模塊和電流調(diào)節(jié)模塊,控制所述N個(gè)驅(qū)動輸出OUTl - OUTN引腳的輸出電流。
2.根據(jù)權(quán)利要求I所述的LED恒流驅(qū)動芯片,其特征在于所述LED恒流驅(qū)動芯片包括控制總線接口模塊、串行移位寄存模塊、并行寄存模塊、輸出控制模塊、控制寄存模塊、電流調(diào)節(jié)模塊和第一至第N恒流源和第一至第N輸出端;所述串行移位寄存模塊的數(shù)據(jù)輸入DI端接收串行輸入的信號,數(shù)據(jù)輸出DO端輸出串行輸出信號;所述串行移位寄存模塊的每一個(gè)bit位與所述并行寄存模塊并行相連,所述并行寄存模塊的每一個(gè)bit位與所述輸出控制模塊并行相連,所述輸出控制模塊的輸出與所述第一至第N恒流源的控制端相連,控制所述第一至第N輸出端;所述輸出使能OE引腳、數(shù)據(jù)鎖存LE引腳、時(shí)鐘CLK引腳分別接到所述控制總線接口模塊,所述控制總線接口模塊通過控制總線分別與所述串行移位模塊、并行寄存模塊、輸出控制模塊、控制寄存模塊相連,所述控制寄存模塊的輸出端與所述電流調(diào)節(jié)模塊的控制端相連;所述電流調(diào)節(jié)模塊用于控制所述N個(gè)驅(qū)動輸出OUTl - OUTN引腳的輸出電流,所述電流調(diào)節(jié)模塊的輸入端接于芯片的外接電阻REXT端,電源VCC引腳作為所述LED恒流驅(qū)動芯片的電源引腳,地GND引腳作為所述LED恒流驅(qū)動芯片的電源地引腳。
3.根據(jù)權(quán)利要求I或2所述的LED恒流驅(qū)動芯片,其特征在于所述電流控制信號包括時(shí)鐘和電流控制數(shù)據(jù)。
專利摘要本實(shí)用新型公開了一種LED恒流驅(qū)動芯片,LED恒流驅(qū)動芯片包括輸出使能OE引腳、數(shù)據(jù)鎖存LE引腳、時(shí)鐘CLK引腳、數(shù)據(jù)輸入DI引腳、數(shù)據(jù)輸出DO引腳和N個(gè)驅(qū)動輸出OUT1-OUTN引腳;所述N個(gè)驅(qū)動輸出OUT1-OUTN引腳的控制數(shù)據(jù)從所述數(shù)據(jù)輸入DI引腳輸入經(jīng)過串行移位模塊從所述數(shù)據(jù)輸出DO引腳輸出;其特征在于所述輸出使能OE引腳、數(shù)據(jù)鎖存LE引腳、時(shí)鐘CLK引腳三個(gè)引腳中的任何兩個(gè)以上引腳作為電流控制信號輸入引腳,用以輸入電流控制信號,經(jīng)過控制寄存模塊和電流調(diào)節(jié)模塊,控制所述N個(gè)驅(qū)動輸出OUT1-OUTN引腳的輸出電流。
文檔編號H05B37/02GK202584691SQ20122021919
公開日2012年12月5日 申請日期2012年5月16日 優(yōu)先權(quán)日2012年5月16日
發(fā)明者胡家同 申請人:深圳市摩西爾電子有限公司