一種邏輯保護(hù)放大式藍(lán)光led燈保護(hù)系統(tǒng)的制作方法
【專利摘要】本發(fā)明公開(kāi)了一種邏輯保護(hù)放大式藍(lán)光LED燈保護(hù)系統(tǒng),主要由柵極驅(qū)動(dòng)電路,邏輯控制電路,與邏輯控制電路相連接的功率放大器P1和功率放大器P2,與邏輯控制電路相連接的脈沖比較器U1和脈沖比較器U2,柵極均與柵極驅(qū)動(dòng)電路相連接的場(chǎng)效應(yīng)管MOS1、場(chǎng)效應(yīng)管MOS2、場(chǎng)效應(yīng)管MOS3及場(chǎng)效應(yīng)管MOS4,以及串接在脈沖比較器U1的負(fù)極輸入端和脈沖比較器U2的負(fù)極輸入端之間的振蕩器組成,其特征在于,在脈沖比較器U1的負(fù)極輸入端和脈沖比較器U2的負(fù)極輸入端之間還串接有邏輯保護(hù)放大電路。本發(fā)明不僅具有短路保護(hù)、過(guò)壓保護(hù)及開(kāi)路保護(hù)的功能,而且其功耗較低,僅為傳統(tǒng)保護(hù)電路功耗的1/3。
【專利說(shuō)明】一種邏輯保護(hù)放大式藍(lán)光LED燈保護(hù)系統(tǒng)
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種LED保護(hù)電路,具體是指一種邏輯保護(hù)放大式藍(lán)光LED燈保護(hù)系統(tǒng)。
【背景技術(shù)】
[0002]目前,由于LED燈具有能耗低、使用壽命長(zhǎng)以及安全環(huán)保等特點(diǎn),其已經(jīng)成為了人們生活照明的主流產(chǎn)品之一。由于LED燈不同于傳統(tǒng)的白熾燈,其需要由專用的驅(qū)動(dòng)電路來(lái)進(jìn)行驅(qū)動(dòng),因此市面上便出現(xiàn)了各式各樣的用于防止驅(qū)動(dòng)系統(tǒng)免受內(nèi)部或外部不利因素干擾的保護(hù)系統(tǒng)。
[0003]雖然這些保護(hù)系統(tǒng)大多都具備短路保護(hù)功能和過(guò)熱保護(hù)功能,但這些保護(hù)系統(tǒng)的結(jié)構(gòu)往往都比較復(fù)雜,其維修難度較大。同時(shí),這些保護(hù)系統(tǒng)的能耗較高,能有效避免LED燈驅(qū)動(dòng)電路自身電路影響的力度較差,不能有效的整個(gè)驅(qū)動(dòng)電路進(jìn)行保護(hù)。
【發(fā)明內(nèi)容】
[0004]本發(fā)明的目的在于克服目前LED燈保護(hù)系統(tǒng)所存在的結(jié)構(gòu)復(fù)雜、能耗較高,以及全面保護(hù)力度較差的缺陷,提供一種邏輯保護(hù)放大式藍(lán)光LED燈保護(hù)系統(tǒng)。
[0005]本發(fā)明的目的通過(guò)下述技術(shù)方案實(shí)現(xiàn):一種邏輯保護(hù)放大式藍(lán)光LED燈保護(hù)系統(tǒng),主要由柵極驅(qū)動(dòng)電路,邏輯控制電路,與邏輯控制電路相連接的功率放大器Pi和功率放大器P2,與邏輯控制電路相連接的脈沖比較器Ul和脈沖比較器U2,柵極均與柵極驅(qū)動(dòng)電路相連接的場(chǎng)效應(yīng)管M0S1、場(chǎng)效應(yīng)管M0S2、場(chǎng)效應(yīng)管M0S3及場(chǎng)效應(yīng)管M0S4,以及串接在脈沖比較器Ul的負(fù)極輸入端和脈沖比較器U2的負(fù)極輸入端之間的振蕩器組成。同時(shí),在脈沖比較器Ul的負(fù)極輸入端和脈沖比較器U2的負(fù)極輸入端之間還串接有邏輯保護(hù)放大電路;所述場(chǎng)效應(yīng)管MOSl的源極與脈沖比較器Ul的正極輸入端相連接,其漏極則與場(chǎng)效應(yīng)管M0S2的源極相連接;場(chǎng)效應(yīng)管M0S3的源極與脈沖比較器U2的正極輸入端相連接,其漏極則與場(chǎng)效應(yīng)管M0S4的源極相連接;所述場(chǎng)效應(yīng)管M0S2的柵極還與功率放大器Pl的正極輸入端相連接,其漏極接地;所述場(chǎng)效應(yīng)管M0S4的柵極還與功率放大器P2的正極輸入端相連接,其漏極接地;所述功率放大器Pl和功率放大器P2的負(fù)極輸入端均接地。
[0006]所述邏輯保護(hù)放大電路主要由功率放大器P3,功率放大器P4,與非門IC7,與非門IC8,負(fù)極與功率放大器P3的正極輸入端相連接、正極經(jīng)電阻R16后與與非門IC8的負(fù)極輸入端相連接的極性電容C9,一端與與非門IC7的負(fù)極輸入端相連接、另一端與功率放大器P3的正極輸入端相連接的電阻R13,串接在功率放大器P3的負(fù)極輸入端與輸出端之間的電阻R14,一端與與非門IC7的輸出端相連接、另一端與功率放大器P4的負(fù)極輸入端相連接的電阻R15,串接在功率放大器P4的正極輸入端與輸出端之間的極性電容C10,正極與與非門I CS的輸出端相連接、負(fù)極順次經(jīng)穩(wěn)壓二極管D7和電阻R17后與功率放大器P3的輸出端相連接的電容C11,P極與功率放大器P4的輸出端相連接、N極順次經(jīng)電阻R19和電阻R18后與穩(wěn)壓二極管D7和電阻R17的連接點(diǎn)相連接的二極管D8,以及N極與電容Cl I的負(fù)極相連接、P極與二極管D8和電阻R19的連接點(diǎn)相連接的穩(wěn)壓二極管D9組成;所述與非門IC7的正極輸入端與功率放大器P3的負(fù)極輸入端相連接;功率放大器P4的輸出端與非門IC8的正極輸入端相連接,其正極輸入端則與功率放大器P3的輸出端相連接;所述極性電容C9的正極與脈沖比較器Ul的負(fù)極輸入端相連接,而電阻R18與電阻R19的連接點(diǎn)則與脈沖比較器U2的負(fù)極輸入端相連接。
[0007]進(jìn)一步地,所述的柵極驅(qū)動(dòng)電路由變壓器T,驅(qū)動(dòng)芯片M,串接于驅(qū)動(dòng)芯片M的VCC管腳與INP管腳之間的開(kāi)關(guān)電流源,串接于驅(qū)動(dòng)芯片M的VCC管腳與BOOST管腳之間的二極管Dl,串接于驅(qū)動(dòng)芯片M的BOOST管腳與TG管腳之間的電容C3,串接于驅(qū)動(dòng)芯片M的TG管腳與TS管腳之間的電阻R7,以及基極與驅(qū)動(dòng)芯片M的TG管腳相連接、集電極順次經(jīng)電容C4和電容C5后接地、而發(fā)射極接地的晶體管Q4組成;所述變壓器T的原邊線圈的同名端與電容C4和電容C5的連接點(diǎn)相連接,其非同名端則與晶體管Q4的發(fā)射極相連接后接地;同時(shí),晶體管Q4的發(fā)射極還與驅(qū)動(dòng)芯片M的TS管腳相連接,所述變壓器T的副邊線圈上設(shè)有抽頭Yl和抽頭Y2 ;所述場(chǎng)效應(yīng)管MOSl的柵極與副邊線圈的同名端相連接,場(chǎng)效應(yīng)管M0S4的柵極與副邊線圈的非同名端相連接,場(chǎng)效應(yīng)管M0S2的柵極與抽頭Yl相連接,而場(chǎng)效應(yīng)管M0S3的柵極則與抽頭Y2相連接。
[0008]所述的開(kāi)關(guān)電流源由晶體管Ql,晶體管Q2,晶體管Q3,直流電源S,串接在晶體管Ql的集電極與晶體管Q2的集電極之間的電阻R1,串接在晶體管Ql的發(fā)射極與直流電源S的負(fù)極之間的RC濾波電路,串接在晶體管Ql的基極與直流電源S的負(fù)極之間的電阻R2,與直流電源S相并聯(lián)的電阻R5,串接在晶體管Q3的發(fā)射極與直流電源S的負(fù)極之間的電阻R6,串接在晶體管Q3的集電極與晶體管Q2的集電極之間的電阻R4,以及正極與晶體管Q2的集電極相連接、負(fù)極與直流電源S的負(fù)極相連接的極性電容C2組成;所述晶體管Q2的基極還與晶體管Ql的集電極相連接,而晶體管Q3的基極則分別與晶體管Q2的發(fā)射極和直流電源S的正極相連接;所述驅(qū)動(dòng)芯片M的VCC管腳與極性電容C2的正極相連接,而驅(qū)動(dòng)芯片M的INP管腳則與極性電容C2的負(fù)極相連接。
[0009]所述邏輯控制電路由與非門IC4,輸入端與與非門IC4的輸出端相連接的非門IC5,輸出端與與非門IC4的負(fù)極輸入端相連接的非門IC3,以及與與非門IC4的正極輸入端相連接的第一邏輯鏈路和第二邏輯鏈路組成。
[0010]所述第一邏輯鏈路由非門IC1,輸入端與非門ICl的輸出端相連接、輸出端順次經(jīng)電阻R11、二極管D4后與與非門IC4的正極輸入端相連接的非門IC2,與與非門IC4的正極輸入端相連接的濾波延時(shí)電路,P極與非門ICl的輸入端相連接、N極順次經(jīng)電阻R9和電容C6后與非門ICl的輸入端相連接的二極管D2,以及與二極管D2相并聯(lián)的電阻R8組成;所述電容C6與電阻R9的連接點(diǎn)接地,二極管D2的N極與功率放大器Pl的輸出端相連接,非門IC2的輸出端和非門IC5的輸出端則均與功率放大器P2的輸出端相連接。
[0011]所述的第二邏輯鏈路由異或門IC6,P極與與非門IC4的正極輸入端相連接、N極與異或門IC6的第一輸入端相連接的二極管D5,N極與非門IC3的輸入端相連接、P極與脈沖比較器Ul的輸出端相連接的二極管D3,與二極管D3相并聯(lián)的電阻R10,正極與二極管D3的N極相連接、負(fù)極接地的電容C7,以及N極與異或門IC6的第一輸入端相連接、P極與脈沖比較器Ul的輸出端相連接的二極管D6組成;所述異或門IC6的第二輸入端與非門IC5的輸出端相連接,而異或門IC6的輸出端則與脈沖比較器U2的輸出端相連接。
[0012]所述濾波延時(shí)電路由電解電容C8,以及串接在電解電容C8的正極和負(fù)極之間的電阻R12組成;所述二極管D4的N極則與該電解電容CS的正極相連接。
[0013]為確保使用效果,所述驅(qū)動(dòng)芯片M為L(zhǎng)TC4440A集成芯片。
[0014]本發(fā)明較現(xiàn)有技術(shù)相比,具有以下優(yōu)點(diǎn)及有益效果:
(I)本發(fā)明不僅具有短路保護(hù)、過(guò)壓保護(hù)及開(kāi)路保護(hù)的功能,而且其功耗較低,僅為傳統(tǒng)保護(hù)電路功耗的1/3。
[0015](2)本發(fā)明設(shè)有開(kāi)關(guān)電流源,因此能確保保護(hù)電路自身的用電需求,能有效的避免外部電磁干擾,提高控制的靈敏度和精度。
[0016](3)本發(fā)明采用LTC4440A集成芯片來(lái)作為驅(qū)動(dòng)芯片,可禁止外部場(chǎng)效應(yīng)管的啟動(dòng),從而確保本發(fā)明不受外部電源的干擾。
[0017](4)本發(fā)明還具有欠壓閉鎖功能,能有效的克服傳統(tǒng)保護(hù)電路的延遲效應(yīng)。
【專利附圖】
【附圖說(shuō)明】
[0018]圖1為本發(fā)明的整體結(jié)構(gòu)示意圖。
[0019]圖2為本發(fā)明的柵極驅(qū)動(dòng)電路結(jié)構(gòu)示意圖。
[0020]圖3為本發(fā)明的邏輯控制電路結(jié)構(gòu)示意圖。
[0021]圖4為本發(fā)明的邏輯保護(hù)放大電路結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0022]下面結(jié)合實(shí)施例對(duì)本發(fā)明作進(jìn)一步地詳細(xì)說(shuō)明,但本發(fā)明的實(shí)施方式不限于此。實(shí)施例
[0023]如圖1所示,本發(fā)明所述的藍(lán)光LED燈保護(hù)系統(tǒng)主要由柵極驅(qū)動(dòng)電路,邏輯控制電路,振蕩器,功率放大器P1,功率放大器P2,脈沖比較器U1,脈沖比較器U2,場(chǎng)效應(yīng)管M0S1、場(chǎng)效應(yīng)管M0S2、場(chǎng)效應(yīng)管M0S3和場(chǎng)效應(yīng)管M0S4,以及串接在脈沖比較器Ul與脈沖比較器U2之間的邏輯保護(hù)放大電路組成。
[0024]連接時(shí),功率放大器Pl的輸出端、功率放大器P2的輸出端以及脈沖比較器Ul的輸出端和脈沖比較器U2的輸出端均與邏輯控制電路相連接,而振蕩器的兩個(gè)輸出端則分別與脈沖比較器Ul的負(fù)極輸入端和脈沖比較器U2的負(fù)極輸入端相連接,以確保該振蕩器能為脈沖比較器Ul和脈沖比較器U2提供PWM寬脈沖信號(hào)。所述的邏輯保護(hù)放大電路則串接在脈沖比較器Ul的負(fù)極輸入端與脈沖比較器U2的負(fù)極輸入端之間。
[0025]同時(shí),該場(chǎng)效應(yīng)管MOSl的源極與脈沖比較器Ul的正極輸入端相連接,其漏極則與場(chǎng)效應(yīng)管M0S2的源極相連接;場(chǎng)效應(yīng)管M0S3的源極與脈沖比較器U2的正極輸入端相連接,其漏極則與場(chǎng)效應(yīng)管M0S4的源極相連接;所述場(chǎng)效應(yīng)管M0S2的柵極還與功率放大器Pl的正極輸入端相連接,其漏極接地;所述場(chǎng)效應(yīng)管M0S4的柵極還與功率放大器P2的正極輸入端相連接,其漏極接地;且功率放大器Pl的負(fù)極輸入端和功率放大器P2的負(fù)極輸入端均接地。
[0026]其中,場(chǎng)效應(yīng)管MOSl與場(chǎng)效應(yīng)管M0S2的連接點(diǎn)和場(chǎng)效應(yīng)管M0S3與場(chǎng)效應(yīng)管M0S4的連接點(diǎn)共同作為本發(fā)明的輸出端,用于與外部的LED燈或者其他LED驅(qū)動(dòng)系統(tǒng)相連接。
[0027]所述的柵極驅(qū)動(dòng)電路用于向場(chǎng)效應(yīng)管MOSl、場(chǎng)效應(yīng)管M0S2、場(chǎng)效應(yīng)管M0S3和場(chǎng)效應(yīng)管M0S4提供驅(qū)動(dòng)電壓和控制驅(qū)動(dòng)信號(hào),其結(jié)構(gòu)如圖2所述,即其由晶體管Q4、變壓器T、驅(qū)動(dòng)芯片M、開(kāi)關(guān)電流源、二極管D1、電容C3、電阻R7、電容C4及電容C5組成。連接時(shí),開(kāi)關(guān)電流源需要串接于驅(qū)動(dòng)芯片M的VCC管腳與INP管腳之間,而二極管Dl串接于驅(qū)動(dòng)芯片M的VCC管腳與BOOST管腳之間,電容C3串接于驅(qū)動(dòng)芯片M的BOOST管腳與TG管腳之間,而電阻R7則串接于驅(qū)動(dòng)芯片M的TG管腳與TS管腳之間。
[0028]所述晶體管Q4的基極與驅(qū)動(dòng)芯片M的TG管腳相連接,其集電極順次經(jīng)電容C4和電容C5后接地,其發(fā)射極接地。同時(shí),該晶體管Q4的集電極還需要外接+6V的驅(qū)動(dòng)電壓,以確保晶體管Q4能正常運(yùn)行。
[0029]其中,變壓器T的原邊線圈的同名端與電容C4和電容C5的連接點(diǎn)相連接,其非同名端則與晶體管Q4的發(fā)射極相連接后接地。同時(shí),晶體管Q4的發(fā)射極還與驅(qū)動(dòng)芯片M的TS管腳相連接。
[0030]變壓器T的副邊線圈上設(shè)有抽頭Yl和抽頭Y2,即通過(guò)該抽頭Yl和抽頭Y2,本發(fā)明在變壓器T的副邊線圈上形成有4個(gè)輸出端,即副邊線圈的同名端,Yl抽頭、Y2抽頭和副邊線圈的非同名端。在連接時(shí),場(chǎng)效應(yīng)管MOSl的柵極與副邊線圈的同名端相連接,場(chǎng)效應(yīng)管M0S4的柵極與副邊線圈的非同名端相連接,場(chǎng)效應(yīng)管M0S2的柵極與抽頭Yl相連接,而場(chǎng)效應(yīng)管M0S3的柵極則與抽頭Y2相連接。
[0031]開(kāi)關(guān)電流源用于向驅(qū)動(dòng)芯片M提供工作電源,其由晶體管Q1,晶體管Q2,晶體管Q3,直流電源S,串接在晶體管Ql的集電極與晶體管Q2的集電極之間的電阻R1,串接在晶體管Ql的發(fā)射極與直流電源S的負(fù)極之間的RC濾波電路,串接在晶體管Ql的基極與直流電源S的負(fù)極之間的電阻R2,與直流電源S相并聯(lián)的電阻R5,串接在晶體管Q3的發(fā)射極與直流電源S的負(fù)極之間的電阻R6,串接在晶體管Q3的集電極與晶體管Q2的集電極之間的電阻R4,以及正極與晶體管Q2的集電極相連接、負(fù)極與直流電源S的負(fù)極相連接的極性電容C2組成。
[0032]同時(shí),該晶體管Q2的基極還與晶體管Ql的集電極相連接,晶體管Q3的基極則分別與晶體管Q2的發(fā)射極和直流電源S的正極相連接;所述驅(qū)動(dòng)芯片M的VCC管腳與極性電容C2的正極相連接,而驅(qū)動(dòng)芯片M的INP管腳則與極性電容C2的負(fù)極相連接。
[0033]為確保使用效果,該驅(qū)動(dòng)芯片M優(yōu)先采用凌力爾特公司生產(chǎn)的高頻率N溝道MOSFET柵極驅(qū)動(dòng)芯片,即LTC4440A集成芯片。該驅(qū)動(dòng)芯片能以高達(dá)80V的輸入電壓工作,在高達(dá)100V瞬態(tài)時(shí)可連續(xù)工作。
[0034]邏輯控制電路的結(jié)構(gòu)如圖3所示,其由與非門IC4,輸入端與與非門IC4的輸出端相連接的非門IC5,輸出端與與非門IC4的負(fù)極輸入端相連接的非門IC3,以及與與非門IC4的正極輸入端相連接的第一邏輯鏈路和第二邏輯鏈路組成。
[0035]其中,該第一邏輯鏈路由非門IC1、非門IC2、電阻R11、二極管D4、濾波延時(shí)電路、電阻R8、電阻R9、電容C6及二極管D2組成。連接時(shí),非門IC2的輸入端與非門ICl的輸出端相連接,其輸出端則順次經(jīng)電阻Rll和二極管D4后與與非門IC4的正極輸入端相連接。同時(shí),濾波延時(shí)電路要與與非門IC4的正極輸入端相連接。
[0036]二極管D2的P極與非門ICl的輸入端相連接,其N極順次經(jīng)電阻R9和電容C6后與非門ICl的輸入端相連接,即從二極管D2的N極順次經(jīng)電阻R9和電容C6后需要與二極管D2的P極形成一個(gè)電回路。電阻R8則與二極管D2相并聯(lián)。同時(shí),所述電容C6與電阻R9的連接點(diǎn)接地,二極管D2的N極需要與功率放大器Pl的輸出端相連接,非門IC2的輸出端和非門IC5的輸出端則均與功率放大器P2的輸出端相連接。
[0037]所述濾波延時(shí)電路由電解電容C8,以及串接在電解電容C8的正極和負(fù)極之間的電阻R12組成,連接時(shí),二極管D4的N極要與該電解電容C8的正極相連接,即與非門IC4的正極輸入端要與電解電容CS的正極相連接。
[0038]所述的第二邏輯鏈路由異或門IC6、二極管D5、二極管D6、二極管D3、電阻RlO和電容C7組成。連接時(shí),二極管D5的P極與與非門IC4的正極輸入端相連接,其N極與異或門IC6的第一輸入端相連接。二極管D3的N極與非門IC3的輸入端相連接,其P極與脈沖比較器Ul的輸出端相連接;而電阻RlO則與二極管D3相并聯(lián)。
[0039]電容C7的正極與二極管D3的N極相連接,其負(fù)極接地;二極管D6的N極與異或門IC6的第一輸入端相連接,其P極與脈沖比較器Ul的輸出端相連接。同時(shí),異或門IC6的第二輸入端與非門IC5的輸出端相連接,而異或門IC6的輸出端則與脈沖比較器U2的輸出端相連接。
[0040]所述邏輯保護(hù)放大電路的具體結(jié)構(gòu)如圖4所示,即其主要由功率放大器P3,功率放大器P4,與非門IC7,與非門IC8,負(fù)極與功率放大器P3的正極輸入端相連接、正極經(jīng)電阻R16后與與非門IC8的負(fù)極輸入端相連接的極性電容C9,一端與與非門IC7的負(fù)極輸入端相連接、另一端與功率放大器P3的正極輸入端相連接的電阻R13,串接在功率放大器P3的負(fù)極輸入端與輸出端之間的電阻R14,—端與與非門IC7的輸出端相連接、另一端與功率放大器P4的負(fù)極輸入端相連接的電阻R15,串接在功率放大器P4的正極輸入端與輸出端之間的極性電容C10,正極與與非門IC8的輸出端相連接、負(fù)極順次經(jīng)穩(wěn)壓二極管D7和電阻R17后與功率放大器P3的輸出端相連接的電容C11,P極與功率放大器P4的輸出端相連接、N極順次經(jīng)電阻R19和電阻R18后與穩(wěn)壓二極管D7和電阻R17的連接點(diǎn)相連接的二極管D8,以及N極與電容Cll的負(fù)極相連接、P極與二極管D8和電阻R19的連接點(diǎn)相連接的穩(wěn)壓二極管D9組成。
[0041]連接時(shí),所述與非門IC7的正極輸入端與功率放大器P3的負(fù)極輸入端相連接;功率放大器P4的輸出端與非門IC8的正極輸入端相連接,其正極輸入端則與功率放大器P3的輸出端相連接。
[0042]同時(shí),所述極性電容C9的正極與脈沖比較器Ul的負(fù)極輸入端相連接,而電阻R18與電阻R19的連接點(diǎn)則與脈沖比較器U2的負(fù)極輸入端相連接。
[0043]如上所述,便可以很好的實(shí)現(xiàn)本發(fā)明。
【權(quán)利要求】
1.一種邏輯保護(hù)放大式藍(lán)光[£0燈保護(hù)系統(tǒng),主要由柵極驅(qū)動(dòng)電路,邏輯控制電路,與邏輯控制電路相連接的功率放大器和功率放大器?2,與邏輯控制電路相連接的脈沖比較器VI和脈沖比較器似,柵極均與柵極驅(qū)動(dòng)電路相連接的場(chǎng)效應(yīng)管1031、場(chǎng)效應(yīng)管1032、場(chǎng)效應(yīng)管1033及場(chǎng)效應(yīng)管1034,以及串接在脈沖比較器口 1的負(fù)極輸入端和脈沖比較器口2的負(fù)極輸入端之間的振蕩器組成,其特征在于,在脈沖比較器仍的負(fù)極輸入端和脈沖比較器口2的負(fù)極輸入端之間還串接有邏輯保護(hù)放大電路;所述場(chǎng)效應(yīng)管皿)31的源極與脈沖比較器仍的正極輸入端相連接,其漏極則與場(chǎng)效應(yīng)管1032的源極相連接;場(chǎng)效應(yīng)管1033的源極與脈沖比較器似的正極輸入端相連接,其漏極則與場(chǎng)效應(yīng)管1034的源極相連接;所述場(chǎng)效應(yīng)管1032的柵極還與功率放大器?1的正極輸入端相連接,其漏極接地;所述場(chǎng)效應(yīng)管1084的柵極還與功率放大器?2的正極輸入端相連接,其漏極接地;所述功率放大器?1和功率放大器?2的負(fù)極輸入端均接地;所述邏輯保護(hù)放大電路主要由功率放大器?3,功率放大器?4,與非門107,與非門108,負(fù)極與功率放大器?3的正極輸入端相連接、正極經(jīng)電阻尺16后與與非門1(?的負(fù)極輸入端相連接的極性電容⑶,一端與與非門107的負(fù)極輸入端相連接、另一端與功率放大器?3的正極輸入端相連接的電阻町3,串接在功率放大器?3的負(fù)極輸入端與輸出端之間的電阻014,一端與與非門107的輸出端相連接、另一端與功率放大器?4的負(fù)極輸入端相連接的電阻町5,串接在功率放大器?4的正極輸入端與輸出端之間的極性電容010,正極與與非門1(?的輸出端相連接、負(fù)極順次經(jīng)穩(wěn)壓二極管07和電阻尺17后與功率放大器?3的輸出端相連接的電容011,?極與功率放大器?4的輸出端相連接、^極順次經(jīng)電阻[9和電阻818后與穩(wěn)壓二極管07和電阻[7的連接點(diǎn)相連接的二極管08,以及~極與電容011的負(fù)極相連接、?極與二極管08和電阻[9的連接點(diǎn)相連接的穩(wěn)壓二極管09組成;所述與非門107的正極輸入端與功率放大器?3的負(fù)極輸入端相連接;功率放大器?4的輸出端與非門1(?的正極輸入端相連接,其正極輸入端則與功率放大器?3的輸出端相連接;所述極性電容⑶的正極與脈沖比較器仍的負(fù)極輸入端相連接,而電阻尺18與電阻[9的連接點(diǎn)則與脈沖比較器的負(fù)極輸入端相連接。
2.根據(jù)權(quán)利要求1所述的一種邏輯保護(hù)放大式藍(lán)光120燈保護(hù)系統(tǒng),其特征在于,所述的柵極驅(qū)動(dòng)電路由變壓器I,驅(qū)動(dòng)芯片1,串接于驅(qū)動(dòng)芯片1的似管腳與I冊(cè)管腳之間的開(kāi)關(guān)電流源,串接于驅(qū)動(dòng)芯片1的似管腳與80031管腳之間的二極管01,串接于驅(qū)動(dòng)芯片I的80031管腳與%管腳之間的電容03,串接于驅(qū)動(dòng)芯片1的%管腳與13管腳之間的電阻尺7,以及基極與驅(qū)動(dòng)芯片1的%管腳相連接、集電極順次經(jīng)電容04和電容⑶后接地、而發(fā)射極接地的晶體管04組成;所述變壓器I的原邊線圈的同名端與電容04和電容⑶的連接點(diǎn)相連接,其非同名端則與晶體管04的發(fā)射極相連接后接地;同時(shí),晶體管04的發(fā)射極還與驅(qū)動(dòng)芯片1的13管腳相連接,所述變壓器I的副邊線圈上設(shè)有抽頭打和抽頭12 ;所述場(chǎng)效應(yīng)管皿)31的柵極與副邊線圈的同名端相連接,場(chǎng)效應(yīng)管皿)34的柵極與副邊線圈的非同名端相連接,場(chǎng)效應(yīng)管皿)32的柵極與抽頭VI相連接,而場(chǎng)效應(yīng)管皿)33的柵極則與抽頭12相連接。
3.根據(jù)權(quán)利要求2所述的一種邏輯保護(hù)放大式藍(lán)光1^0燈保護(hù)系統(tǒng),其特征在于,所述的開(kāi)關(guān)電流源由晶體管01,晶體管02,晶體管03,直流電源3,串接在晶體管01的集電極與晶體管02的集電極之間的電阻81,串接在晶體管的發(fā)射極與直流電源3的負(fù)極之間的%濾波電路,串接在晶體管的基極與直流電源3的負(fù)極之間的電阻82,與直流電源3相并聯(lián)的電阻85,串接在晶體管03的發(fā)射極與直流電源3的負(fù)極之間的電阻86,串接在晶體管03的集電極與晶體管02的集電極之間的電阻財(cái),以及正極與晶體管02的集電極相連接、負(fù)極與直流電源3的負(fù)極相連接的極性電容02組成;所述晶體管02的基極還與晶體管01的集電極相連接,而晶體管03的基極則分別與晶體管02的發(fā)射極和直流電源3的正極相連接;所述驅(qū)動(dòng)芯片1的似管腳與極性電容02的正極相連接,而驅(qū)動(dòng)芯片1的爪?管腳則與極性電容02的負(fù)極相連接。
4.根據(jù)權(quán)利要求1?3任一項(xiàng)所述的一種邏輯保護(hù)放大式藍(lán)光1^0燈保護(hù)系統(tǒng),其特征在于,所述邏輯控制電路由與非門104,輸入端與與非門104的輸出端相連接的非門105,輸出端與與非門的負(fù)極輸入端相連接的非門103,以及與與非門104的正極輸入端相連接的第一邏輯鏈路和第二邏輯鏈路組成; 所述第一邏輯鏈路由非門XI,輸入端與非門XI的輸出端相連接、輸出端順次經(jīng)電阻尺11、二極管04后與與非門104的正極輸入端相連接的非門102,與與非門104的正極輸入端相連接的濾波延時(shí)電路,?極與非門皿的輸入端相連接、^極順次經(jīng)電阻四和電容⑶后與非門XI的輸入端相連接的二極管02,以及與二極管02相并聯(lián)的電阻狀組成;所述電容⑶與電阻四的連接點(diǎn)接地,二極管02的~極與功率放大器?1的輸出端相連接,非門102的輸出端和非門105的輸出端則均與功率放大器?2的輸出端相連接; 所述的第二邏輯鏈路由異或門106,?極與與非門104的正極輸入端相連接、^極與異或門106的第一輸入端相連接的二極管054極與非門103的輸入端相連接、?極與脈沖比較器VI的輸出端相連接的二極管03,與二極管03相并聯(lián)的電阻町0,正極與二極管03的^極相連接、負(fù)極接地的電容07,以及~極與異或門106的第一輸入端相連接、?極與脈沖比較器VI的輸出端相連接的二極管06組成;所述異或門106的第二輸入端與非門105的輸出端相連接,而異或門106的輸出端則與脈沖比較器似的輸出端相連接。
5.根據(jù)權(quán)利要求4所述的一種邏輯保護(hù)放大式藍(lán)光120燈保護(hù)系統(tǒng),其特征在于,所述濾波延時(shí)電路由電解電容⑶,以及串接在電解電容(?的正極和負(fù)極之間的電阻812組成;所述二極管04的~極則與該電解電容⑶的正極相連接。
6.根據(jù)權(quán)利要求2或3所述的一種邏輯保護(hù)放大式藍(lán)光[£0燈保護(hù)系統(tǒng),其特征在于,所述驅(qū)動(dòng)芯片1為[1(:4440八集成芯片。
【文檔編號(hào)】H05B37/02GK104411055SQ201410699798
【公開(kāi)日】2015年3月11日 申請(qǐng)日期:2014年11月27日 優(yōu)先權(quán)日:2014年11月27日
【發(fā)明者】羅婭, 車容俊 申請(qǐng)人:成都措普科技有限公司