技術(shù)編號:10306810
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。任何CMOS制程的芯片工作的時候產(chǎn)生的信號電平總是大于OV的(取決于芯片的制程和設(shè)計(jì)需求),PHY輸出信號送到100米甚至更長的地方會有很大的直流分量的損失。而且如果外部網(wǎng)線直接和芯片相連的話,電磁感應(yīng)和靜電很容易造成芯片的損壞。再就是設(shè)備接地方法不同,電網(wǎng)環(huán)境不同會導(dǎo)致雙方的OV電平不一致,這樣信號從A傳到B,由于A設(shè)備的OV電平和B點(diǎn)的OV電平不一樣,這樣可能會導(dǎo)致很大的電流從電勢高的設(shè)備流向電勢低的設(shè)備。網(wǎng)絡(luò)變壓器把PHY送出來的差分信號用差模耦合的...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。