技術(shù)編號(hào):10934509
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。 異或門(X0R)是數(shù)字電路中的一種基本邏輯電路。當(dāng)輸入不同時(shí),輸出為高電平; 當(dāng)輸入相同時(shí),輸出低電平。異或門邏輯電路在數(shù)字系統(tǒng)中與其它邏輯相結(jié)合,共同完成復(fù) 雜的邏輯運(yùn)算功能,如利用異或、與非、或非組合完成某種編解碼功能等。傳統(tǒng)的異或門邏 輯電路主要由多個(gè)M0S管組合而成,面積較大。同時(shí),隨著摩爾定律即將終結(jié),M0S管尺寸很 難再減小,傳統(tǒng)CMOS邏輯電路的面積不能繼續(xù)相應(yīng)的變小。隨著新型微電子器件的出現(xiàn),利 用新型納米級(jí)器件和傳統(tǒng)M0S器件結(jié)合研發(fā)高...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。