技術(shù)編號(hào):12039385
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明屬于航天電子系統(tǒng)中的時(shí)鐘選擇技術(shù)領(lǐng)域,特別涉及利用現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)實(shí)現(xiàn)的一種時(shí)鐘多選一電路及多選一方法。背景技術(shù)由于航天技術(shù)的高可靠性要求,為保障航天電子系統(tǒng)的性能,通常會(huì)采取1+1備份的方案,對(duì)某些重要的單元,如FPGA的時(shí)鐘,其運(yùn)行狀態(tài)關(guān)系到系統(tǒng)能否正常工作,還會(huì)采用多備份的方案。對(duì)于從FPGA的多時(shí)鐘源中選擇一個(gè)作為有效時(shí)鐘的技術(shù)而言,要求FPGA能夠不依靠其他系統(tǒng)單元的輔助而自動(dòng)進(jìn)行,以達(dá)到降低系統(tǒng)的復(fù)雜度和耦合度,增強(qiáng)可靠性的目的。由于航天電子系統(tǒng)工作在太空環(huán)境,...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無(wú)完整電路圖,適合研究學(xué)習(xí)。