技術(shù)編號(hào):40275047
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及集成電路,特別是涉及一種嵌入式芯片的待機(jī)電源控制電路和嵌入式芯片。背景技術(shù)、嵌入式芯片在處于待機(jī)模式下時(shí),除了低功耗管理電路之外的其他電路都能夠正常掉電,在先進(jìn)工藝中嵌入式芯片內(nèi)部的低功耗管理電路的功耗很小,但是嵌入式芯片內(nèi)電源模塊的功耗很高,隨著工藝越先進(jìn),嵌入式芯片內(nèi)電源模塊的功耗占比就會(huì)越高,導(dǎo)致嵌入式芯片內(nèi)部的低功耗管理電路和嵌入式芯片內(nèi)部的電源模塊的功耗非常不平衡,因此降低嵌入式芯片內(nèi)部的電源模塊的功耗對(duì)于先進(jìn)工藝的嵌入式芯片來(lái)說(shuō)極其重要。、傳統(tǒng)降低功耗的做法一般是優(yōu)化電...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。