技術(shù)編號:6115592
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。 本發(fā)明涉及一種電路,特別是涉及一種可同時適用于測量模/數(shù)轉(zhuǎn)換器的差動非線性誤差、整合非線性誤差與時鐘信號的周期性抖動量的內(nèi)建式自我測試電路。此時鐘信號通常為振蕩器或鎖相環(huán)的輸出。 背景技術(shù) 鎖相環(huán)(Phase Look Loop,PLL)電路廣泛地應(yīng)用于頻率合成、時序校正、時鐘分配以及相位解調(diào)等。這些應(yīng)用通常使用于例如光纖鏈接(tical fiberlink)、無線電話以及計算機等。鎖相環(huán)電路的時序變異可對鎖相環(huán)電路的效能以及使用鎖相環(huán)電路的應(yīng)用程序...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。