技術(shù)編號(hào):6388435
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及的是一種,用于數(shù)字信號(hào)處理器中的高速乘法器或高速乘加單元的設(shè)計(jì),屬于數(shù)字信號(hào)處理。背景技術(shù) 乘法器或乘加單元是各種數(shù)字計(jì)算芯片,尤其是數(shù)字信號(hào)處理芯片(DSP)的關(guān)鍵運(yùn)算單元。Booth編碼的Wallace-tree乘法器或者非Booth編碼的Wallace-tree乘法器是各種廣泛應(yīng)用的乘法器架構(gòu)中最具有代表性的。乘法通??煞譃槿疆a(chǎn)生部分積;將部分積壓縮得到兩個(gè)中間結(jié)果;最后將兩個(gè)中間結(jié)果用加法器相加得到最后結(jié)果。其中部分積壓縮是整個(gè)乘法操作...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。