技術(shù)編號:6424896
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本發(fā)明涉計算機體系結(jié)構(gòu)領(lǐng)域,尤其涉及。背景技術(shù)處理器是計算機系統(tǒng)的核心,隨著半導(dǎo)體工藝水平的進步,多核處理器已逐漸成為主流結(jié)構(gòu),并行處理技術(shù)正從傳統(tǒng)的并行計算機滲透到單芯片多核處理器,像CPU、數(shù)字信號處理器DSP和圖形處理器GPU等都可以支持不同程度的并行計算來應(yīng)對應(yīng)用中的密集計算。 根據(jù)擴展的Flynn分類模型,在指令流計算模式下,通常利用通用片上多核處理器(Chip Multiprocessor,簡稱CMP), DSP、GPU、CELL、Imagin...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。