技術(shù)編號:6778925
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本發(fā)明涉及一種半導體存儲器件,更具體地,涉及一種在處理器 之間具有主接口的可多路徑訪問的半導體存儲器件。背景技術(shù)通常,將具有多于一個訪問端口的半導體存儲器件稱為多端口存 儲器,尤其是,將具有兩個訪問端口的存儲器件稱為雙端口存儲器。 典型的雙端口存儲器已公知,例如,用作具有可以以隨機順序訪問的 RAM (隨機存取存儲器)端口和僅可以以串行順序訪問的SAM (串行訪 問存儲器)的圖像處理視頻存儲器。另一種多端口存儲器包括存儲單元陣列,例如DRAM (動態(tài)隨機存...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)無源代碼,用于學習原理,如您想要源代碼請勿下載。