技術(shù)編號(hào):7141111
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及用于改善器件特性的半導(dǎo)體器件的制造方法,并涉及所產(chǎn)生的獨(dú)特的高性能器件結(jié)構(gòu)。具體地說(shuō),本發(fā)明通過(guò)在器件制造期間在器件的襯底中從結(jié)構(gòu)上施加張力和壓縮力來(lái)改善FET器件中的電荷遷移率。背景技術(shù) 在半導(dǎo)體器件設(shè)計(jì)領(lǐng)域,已知在器件襯底中的機(jī)械應(yīng)力可以調(diào)整器件性能。單個(gè)的應(yīng)力張量分量對(duì)PFET和NFET的器件性能產(chǎn)生不同的影響。上述通過(guò)增強(qiáng)應(yīng)力來(lái)獲得的改進(jìn)容易集中到在特定的執(zhí)行環(huán)境以外的一種或另一種類(lèi)型的器件上,例如在IC芯片中。為了使IC芯片中的PFET...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。