技術(shù)編號(hào):7506341
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明屬于數(shù)字電路領(lǐng)域,特別是提供一種高速同步計(jì)數(shù)器,它能夠提高計(jì)數(shù)速度和同步精度。背景技術(shù) 常用的計(jì)數(shù)器采用前一級(jí)計(jì)數(shù)器的輸出作為后一級(jí)計(jì)數(shù)器的計(jì)數(shù)輸入,各級(jí)計(jì)數(shù)器以串聯(lián)的形式連接,計(jì)數(shù)器的總延遲等于各級(jí)計(jì)數(shù)器的延遲的和,各級(jí)計(jì)數(shù)器的狀態(tài)的變化是不同步的。該類計(jì)數(shù)器僅適用于對(duì)計(jì)數(shù)速度和同步計(jì)數(shù)要求不高的應(yīng)用,其典型電路如7493芯片采用的電路。美國(guó)專利3,943,478和4,679,216公開了一種累進(jìn)門控所有前面各級(jí)的輸出信號(hào)使其傳播到后一級(jí)的輸入信號(hào)...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。