技術編號:7509873
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本實用新型涉及電路設計,尤其是針對SOC(System on a Chip)芯片的低功耗設計中時鐘切換的電路實現(xiàn)。背景技術集成電路中在2個時鐘間動態(tài)切換是常見的,通常是為了降低芯片功耗。這需要一個時鐘動態(tài)切換電路來實現(xiàn)。這個電路要實現(xiàn)的功能(如圖1所示),switch_0為高時,clk_out表現(xiàn)為clk_0;當switch_0為低時,clk_out表現(xiàn)為clk_1. 傳統(tǒng)方法一直接用2路選擇器(圖2)的實現(xiàn)方法最簡單,可是存在潛在的問題。潛在的問題之一...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
該類技術注重原理思路,無完整電路圖,適合研究學習。