技術編號:8445387
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。處理器通常依靠于不按順序地執(zhí)行加載和存儲指令以實現(xiàn)更高的性能。當對于存儲器中的地址的更晚的加載指令在對于存儲器中的相同地址的更早的存儲指令之前被執(zhí)行,并且存儲的數(shù)據(jù)沒有被正確地轉發(fā)到所述加載時,這被稱為寫后讀(RAW)危險,其中,加載指令使用了壞的加載數(shù)據(jù)。當RAW危險發(fā)生時,處理器通常需要通過執(zhí)行高昂代價的RAW重新同步意外處理(RRE,RAW Resynchronizat1n Except1n)來修復壞的加載數(shù)據(jù),在該處理中,比存儲指令更晚的所有進行中...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
請注意,此類技術沒有源代碼,用于學習研究技術思路。