技術編號:9565626
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。圖1A是一現(xiàn)有存儲器裝置10的區(qū)塊圖,而圖1B是存儲器裝置10中各信號的時序圖。在圖1A中,存儲器裝置10包括一字線WL、一第一位線BL、一第二位線BLB、一存儲單元11以及一位線平衡電路12,其中存儲器裝置10為一隨機存取存儲器,存儲單元11為一存儲器胞。存儲單元11耦接字線WL、第一位線BL和第二位線BLB。位線平衡電路12耦接第一位線BL和第二位線BLB。位線平衡電路12接收一平衡信號EQL,用以平衡第一位線BL和第二位線BLB上的電壓(如圖1B所示...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
該類技術無源代碼,用于學習原理,如您想要源代碼請勿下載。