本發(fā)明屬于液晶顯示控制技術(shù)領(lǐng)域,具體地說,尤其涉及一種液晶顯示面板及其驅(qū)動電路。
背景技術(shù):
輕薄化、低功耗等是目前市場中液晶顯示面板的發(fā)展趨勢?;趯Ω呦袼財?shù)目及低功耗等方面的更高需求,使得顯示面板內(nèi)的RC延遲越加嚴重,由此造成面板畫面顯示不均,影響顯示效果。
為了降低顯示面板的功耗,陣列基板行驅(qū)動GOA(Gate on array)多為交錯驅(qū)動。在面板的掃描最低電壓VGL與掃描最高電壓VGH壓差比較大以及有效顯示AA區(qū)RC比較大的情況下,會造成液晶顯示面板顯示不均。
技術(shù)實現(xiàn)要素:
為解決以上問題,本發(fā)明提供了一種液晶顯示面板及其驅(qū)動電路,用以降低因信號延遲導(dǎo)致的像素電極保持電壓差異。
根據(jù)本發(fā)明的一個方面,提供了一種液晶顯示面板驅(qū)動電路,包括:
掃描線,
其中,在每條掃描線上靠近驅(qū)動信號源一端設(shè)置有預(yù)定容值電容,用以降低因信號延遲而導(dǎo)致的像素電極保持電壓差異。
根據(jù)本發(fā)明的一個實施例,在每條掃描線上設(shè)置有預(yù)定數(shù)量所述預(yù)定容值電容,其中,所述預(yù)定數(shù)量小于每條掃描線驅(qū)動的像素數(shù)量。
根據(jù)本發(fā)明的一個實施例,在每條掃描線上設(shè)置有一個所述預(yù)定容值電容。
根據(jù)本發(fā)明的一個實施例,在每條掃描線驅(qū)動的第一級像素的前端設(shè)置有所述預(yù)定容值電容。
根據(jù)本發(fā)明的一個實施例,所述預(yù)定容值電容的容值設(shè)置為預(yù)定倍數(shù)的像素對應(yīng)等效電路的容值。
根據(jù)本發(fā)明的一個實施例,在每條掃描線上設(shè)置有多個所述預(yù)定容值電容。
根據(jù)本發(fā)明的一個實施例,在每條掃描線按照驅(qū)動順序驅(qū)動的靠近驅(qū)動信號源一端的預(yù)定數(shù)量像素中,在每級像素的靠近驅(qū)動信號源一端各設(shè)置有一所述預(yù)定容值電容。
根據(jù)本發(fā)明的一個實施例,預(yù)定數(shù)量的所述預(yù)定容值電容的容值設(shè)定為相等。
根據(jù)本發(fā)明的一個實施例,預(yù)定數(shù)量的所述預(yù)定容值電容的容值設(shè)定為不等,按照掃描線對同行像素的驅(qū)動順序,所述預(yù)定容值電容的容值設(shè)置為從靠近驅(qū)動信號源一端開始依次遞減。
根據(jù)本發(fā)明的另一個方面,還提供了一種采用以所述電路的液晶顯示面板。
本發(fā)明的有益效果:
本發(fā)明通過在每條掃描線的前端設(shè)置電容以增大掃描線前端RC值,可以降低因信號延遲導(dǎo)致的像素電極保持電壓差異。
本發(fā)明的其它特征和優(yōu)點將在隨后的說明書中闡述,并且,部分地從說明書中變得顯而易見,或者通過實施本發(fā)明而了解。本發(fā)明的目的和其他優(yōu)點可通過在說明書、權(quán)利要求書以及附圖中所特別指出的結(jié)構(gòu)來實現(xiàn)和獲得。
附圖說明
為了更清楚地說明本發(fā)明實施例中的技術(shù)方案,下面將對實施例描述中所需要的附圖做簡單的介紹:
圖1是現(xiàn)有技術(shù)中一種顯示面板常用交替驅(qū)動電路示意圖;
圖2是圖1所示面板不同位置像素驅(qū)動電壓及像素電壓變化示意圖;
圖3是現(xiàn)有面板中有效顯示區(qū)的像素等效電路示意圖;
圖4是根據(jù)本發(fā)明的一個實施例的電路結(jié)構(gòu)示意圖;
圖5是根據(jù)本發(fā)明的另一個實施例的電路結(jié)構(gòu)示意圖;
圖6是根據(jù)本發(fā)明的第三個實施例的電路結(jié)構(gòu)示意圖。
具體實施方式
以下將結(jié)合附圖及實施例來詳細說明本發(fā)明的實施方式,借此對本發(fā)明如何應(yīng)用技術(shù)手段來解決技術(shù)問題,并達成技術(shù)效果的實現(xiàn)過程能充分理解并據(jù)以實施。需要說明的是,只要不構(gòu)成沖突,本發(fā)明中的各個實施例以及各實施例中的各個特征可以相互結(jié)合,所形成的技術(shù)方案均在本發(fā)明的保護范圍之內(nèi)。
在液晶顯示面板中,信號隨著通過的電容電阻增加,會導(dǎo)致信號延遲效應(yīng)。在圖1所示的交錯驅(qū)動電路驅(qū)動示意圖中,其中的PixelA、PixelB、PixelC表示該驅(qū)動電路驅(qū)動的各像素。掃描信號在經(jīng)過多級像素之后,其延遲效應(yīng)相應(yīng)增大,如圖2中的不同位置像素PixelA、PixelB、PixelC對應(yīng)的掃描信號波形圖。由于掃描信號的延遲效應(yīng),引起像素電極經(jīng)過饋通之后的電壓不同。如圖2中不同位置像素PixelA、PixelB、PixelC對應(yīng)的像素電極電壓波形圖,其中,ΔVa大于ΔVb大于ΔVc,由此使得顯示面板在同行上呈現(xiàn)顯示差異。
具體的,將面板有效顯示AA區(qū)的解析度設(shè)定為X*Y,其中,X和Y表示像素單元的行數(shù)和列數(shù),行方向每個像素單元包括紅綠藍3個像素。每一個像素等效為一個RC電路,如圖3所示。這種情況下,掃描信號通過AA區(qū)總共經(jīng)過3Y個RC電路,其對應(yīng)的掃描延遲為Δs=3YAR*C,其中A為常數(shù)。不同級的像素因為掃描延遲的不同,導(dǎo)致最終像素保持的電位不同。
如將N級像素的饋通電壓表示為:
其中,B為常數(shù),Cgs表示柵源極電容,Cst表示存儲電容,Clc表示液晶電容,N表示驅(qū)動像素數(shù)目,R表示各像素等效電路電阻,C表示等效電路電容,VGH表示掃描信號高電平,VGL表示掃描信號低電平。
第一級像素與第N級像素由饋通引發(fā)的電壓差表示為:
其中,為常量,從式(2)可以看出,只有前后掃描延遲影響掃描電路前后端像素的饋通電壓差異。
基于以上分析,本發(fā)明提供了一種液晶顯示面板驅(qū)動電路,用以有效降低因信號延遲導(dǎo)致的像素電極保持電壓的差異。如圖4所示為根據(jù)本發(fā)明的一個實施例的驅(qū)動電路結(jié)構(gòu)示意圖,以下參考圖4來對本發(fā)明進行詳細說明。
本發(fā)明的液晶顯示面板驅(qū)動電路包括掃描線,其中,在每條掃描線上靠近驅(qū)動信號源一端(即In端)設(shè)置有預(yù)定容值電容,用以降低因信號延遲而導(dǎo)致的像素電極保持電壓差異。通過在掃描線前端(即靠近驅(qū)動信號源一端)設(shè)置預(yù)定容值電容,可以增加掃描線前端RC值,從而減小前端像素保持電壓和后端像素保持電壓的差異,進而改善掃描線信號延遲引起的顯示不均問題。
在本發(fā)明的一個實施例中,在每條掃描線上設(shè)置有預(yù)定數(shù)量的預(yù)定容值電容,其中,此處的預(yù)定數(shù)量小于每條掃描線驅(qū)動的像素數(shù)量,用以配合一行像素中的部分像素。在本發(fā)明的一個實施例中,在每條掃描線上設(shè)置有一個預(yù)定容值電容。通過該預(yù)定容值電容可以減少前端像素保持電壓和后端像素保持電壓的差異。
在本發(fā)明的一個實施例中,在每條掃描線驅(qū)動的第一級像素的前端設(shè)置有預(yù)定容值電容。具體的,如圖4所示,在該條掃描線驅(qū)動的第一級像素的前端設(shè)置一電容,如虛線內(nèi)所示。該電容的一端與第一像素對應(yīng)的等效RC電路并聯(lián),另一端與地線連接。
在本發(fā)明的一個實施例中,預(yù)定容值電容的容值設(shè)置為預(yù)定倍數(shù)的像素對應(yīng)等效電路的容值。例如將預(yù)定容值電容的容值設(shè)置為(M-1)C,如圖4所示,其中,C表示每條掃描線驅(qū)動的第一級像素對應(yīng)的等效電路的容值,M>1,并且M在取值范圍內(nèi)的取值越大越好。此處將預(yù)定容值電容的容值設(shè)置為(M-1)倍的電容值C,主要為了計算方便。在前端設(shè)置(M-1)C的電容時,使得第一級像素與第N級像素的饋通電壓差為通過在掃描線第一級像素前端設(shè)置電容,可以減少第一級像素和最后一級像素的保持電壓差異,同時也可以減小其他級像素與最后一級像素的保持電壓差異。
在本發(fā)明的一個實施例中,在每條掃描線上設(shè)置有多個預(yù)定容值電容。具體的,如圖5所示。通過設(shè)置多個預(yù)定容值電容,也可以減少各級像素與最后一級像素的保持電壓差異。
在本發(fā)明的一個實施例中,在每條掃描線按照驅(qū)動順序驅(qū)動的靠近驅(qū)動信號源一端的預(yù)定數(shù)量像素中,在每級像素的靠近驅(qū)動信號源一端各設(shè)置有一預(yù)定容值電容。如圖5所示,各級像素的前端均設(shè)置有一個預(yù)定容值電容,可以更好地減少各級像素與最后一級像素的保持電壓差異。
在本發(fā)明的一個實施例中,預(yù)定數(shù)量的預(yù)定容值電容的容值設(shè)定為相等。如圖5所示,將每個預(yù)定容值電容的容值設(shè)定為KC,其中,C表示每條掃描線驅(qū)動的各級像素對應(yīng)的等效電路的容值,K表取值系數(shù),K>1,并且K在取值范圍內(nèi)的取值越大越好。
在本發(fā)明的一個實施例中,預(yù)定數(shù)量的預(yù)定容值電容的容值設(shè)定為不等,按照掃描線對同行像素的驅(qū)動順序,預(yù)定容值電容的容值設(shè)置為從靠近驅(qū)動信號源一端開始依次遞減。具體的,如圖6所示,在每一行像素的前k個像素都增加電容,電容大小按遞減順序依次設(shè)置為kC、(k-1)C、(k-2)C、﹒﹒﹒﹒﹒﹒﹒﹒、2C、C。
根據(jù)本發(fā)明的另一個方面,還提供了一種采用以上所示驅(qū)動電路的液晶顯示面板。該液晶顯示面板能有效降低因信號延遲而導(dǎo)致的像素電極保持電壓的差異。
雖然本發(fā)明所公開的實施方式如上,但所述的內(nèi)容只是為了便于理解本發(fā)明而采用的實施方式,并非用以限定本發(fā)明。任何本發(fā)明所屬技術(shù)領(lǐng)域內(nèi)的技術(shù)人員,在不脫離本發(fā)明所公開的精神和范圍的前提下,可以在實施的形式上及細節(jié)上作任何的修改與變化,但本發(fā)明的專利保護范圍,仍須以所附的權(quán)利要求書所界定的范圍為準。