本發(fā)明涉及顯示技術(shù)領(lǐng)域,特別涉及一種移位寄存器單元、驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路及顯示裝置。
背景技術(shù):
顯示裝置在顯示圖像時(shí),需要利用移位寄存器(即柵極驅(qū)動(dòng)電路)對像素單元進(jìn)行掃描,移位寄存器包括多個(gè)移位寄存器單元,每個(gè)移位寄存器單元對應(yīng)一行像素單元,由多個(gè)移位寄存器單元實(shí)現(xiàn)對顯示面板中各行像素單元的逐行掃描驅(qū)動(dòng),以顯示圖像。
相關(guān)技術(shù)中有一種移位寄存器單元,該移位寄存器單元主要包括充電模塊、復(fù)位模塊、上拉模塊和降噪模塊。其中,充電模塊用于對上拉節(jié)點(diǎn)進(jìn)行充電,上拉模塊用于在上拉節(jié)點(diǎn)的控制下,將輸出端的電平上拉至高電平,復(fù)位模塊用于在復(fù)位信號的控制下,將上拉節(jié)點(diǎn)的電平拉低,降噪模塊用于對上拉節(jié)點(diǎn)和輸出端進(jìn)行降噪。
但是,當(dāng)移位寄存器中存在紊亂時(shí)序信號時(shí),可能造成各級移位寄存器單元依次誤開啟,當(dāng)最后一級移位寄存器單元驅(qū)動(dòng)顯示面板最后一行像素單元點(diǎn)亮后,由于沒有復(fù)位信號控制該最后一級移位寄存器單元進(jìn)行復(fù)位,使得顯示面板最后一行像素單元一直處于點(diǎn)亮狀態(tài),顯示面板容易出現(xiàn)末端白線不良。
技術(shù)實(shí)現(xiàn)要素:
為了解決相關(guān)技術(shù)中的移位寄存器誤開啟時(shí)容易造成顯示面板末端白線不良的問題,本發(fā)明提供了一種移位寄存器單元、驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路及顯示裝置。所述技術(shù)方案如下:
第一方面,提供了一種移位寄存器單元,所述移位寄存器單元包括:
充電模塊、復(fù)位模塊、上拉模塊、下拉模塊、降噪模塊和預(yù)復(fù)位模塊,
所述充電模塊分別與輸入信號端、第一電源信號端和上拉節(jié)點(diǎn)連接,用于在來自所述輸入信號端的輸入信號的控制下,對所述上拉節(jié)點(diǎn)進(jìn)行充電;
所述復(fù)位模塊分別與復(fù)位信號端、第二電源信號端和所述上拉節(jié)點(diǎn)連接,用于在來自所述復(fù)位信號端的復(fù)位信號的控制下,對所述上拉節(jié)點(diǎn)進(jìn)行復(fù)位;
所述上拉模塊分別與第一時(shí)鐘信號端、所述上拉節(jié)點(diǎn)和輸出端連接,用于在所述上拉節(jié)點(diǎn)的控制下,向所述輸出端輸出驅(qū)動(dòng)信號;
所述下拉模塊分別與所述上拉節(jié)點(diǎn)、下拉節(jié)點(diǎn)、第三電源信號端和第二時(shí)鐘信號端連接,用于在所述上拉節(jié)點(diǎn)和來自所述第二時(shí)鐘信號端的第二時(shí)鐘信號的控制下,控制所述下拉節(jié)點(diǎn)的電位;
所述降噪模塊分別與所述下拉節(jié)點(diǎn)、所述第三電源信號端、所述上拉節(jié)點(diǎn)和所述輸出端連接,用于在所述下拉節(jié)點(diǎn)的控制下,對所述上拉節(jié)點(diǎn)和所述輸出端進(jìn)行降噪;
所述預(yù)復(fù)位模塊分別與幀開啟信號端、所述第三電源信號端、所述上拉節(jié)點(diǎn)和所述輸出端連接,用于在來自所述幀開啟信號端的幀開啟信號的控制下,對所述上拉節(jié)點(diǎn)和所述輸出端進(jìn)行復(fù)位。
可選的,所述預(yù)復(fù)位模塊包括:第一晶體管和第二晶體管;
所述第一晶體管的柵極與所述幀開啟信號端連接,所述第一晶體管的第一極與所述第三電源信號端連接,所述第一晶體管的第二極與所述上拉節(jié)點(diǎn)連接;
所述第二晶體管的柵極與所述幀開啟信號端連接,所述第二晶體管的第一極與所述第三電源信號端連接,所述第二晶體管的第二極與所述輸出端連接。
可選的,所述預(yù)復(fù)位模塊包括:第三晶體管、第四晶體管和第五晶體管;
所述第三晶體管的柵極和第一極與所述幀開啟信號端連接,所述第三晶體管的第二極與所述下拉節(jié)點(diǎn)連接;
所述第四晶體管的柵極與所述下拉節(jié)點(diǎn)連接,所述第四晶體管的第一極與所述第三電源信號端連接,所述第四晶體管的第二極與所述輸出端連接;
所述第五晶體管的柵極與所述下拉節(jié)點(diǎn)連接,所述第五晶體管的第一極與所述第三電源信號端連接,所述第五晶體管的第二極與所述上拉節(jié)點(diǎn)連接。
可選的,所述下拉模塊,包括:第六晶體管、第七晶體管和第一電容器;
所述第六晶體管的柵極與所述上拉節(jié)點(diǎn)連接,所述第六晶體管的第一極與所述第三電源信號端連接,所述第六晶體管的第二極與所述下拉節(jié)點(diǎn)連接;
所述第七晶體管的柵極和第一極與所述第二時(shí)鐘信號端連接,所述第七晶體管的第二極與所述下拉節(jié)點(diǎn)連接;
所述第一電容器的一端與所述下拉節(jié)點(diǎn)連接,所述第一電容器的另一端與所述第三電源信號端連接。
可選的,在正向掃描時(shí),所述充電模塊,包括:第八晶體管;所述復(fù)位模塊,包括:第九晶體管;
所述第八晶體管的柵極與所述輸入信號端連接,所述第八晶體管的第一極與所述第一電源信號端連接,所述第八晶體管的第二極與所述上拉節(jié)點(diǎn)連接;
所述第九晶體管的柵極與所述復(fù)位信號端連接,所述第九晶體管的第一極與所述第二電源信號端連接,所述第九晶體管的第二極與所述上拉節(jié)點(diǎn)連接。
可選的,在反向掃描時(shí),所述充電模塊,包括:第九晶體管;所述復(fù)位模塊,包括:第八晶體管;
所述第九晶體管的柵極與所述輸入信號端連接,所述第九晶體管的第一極與所述第一電源信號端連接,所述第九晶體管的第二極與所述上拉節(jié)點(diǎn)連接;
所述第八晶體管的柵極與所述復(fù)位信號端連接,所述第八晶體管的第一極與所述第二電源信號端連接,所述第八晶體管的第二極與所述上拉節(jié)點(diǎn)連接。
可選的,所述上拉模塊,包括:第十晶體管和第二電容器;
所述降噪模塊,包括:第十一晶體管和第十二晶體管;
所述第十晶體管的柵極與所述上拉節(jié)點(diǎn)連接,所述第十晶體管的第一極與所述第一時(shí)鐘信號端連接,所述第十晶體管的第二極與所述輸出端連接;
所述第二電容器的一端與所述上拉節(jié)點(diǎn)連接,所述第二電容器的另一端與所述輸出端連接;
所述第十一晶體管的柵極與所述下拉節(jié)點(diǎn)連接,所述第十一晶體管的第一極與所述第三電源信號端連接,所述第十一晶體管的第二極與所述輸出端連接;
所述第十二晶體管的柵極與所述下拉節(jié)點(diǎn)連接,所述第十二晶體管的第一極與所述第三電源信號端連接,所述第十二晶體管的第二極與所述上拉節(jié)點(diǎn)連接。
可選的,所述降噪模塊包括:所述第四晶體管和所述第五晶體管。
可選的,所述晶體管均為N型晶體管。
第二方面,提供了一種移位寄存器單元的驅(qū)動(dòng)方法,所述移位寄存器單元包括:充電模塊、復(fù)位模塊、上拉模塊、下拉模塊、降噪模塊和預(yù)復(fù)位模塊,所述驅(qū)動(dòng)方法包括:
預(yù)復(fù)位階段,所述預(yù)復(fù)位模塊在幀開啟信號的控制下,將第三電源信號分別輸出至上拉節(jié)點(diǎn)和輸出端;
充電階段:所述充電模塊在輸入信號的控制下,將第一電源信號輸出至所述上拉節(jié)點(diǎn);
輸出階段:所述上拉節(jié)點(diǎn)保持所述第一電源信號的電位,所述上拉模塊在所述上拉節(jié)點(diǎn)的控制下,將第一時(shí)鐘信號輸出至所述輸出端;
復(fù)位階段:所述復(fù)位模塊在復(fù)位信號的控制下,將第二電源信號輸出至所述上拉節(jié)點(diǎn),所述下拉模塊在第二時(shí)鐘信號的控制下,將所述第二時(shí)鐘信號輸出至所述下拉節(jié)點(diǎn),所述下拉模塊在第二時(shí)鐘信號的控制下,將所述第二時(shí)鐘信號輸出至所述下拉節(jié)點(diǎn),所述降噪模塊在所述下拉節(jié)點(diǎn)的控制下,將所述第三電源信號分別輸出至所述上拉節(jié)點(diǎn)和所述輸出端;
降噪階段:所述下拉節(jié)點(diǎn)保持所述第二時(shí)鐘信號的電位,所述降噪模塊在所述下拉節(jié)點(diǎn)的控制下,將所述第三電源信號分別輸出至所述上拉節(jié)點(diǎn)和所述輸出端。
可選的,所述預(yù)復(fù)位模塊包括:第一晶體管和第二晶體管;
所述預(yù)復(fù)位階段中,所述幀開啟信號為第一電位,所述第一晶體管和所述第二晶體管開啟,第三電源信號端分別向所述上拉節(jié)點(diǎn)和所述輸出端輸出所述第三電源信號,所述第三電源信號的電位為第二電位。
可選的,所述預(yù)復(fù)位模塊包括:第三晶體管、第四晶體管和第五晶體管;
所述預(yù)復(fù)位階段中,所述幀開啟信號為第一電位,所述第三晶體管開啟,幀開啟信號端向所述下拉節(jié)點(diǎn)輸出所述幀開啟信號,所述第四晶體管和所述第五晶體管開啟,第三電源信號端分別向所述上拉節(jié)點(diǎn)和所述輸出端輸出所述第三電源信號,所述第三電源信號的電位為第二電位。
可選的,所述下拉模塊,包括:第六晶體管、第七晶體管和第一電容器;
所述充電階段和所述輸出階段中,所述上拉節(jié)點(diǎn)的電位為第一電位,所述第六晶體管開啟,第三電源信號端向所述下拉節(jié)點(diǎn)輸出所述第三電源信號,所述第三電源信號的電位為第二電位;
所述復(fù)位階段中,所述第二時(shí)鐘信號處于第一電位,所述第七晶體管開啟,所述第二時(shí)鐘信號端向所述下拉節(jié)點(diǎn)輸出所述第二時(shí)鐘信號,對所述第一電容器進(jìn)行充電;
所述降噪階段中,所述第一電容器使得所述下拉節(jié)點(diǎn)保持第一電位。
可選的,所述晶體管均為N型晶體管,所述第一電位相對于所述第二電位為高電位。
第三方面,提供了一種柵極驅(qū)動(dòng)電路,所述柵極驅(qū)動(dòng)電路包括至少兩個(gè)級聯(lián)的如第一方面所述的移位寄存器單元。
第四方面,提供了一種顯示裝置,所述顯示裝置包括第三方面所述的柵極驅(qū)動(dòng)電路。
本發(fā)明提供的技術(shù)方案帶來的有益效果是:
本發(fā)明提供了一種移位寄存器單元、驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路及顯示裝置,該移位寄存器單元中還包括預(yù)復(fù)位模塊,該預(yù)復(fù)位模塊與幀開啟信號端連接,因此移位寄存器每次啟動(dòng)對一幀圖像的掃描時(shí),每個(gè)移位寄存器單元中的預(yù)復(fù)位模塊都能夠在該幀開啟信號的控制下,對該移位寄存器單元的上拉節(jié)點(diǎn)和輸出端進(jìn)行復(fù)位,從而可以及時(shí)將誤開啟的移位寄存器單元關(guān)閉,避免最后一級移位寄存器單元誤開啟后造成顯示面板出現(xiàn)末端白線不良,有效改善了移位寄存器的輸出穩(wěn)定性。
附圖說明
為了更清楚地說明本發(fā)明實(shí)施例中的技術(shù)方案,下面將對實(shí)施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
圖1是本發(fā)明實(shí)施例提供的一種移位寄存器單元的結(jié)構(gòu)示意圖;
圖2是本發(fā)明實(shí)施例提供的另一種移位寄存器單元的結(jié)構(gòu)示意圖;
圖3是本發(fā)明實(shí)施例提供的又一種移位寄存器單元的結(jié)構(gòu)示意圖;
圖4是本發(fā)明實(shí)施例提供的再一種移位寄存器單元的結(jié)構(gòu)示意圖;
圖5是本發(fā)明實(shí)施例提供的再一種移位寄存器單元的結(jié)構(gòu)示意圖;
圖6是本發(fā)明實(shí)施例提供的一種移位寄存器單元的驅(qū)動(dòng)方法的流程圖;
圖7是本發(fā)明實(shí)施例提供的一種移位寄存器單元的驅(qū)動(dòng)過程的時(shí)序圖;
圖8是本發(fā)明實(shí)施例提供的一種柵極驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖。
具體實(shí)施方式
為使本發(fā)明的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合附圖對本發(fā)明實(shí)施方式作進(jìn)一步地詳細(xì)描述。
本發(fā)明所有實(shí)施例中采用的晶體管均可以為薄膜晶體管或場效應(yīng)管或其他特性相同的器件,根據(jù)在電路中的作用本發(fā)明的實(shí)施例所采用的晶體管主要為開關(guān)晶體管。由于這里采用的開關(guān)晶體管的源極、漏極是對稱的,所以其源極、漏極是可以互換的。在本發(fā)明實(shí)施例中,為區(qū)分晶體管除柵極之外的兩極,將其中源極稱為第一極,漏極稱為第二極,因此,晶體管的柵極也可以稱為第三極。按附圖中的形態(tài)規(guī)定晶體管的中間端為柵極、信號輸入端為源極、信號輸出端為漏極。本發(fā)明實(shí)施例所采用的開關(guān)晶體管可以均為N型開關(guān)晶體管,N型開關(guān)晶體管為在柵極為高電位時(shí)導(dǎo)通,在柵極為低電位時(shí)截止。此外,本發(fā)明各個(gè)實(shí)施例中的多個(gè)信號都對應(yīng)有第一電位和第二電位,第一電位和第二電位僅代表該信號的電位有2個(gè)狀態(tài)量,不代表全文中第一電位或第二電位具有特定的數(shù)值。
圖1是本發(fā)明實(shí)施例提供的一種移位寄存器單元的結(jié)構(gòu)示意圖,參考圖1,該移位寄存器單元可以包括:
充電模塊10、復(fù)位模塊20、上拉模塊30、下拉模塊40、降噪模塊50和預(yù)復(fù)位模塊60。
該充電模塊10分別與輸入信號端Input、第一電源信號端VDD和上拉節(jié)點(diǎn)PU連接,用于在來自該輸入信號端Input的輸入信號的控制下,對該上拉節(jié)點(diǎn)PU進(jìn)行充電。
該復(fù)位模塊20分別與復(fù)位信號端RST、第二電源信號端VSS和該上拉節(jié)點(diǎn)PU連接,用于在來自該復(fù)位信號端RST的復(fù)位信號的控制下,對該上拉節(jié)點(diǎn)PU進(jìn)行復(fù)位。
該上拉模塊30分別與第一時(shí)鐘信號端CLK、該上拉節(jié)點(diǎn)PU和輸出端OUT連接,用于在該上拉節(jié)點(diǎn)PU的控制下,向該輸出端OUT輸出驅(qū)動(dòng)信號。
該下拉模塊40分別與該上拉節(jié)點(diǎn)PU、下拉節(jié)點(diǎn)PD、第三電源信號端VGL和第二時(shí)鐘信號端CLKB連接,用于在該上拉節(jié)點(diǎn)PU和來自該第二時(shí)鐘信號端CLKB的第二時(shí)鐘信號的控制下,控制該下拉節(jié)點(diǎn)PD的電位。
該降噪模塊50分別與該下拉節(jié)點(diǎn)PD、該第三電源信號端VGL、該上拉節(jié)點(diǎn)PU和該輸出端OUT連接,用于在該下拉節(jié)點(diǎn)PD的控制下,對該上拉節(jié)點(diǎn)PU和該輸出端OUT進(jìn)行降噪。
該預(yù)復(fù)位模塊60分別與幀開啟信號端STV、該第三電源信號端VGL、該上拉節(jié)點(diǎn)PU和該輸出端OUT連接,用于在來自該幀開啟信號端STV的幀開啟信號的控制下,對該上拉節(jié)點(diǎn)PU和該輸出端OUT進(jìn)行復(fù)位。
需要說明的是,在本發(fā)明實(shí)施例中,該幀開啟信號端STV即為與柵極驅(qū)動(dòng)電路中第一級移位寄存器單元的輸入端Input相連的信號端。
綜上所述,本發(fā)明提供了一種移位寄存器單元,該移位寄存器單元中還包括預(yù)復(fù)位模塊,該預(yù)復(fù)位模塊與幀開啟信號端連接,因此移位寄存器每次啟動(dòng)對一幀圖像的掃描時(shí),每個(gè)移位寄存器單元中的預(yù)復(fù)位模塊都能夠在該幀開啟信號的控制下,對該移位寄存器單元的上拉節(jié)點(diǎn)和輸出端進(jìn)行復(fù)位,從而可以及時(shí)將誤開啟的移位寄存器單元關(guān)閉,避免最后一級移位寄存器單元誤開啟后造成顯示面板出現(xiàn)末端白線不良,從而改善了移位寄存器的輸出穩(wěn)定性,保證了顯示裝置的顯示效果。
作為本發(fā)明實(shí)施例一種可選的實(shí)現(xiàn)方式,參考圖2,該預(yù)復(fù)位模塊60具體可以包括:第一晶體管M1和第二晶體管M2。
其中,該第一晶體管M1的柵極與該幀開啟信號端STV連接,該第一晶體管M1的第一極與該第三電源信號端VGL連接,該第一晶體管M1的第二極與該上拉節(jié)點(diǎn)PU連接。
該第二晶體管M2的柵極與該幀開啟信號端STV連接,該第二晶體管M2的第一極與該第三電源信號端VGL連接,該第二晶體管M2的第二極與該輸出端OUT連接。
作為本發(fā)明實(shí)施例另一種可選的實(shí)現(xiàn)方式,參考圖3,該預(yù)復(fù)位模塊60具體可以包括:第三晶體管M3、第四晶體管M4和第五晶體管M5。
該第三晶體管M3的柵極和第一極與該幀開啟信號端STV連接,該第三晶體管M3的第二極與該下拉節(jié)點(diǎn)PD連接。
該第四晶體管M4的柵極與該下拉節(jié)點(diǎn)PD連接,該第四晶體管M4的第一極與該第三電源信號端VGL連接,該第四晶體管M4的第二極與該輸出端OUT連接。
該第五晶體管M5的柵極與該下拉節(jié)點(diǎn)PD連接,該第五晶體管M5的第一極與該第三電源信號端VGL連接,該第五晶體管M5的第二極與該上拉節(jié)點(diǎn)PU連接。
進(jìn)一步的,參考圖2和圖3,該下拉模塊40可以包括:第六晶體管M6、第七晶體管M7和第一電容器C1。
其中,該第六晶體管M6的柵極與該上拉節(jié)點(diǎn)PU連接,該第六晶體管M6的第一極與該第三電源信號端VGL連接,該第六晶體管M6的第二極與該下拉節(jié)點(diǎn)PD連接。
該第七晶體管M7的柵極和第一極與該第二時(shí)鐘信號端CLKB連接,該第七晶體管M7的第二極與該下拉節(jié)點(diǎn)PD連接。
該第一電容器C1的一端與該下拉節(jié)點(diǎn)PD連接,該第一電容器C1的另一端與該第三電源信號端VGL連接。
需要說明的是,本發(fā)明實(shí)施例提供的移位寄存器能夠?qū)︼@示裝置中的各行像素單元進(jìn)行正向掃描和反相掃描。一方面,在正向掃描時(shí),如圖2和圖3所示,該移位寄存器單元中的充電模塊10可以包括:第八晶體管M8;該復(fù)位模塊20可以包括:第九晶體管M9。
其中,該第八晶體管M8的柵極與該輸入信號端Input連接,該第八晶體管M8的第一極與該第一電源信號端VDD連接,該第八晶體管M8的第二極與該上拉節(jié)點(diǎn)PU連接。
該第九晶體管M9的柵極與該復(fù)位信號端RST連接,該第九晶體管M9的第一極與該第二電源信號端VSS連接,該第九晶體管M9的第二極與該上拉節(jié)點(diǎn)PU連接。
另一方面,在反向掃描時(shí),參考圖4和圖5,該充電模塊10可以包括:第九晶體管M9;該復(fù)位模塊20可以包括:第八晶體管M8。
其中,該第九晶體管M9的柵極與該輸入信號端Input連接,該第九晶體管M9的第一極與該第一電源信號端VDD連接,該第九晶體管M9的第二極與該上拉節(jié)點(diǎn)PU連接。
該第八晶體管M8的柵極與該復(fù)位信號端RST連接,該第八晶體管M8的第一極與該第二電源信號端VSS連接,該第八晶體管M8的第二極與該上拉節(jié)點(diǎn)PU連接。
可選的,參考圖2至圖5,該上拉模塊30可以包括:第十晶體管M10和第二電容器C2。
其中,該第十晶體管M10的柵極與該上拉節(jié)點(diǎn)PU連接,該第十晶體管M10的第一極與該第一時(shí)鐘信號端CLK連接,該第十晶體管M10的第二極與該輸出端OUT連接。
該第二電容器C2的一端與該上拉節(jié)點(diǎn)PU連接,該第二電容器C2的另一端與該輸出端OUT連接。
在本發(fā)明實(shí)施例一種可選的實(shí)現(xiàn)方式中,參考圖2和圖4,該降噪模塊50可以包括:第十一晶體管M11和第十二晶體管M12。
該第十一晶體管M11的柵極與該下拉節(jié)點(diǎn)PD連接,該第十一晶體管M11的第一極與該第三電源信號端VGL連接,該第十一晶體管M11的第二極與該輸出端OUT連接。
該第十二晶體管M12的柵極與該下拉節(jié)點(diǎn)PD連接,該第十二晶體管M12的第一極與該第三電源信號端VGL連接,該第十二晶體管M12的第二極與該上拉節(jié)點(diǎn)PU連接。
在本發(fā)明實(shí)施例另一種可選的實(shí)現(xiàn)方式中,參考圖3和圖5,該降噪模塊50也可以包括:第四晶體管M4和第五晶體管M5。也即是,該降噪模塊50與該預(yù)復(fù)位模塊60可以共用該第四晶體管M4和第五晶體管M5。
當(dāng)然,在圖3和圖5所示的移位寄存器單元中,該第四晶體管M4和第五晶體管M5也可以僅屬于該預(yù)復(fù)位模塊60,相應(yīng)的,該降噪模塊50中可以單獨(dú)設(shè)置兩個(gè)晶體管M11和M12,該兩個(gè)晶體管M11和M12的連接關(guān)系可以參考圖2和圖4,本發(fā)明實(shí)施例對此不再贅述。
綜上所述,本發(fā)明提供了一種移位寄存器單元,該移位寄存器單元中還包括預(yù)復(fù)位模塊,該預(yù)復(fù)位模塊與幀開啟信號端連接,因此移位寄存器每次啟動(dòng)對一幀圖像的掃描時(shí),每個(gè)移位寄存器單元中的預(yù)復(fù)位模塊都能夠在該幀開啟信號的控制下,對該移位寄存器單元的上拉節(jié)點(diǎn)和輸出端進(jìn)行復(fù)位,從而可以及時(shí)將誤開啟的移位寄存器單元關(guān)閉,避免最后一級移位寄存器單元誤開啟后造成顯示面板出現(xiàn)末端白線不良,從而改善了移位寄存器的輸出穩(wěn)定性,保證了顯示裝置的顯示效果。此外,本發(fā)明實(shí)施例提供的移位寄存器單元僅包括九個(gè)晶體管和兩個(gè)電容器(或者八個(gè)晶體管和兩個(gè)電容器),該移位寄存器單元使用的元件較少,占用空間較小,可有效減少顯示裝置的邊框,實(shí)現(xiàn)顯示裝置的窄邊框設(shè)計(jì)。
圖6是本發(fā)明實(shí)施例提供的一種移位寄存器單元的驅(qū)動(dòng)方法,該驅(qū)動(dòng)方法可以用于驅(qū)動(dòng)如圖1至5任一所述的移位寄存器單元,參考圖1,該移位寄存器單元可以包括:充電模塊10、復(fù)位模塊20、上拉模塊30、下拉模塊40、降噪模塊50和預(yù)復(fù)位模塊60,參考圖6,該驅(qū)動(dòng)方法可以包括:
步驟101、預(yù)復(fù)位階段,預(yù)復(fù)位模塊60在幀開啟信號的控制下,將第三電源信號分別輸出至上拉節(jié)點(diǎn)PU和輸出端OUT。
步驟102、充電階段:充電模塊10在輸入信號的控制下,將第一電源信號輸出至上拉節(jié)點(diǎn)PU。
步驟103、輸出階段:該上拉節(jié)點(diǎn)PU保持該第一電源信號的電位,該上拉模塊30在該上拉節(jié)點(diǎn)PU的控制下,將第一時(shí)鐘信號輸出至該輸出端OUT。
步驟104、復(fù)位階段:復(fù)位模塊20在復(fù)位信號的控制下,將第二電源信號輸出至該上拉節(jié)點(diǎn)PU,該下拉模塊40在第二時(shí)鐘信號的控制下,將該第二時(shí)鐘信號輸出至該下拉節(jié)點(diǎn)PD輸出,該降噪模塊50在該下拉節(jié)點(diǎn)PD的控制下,將該第三電源信號分別輸出至該上拉節(jié)點(diǎn)PU和該輸出端OUT。
步驟105、降噪階段:該下拉節(jié)點(diǎn)PD保持該第二時(shí)鐘信號的電位,該降噪模塊50在該下拉節(jié)點(diǎn)PD的控制下,將該第三電源信號分別輸出至該上拉節(jié)點(diǎn)PU和該輸出端OUT。
在本發(fā)明實(shí)施例中,該第一電源信號的電位可以為第一電位,該第二電源信號和第三電源信號的電位可以均為第二電位。
綜上所述,本發(fā)明提供了一種移位寄存器單元的驅(qū)動(dòng)方法,該驅(qū)動(dòng)方法在充電階段之前還包括預(yù)復(fù)位階段,在該預(yù)復(fù)位階段中,預(yù)復(fù)位模塊能夠?qū)γ總€(gè)移位寄存器單元中的上拉節(jié)點(diǎn)和輸出端進(jìn)行復(fù)位,從而能夠及時(shí)關(guān)閉誤開啟的移位寄存器單元,避免最后一級移位寄存器單元開啟后造成顯示面板出現(xiàn)末端白線不良,從而改善了移位寄存器的輸出穩(wěn)定性,保證了顯示裝置的顯示效果。
在本發(fā)明一種可選的實(shí)現(xiàn)方式中,參考圖2,該預(yù)復(fù)位模塊60可以包括:第一晶體管M1和第二晶體管M2。
圖7是本發(fā)明實(shí)施例提供的一種移位寄存器單元驅(qū)動(dòng)過程中的時(shí)序圖,參考圖7,在該預(yù)復(fù)位階段T1中,幀開啟信號端STV輸入的幀開啟信號為第一電位,使得第一晶體管M1和第二晶體管M2開啟,該第三電源信號端VGL分別向該上拉節(jié)點(diǎn)PU和該輸出端OUT輸出該第三電源信號,該第三電源信號的電位為第二電位,從而實(shí)現(xiàn)對該上拉節(jié)點(diǎn)PU和輸出端OUT的復(fù)位。
若在該預(yù)復(fù)位階段T1之前,幀開啟信號端STV輸入的幀開啟信號中存在紊亂的時(shí)序信號,導(dǎo)致各級移位寄存器單元誤開啟后,當(dāng)該幀開啟信號端STV輸入的幀開啟信號恢復(fù)正常,并輸入處于第一電位的幀開啟信號時(shí),能夠及時(shí)對各級移位寄存器單元中的上拉節(jié)點(diǎn)PU和輸出端OUT進(jìn)行復(fù)位,將誤開啟的移位寄存器單元及時(shí)關(guān)閉,從而有效避免了最后一級移位寄存器單元長時(shí)間開啟而導(dǎo)致的顯示面板末端大電流或者末端白線不良等問題。
在本發(fā)明另一種可選的實(shí)現(xiàn)方式中,參考圖3,該預(yù)復(fù)位模塊60可以包括:第三晶體管M3、第四晶體管M4和第五晶體管M5。
如圖7所示,在該預(yù)復(fù)位階段T1中,幀開啟信號端STV輸入的幀開啟信號為第一電位,該第三晶體管M3開啟,該幀開啟信號端STV向該下拉節(jié)點(diǎn)PD輸出該幀開啟信號,使得該下拉節(jié)點(diǎn)PD的電位被拉高,此時(shí)該第四晶體管M4和第五晶體管M5開啟,第三電源信號端VGL分別向該上拉節(jié)點(diǎn)PU和該輸出端OUT輸出該第三電源信號,由于該第三電源信號的電位為第二電位,因此也能實(shí)現(xiàn)對移位寄存器單元中上拉節(jié)點(diǎn)PU和輸出端OUT的復(fù)位。
以圖2所示的正向掃描的移位寄存器單元為例,對本發(fā)明實(shí)施例提供的移位寄存器單元的驅(qū)動(dòng)方法進(jìn)行詳細(xì)介紹。參考圖2,該下拉模塊40可以包括:第六晶體管M6、第七晶體管M7和第一電容器C1;該充電模塊10可以包括:第八晶體管M8;該復(fù)位模塊20可以包括:第九晶體管M9;該上拉模塊30可以包括:第十晶體管M10和第二電容器C2;該降噪模塊50可以包括:第十一晶體管M11和第十二晶體管M12。
參考圖7,在充電階段T2中,輸入信號端Input輸入的輸入信號為上一級移位寄存器單元的輸出信號:Output(N-1),參考圖7可知,充電階段T2中該上一級移位寄存器單元的輸出信號Output(N-1)為第一電位,輸入信號端Input輸入的輸入信號為第一電位,第八晶體管M8開啟,第一電源信號端VDD向上拉節(jié)點(diǎn)PU輸出處于第一電位的第一電源信號,使該上拉節(jié)點(diǎn)PU的電位被拉高,由此實(shí)現(xiàn)對該上拉節(jié)點(diǎn)PU的充電。
在該輸出階段T3中,輸入信號跳變?yōu)榈诙娢?,第八晶體管M8關(guān)斷。此時(shí)第一時(shí)鐘信號端CLK輸出的第一時(shí)鐘信號為第一電位,第二電容器C2使該上拉節(jié)點(diǎn)PU產(chǎn)生自舉效應(yīng)(英文:bootstrapping),該上拉節(jié)點(diǎn)PU的電位被進(jìn)一步拉高。此時(shí),第十晶體管M10開啟,第一時(shí)鐘信號端CLK向輸出端OUT輸出驅(qū)動(dòng)信號(即該第一時(shí)鐘信號)。
由于在上述充電階段T2和輸出階段T3中,上拉節(jié)點(diǎn)PU的電位為第一電位,使得該第六晶體管M6開啟,該第三電源信號端VGL通過該第六晶體管M6向該下拉節(jié)點(diǎn)PD輸出該第三電源信號,該第三電源信號的電位為第二電位。因此,在該兩個(gè)階段中,第十一晶體管M11和第十二晶體管M12均處于關(guān)斷狀態(tài),從而可以避免對輸出模塊向輸出端OUT輸出的信號造成干擾,保證了移位寄存器單元的輸出穩(wěn)定性。
進(jìn)一步的,在該復(fù)位階段T4中,復(fù)位信號端RST輸入的復(fù)位信號為下一級移位寄存器單元的輸出信號:Output(N+1),從圖7中可以看出,復(fù)位階段T4中該下一級移位寄存器單元的輸出信號Output(N+1)為第一電位,此時(shí)第九晶體管M9開啟,第二電源信號端VSS向該上拉節(jié)點(diǎn)PU輸出第二電源信號,該第二電源信號為第二電位,從而實(shí)現(xiàn)對該上拉節(jié)點(diǎn)PU的復(fù)位。
同時(shí),在該復(fù)位階段T4中,該第二時(shí)鐘信號端CLKB輸出的第二時(shí)鐘信號處于第一電位,該第七晶體管M7開啟,該第二時(shí)鐘信號端CLKB能夠向該下拉節(jié)點(diǎn)PD輸出該第二時(shí)鐘信號,對該第一電容器C1進(jìn)行充電。并且,由于該下拉節(jié)點(diǎn)PD為第一電位,第十一晶體管M11和第十二晶體管M12開啟,第三電源信號端VGL能夠分別向上拉節(jié)點(diǎn)PU和輸出端OUT輸出第三電源信號,從而實(shí)現(xiàn)對上拉節(jié)點(diǎn)PU和輸出端OUT的復(fù)位。
在該降噪階段T5中,由于第一電容器C1在復(fù)位階段T4中存儲(chǔ)了第一電位,使得該下拉節(jié)點(diǎn)PD能夠在該降噪階段T5繼續(xù)保持第一電位,此時(shí)該降噪模塊50中的第十一晶體管M11和第十二晶體管M12依舊保持開啟狀態(tài),能夠繼續(xù)對該上拉節(jié)點(diǎn)PU和輸出端OUT進(jìn)行降噪。
參考圖7,在該降噪階段T5之后,還可以包括第六階段T6,在該第六階段T6中,第二時(shí)鐘信號端CLKB輸出的第二時(shí)鐘信號為第一電位,第七晶體管M7開啟,第二時(shí)鐘信號端CLKB對第一電容器C1進(jìn)行充電,使該下拉節(jié)點(diǎn)PD保持第一電位,第十一晶體管M11和第十二晶體管M12保持開啟狀態(tài),繼續(xù)對該上拉節(jié)點(diǎn)PU和輸出端OUT進(jìn)行降噪。第六階段T6結(jié)束之后,在下一幀掃描開始之前,該移位寄存器單元可以一直重復(fù)降噪階段T5和第六階段T6,即不斷對上拉節(jié)點(diǎn)和輸出端進(jìn)行降噪,有效改善了由第一時(shí)鐘信號端CLK引起的耦合(英文:Coupling)噪音電壓的問題,提高了產(chǎn)品良率,也降低了移位寄存器的整體功耗。
在下一幀掃描開始時(shí),幀開啟信號端STV先觸發(fā)為第一電位,每個(gè)移位寄存器單元中的預(yù)復(fù)位模塊都能夠?qū)ι侠?jié)點(diǎn)PU和輸出端OUT進(jìn)行復(fù)位,若此時(shí)某個(gè)移位寄存器單元處于誤開啟狀態(tài),則通過該預(yù)復(fù)位階段,能夠及時(shí)將該誤開啟的移位寄存器單元關(guān)閉,保證輸出的穩(wěn)定性。
需要說明的是,在圖7中,Output(N)為上述各實(shí)施例中的移位寄存器單元的輸出端所輸出的信號,Output(N-1)為該移位寄存器單元的上一級移位寄存器單元的輸出端所輸出的信號,Output(N+1)為該移位寄存器單元的下一級移位寄存器單元的輸出端所輸出的信號。
還需要說明的是,本發(fā)明實(shí)施例提供的移位寄存器單元的驅(qū)動(dòng)方法,可以實(shí)現(xiàn)對移位寄存器單元的雙向掃描,其中在進(jìn)行反向掃描時(shí),移位寄存器單元的結(jié)構(gòu)可以不發(fā)生改變,只是輸入信號端、復(fù)位信號端、第一電源信號端和第二電源信號端的功能發(fā)生改變,使得充電模塊中的第八晶體管M8和復(fù)位模塊中的第九晶體管M9的功能發(fā)生對調(diào)。反向掃描的原理與正向掃描相同,其具體實(shí)現(xiàn)過程可以參考上述正向掃描的實(shí)現(xiàn)過程,本發(fā)明實(shí)施例對此不再贅述。
還需要說明的是,在上述各實(shí)施例中,均是以第一至第十二晶體管為N型晶體管,且第一電位為高電位,第二電位為低電位為例進(jìn)行的說明。當(dāng)然,該第一至第十二晶體管還可以采用P型晶體管,當(dāng)該第一至第十二晶體管采用P型晶體管時(shí),該第一電位為低電位,該第二電位為高電位,且各個(gè)信號端和節(jié)點(diǎn)的電位變化可以與圖7所示的電位變化相反(即二者的相位差為180度)。
綜上所述,本發(fā)明提供了一種移位寄存器單元的驅(qū)動(dòng)方法,該驅(qū)動(dòng)方法在充電階段之前還包括預(yù)復(fù)位階段,在該預(yù)復(fù)位階段中,預(yù)復(fù)位模塊能夠?qū)γ總€(gè)移位寄存器單元中的上拉節(jié)點(diǎn)和輸出端進(jìn)行復(fù)位,從而能夠及時(shí)關(guān)閉誤開啟的移位寄存器單元,避免最后一級移位寄存器單元開啟后造成顯示面板出現(xiàn)末端白線不良,從而改善了移位寄存器的輸出穩(wěn)定性,保證了顯示裝置的顯示效果。
圖8是本發(fā)明實(shí)施例提供一種柵極驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖,如圖8所示,該柵極驅(qū)動(dòng)電路可以包括至少兩個(gè)級聯(lián)的移位寄存器單元,其中每個(gè)移位寄存器單元可以為如圖1至圖5任一所示的移位寄存器單元。
另外,本發(fā)明實(shí)施例還提供一種顯示裝置,該顯示裝置可以包括如圖8所示的柵極驅(qū)動(dòng)電路。該顯示裝置可以為:液晶面板、電子紙、OLED面板、AMOLED面板、手機(jī)、平板電腦、電視機(jī)、顯示器、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。
以上所述僅為本發(fā)明的較佳實(shí)施例,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。