本發(fā)明涉及顯示技術(shù)領(lǐng)域,特別涉及一種像素電路、其驅(qū)動(dòng)方法、顯示面板及顯示裝置。
背景技術(shù):
有機(jī)發(fā)光二極管(organiclightemittingdiode,oled)是當(dāng)今平板顯示器研究領(lǐng)域的熱點(diǎn)之一,與液晶顯示器(liquidcrystaldisplay,lcd)相比,oled顯示器具有低能耗、自發(fā)光、寬視角及響應(yīng)速度快等優(yōu)點(diǎn)。目前,在手機(jī)、平板電腦、數(shù)碼相機(jī)等顯示領(lǐng)域,oled顯示器已經(jīng)開始取代傳統(tǒng)的lcd顯示器。與lcd利用穩(wěn)定的電壓控制亮度不同,oled屬于電流驅(qū)動(dòng),需要穩(wěn)定的電流來(lái)控制其發(fā)光。一般通過oled顯示器中像素驅(qū)動(dòng)電路的驅(qū)動(dòng)晶體管來(lái)驅(qū)動(dòng)oled發(fā)光。
然而,oled顯示器在顯示棋盤格畫面1分鐘后切換至128灰階畫面時(shí),在128灰階畫面中可以觀察到明顯的殘影(imageretention)現(xiàn)象。這是由于在顯示棋盤格畫面時(shí),驅(qū)動(dòng)oled發(fā)光的驅(qū)動(dòng)晶體管長(zhǎng)時(shí)間處于同一偏壓下,尤其是正偏壓下,導(dǎo)致驅(qū)動(dòng)晶體管的閾值電壓漂移以及遷移率變化逐漸加重并且不能及時(shí)恢復(fù)正常,這樣就導(dǎo)致了在128灰階畫面時(shí)流過每個(gè)oled的電流發(fā)生變化,造成顯示亮度不均,導(dǎo)致顯示異常,從而影響顯示器的穩(wěn)定性。
技術(shù)實(shí)現(xiàn)要素:
本發(fā)明實(shí)施例提供一種像素電路、其驅(qū)動(dòng)方法、顯示面板及顯示裝置,用以解決現(xiàn)有技術(shù)中由于驅(qū)動(dòng)晶體管長(zhǎng)時(shí)間處于同一偏壓下,造成驅(qū)動(dòng)晶體管特性漂移,導(dǎo)致顯示異常以及影響顯示的穩(wěn)定性的問題。
因此,本發(fā)明實(shí)施例提供了一種像素電路,包括:耦合控制模塊、驅(qū)動(dòng)模塊、補(bǔ)償模塊以及發(fā)光器件;
所述驅(qū)動(dòng)模塊包括:驅(qū)動(dòng)晶體管、第一晶體管以及第二晶體管;所述第一晶體管的控制極與發(fā)光控制信號(hào)端相連,所述第一晶體管的第一極與第一電源端相連,所述第一晶體管的第二極與所述驅(qū)動(dòng)晶體管的第一極相連;所述第二晶體管的控制極與所述發(fā)光控制信號(hào)端相連,所述第二晶體管的第一極與所述驅(qū)動(dòng)晶體管的第二極相連,所述第二晶體管的第二極與所述發(fā)光器件的第一端相連;所述發(fā)光器件的第二端與第二電源端相連;所述驅(qū)動(dòng)模塊用于驅(qū)動(dòng)所述發(fā)光器件發(fā)光;
所述耦合控制模塊分別與所述發(fā)光控制信號(hào)端以及所述驅(qū)動(dòng)晶體管的第一極相連,用于將所述發(fā)光控制信號(hào)端的信號(hào)耦合至所述驅(qū)動(dòng)晶體管的第一極;
所述補(bǔ)償模塊與所述驅(qū)動(dòng)晶體管相連,用于對(duì)所述驅(qū)動(dòng)晶體管與所述發(fā)光器件進(jìn)行初始化以及將數(shù)據(jù)信號(hào)端的信號(hào)與所述驅(qū)動(dòng)晶體管的閾值電壓寫入所述驅(qū)動(dòng)晶體管的控制極。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述耦合控制模塊包括耦合電容;
所述耦合電容的第一端與所述發(fā)光控制信號(hào)端相連,第二端與所述驅(qū)動(dòng)晶體管的第一極相連。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述補(bǔ)償模塊包括:初始化子模塊、數(shù)據(jù)寫入子模塊、存儲(chǔ)子模塊以及補(bǔ)償控制子模塊;其中,
所述初始化子模塊分別與第一掃描信號(hào)端、初始化信號(hào)端、所述驅(qū)動(dòng)晶體管的控制極以及所述發(fā)光器件的第一端相連,用于在所述第一掃描信號(hào)端的控制下分別對(duì)所述驅(qū)動(dòng)晶體管的控制極與所述發(fā)光器件的第一端進(jìn)行初始化;
所述數(shù)據(jù)寫入子模塊分別與第二掃描信號(hào)端、所述數(shù)據(jù)信號(hào)端以及所述驅(qū)動(dòng)晶體管的第一極相連,用于在所述第二掃描信號(hào)端的控制下將所述數(shù)據(jù)信號(hào)端的信號(hào)提供給所述驅(qū)動(dòng)晶體管的第一極;
所述補(bǔ)償控制子模塊分別與所述第二掃描信號(hào)端、所述驅(qū)動(dòng)晶體管的控制極以及所述驅(qū)動(dòng)晶體管的第二極相連,用于在所述第二掃描信號(hào)端的控制下導(dǎo)通所述驅(qū)動(dòng)晶體管的控制極與第二極;
所述存儲(chǔ)子模塊分別與所述第一電源端以及所述驅(qū)動(dòng)晶體管的控制極相連,用于在所述第一電源端與所述驅(qū)動(dòng)晶體管的控制極的信號(hào)的共同控制下進(jìn)行充電或放電,以及在所述驅(qū)動(dòng)晶體管的控制極處于浮接狀態(tài)時(shí)保持所述驅(qū)動(dòng)晶體管的控制極與所述第一電源端之間的電壓差穩(wěn)定。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述初始化子模塊包括:第三晶體管與第四晶體管;
所述第三晶體管的控制極與所述第一掃描信號(hào)端相連,第一極與所述初始化信號(hào)端相連,第二極與所述驅(qū)動(dòng)晶體管的控制極相連;
所述第四晶體管的控制極與所述第一掃描信號(hào)端相連,第一極與所述初始化信號(hào)端相連,第二極與所述發(fā)光器件的第一端相連。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述數(shù)據(jù)寫入子模塊包括:第五晶體管;
所述第五晶體管的控制極與所述第二掃描信號(hào)端相連,所述第五晶體管的第一極與所述數(shù)據(jù)信號(hào)端相連,所述第五晶體管的第二極與所述驅(qū)動(dòng)晶體管的第一極相連。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述補(bǔ)償控制子模塊包括:第六晶體管:
所述第六晶體管的控制極與所述第二掃描信號(hào)端相連,所述第六晶體管的第一極與所述驅(qū)動(dòng)晶體管的第二極相連,所述第六晶體管的第二極與所述驅(qū)動(dòng)晶體管的控制極相連。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述存儲(chǔ)模塊包括:存儲(chǔ)電容;
所述存儲(chǔ)電容的第一端與所述第一電源端相連,第二端與所述驅(qū)動(dòng)晶體管的控制極相連。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所有晶體管均為p型晶體管。
相應(yīng)地,本發(fā)明實(shí)施例還提供了一種顯示面板,包括本發(fā)明實(shí)施例提供的上述任一種像素電路。
相應(yīng)地,本發(fā)明實(shí)施例還提供了一種顯示裝置,包括本發(fā)明實(shí)施例提供的上述顯示面板。
相應(yīng)地,本發(fā)明實(shí)施例還提供了一種采用本發(fā)明實(shí)施例提供的上述任一種像素電路的驅(qū)動(dòng)方法,包括:
初始化階段,所述補(bǔ)償模塊對(duì)所述驅(qū)動(dòng)晶體管與所述發(fā)光器件進(jìn)行初始化;
數(shù)據(jù)寫入階段,所述補(bǔ)償模塊將數(shù)據(jù)信號(hào)端的信號(hào)與所述驅(qū)動(dòng)晶體管的閾值電壓寫入所述驅(qū)動(dòng)晶體管的控制極;
第一發(fā)光階段,所述驅(qū)動(dòng)模塊中的所述第一晶體管、所述第二晶體管以及所述驅(qū)動(dòng)晶體管導(dǎo)通,驅(qū)動(dòng)所述發(fā)光器件發(fā)光;
耦合階段,所述耦合控制模塊將所述發(fā)光控制信號(hào)端的信號(hào)耦合到所述驅(qū)動(dòng)晶體管的第一極。
相應(yīng)地,在本發(fā)明實(shí)施例提供的上述驅(qū)動(dòng)方法中,在所述耦合控制模塊包括耦合電容時(shí),所述耦合階段具體包括:所述耦合電容將所述發(fā)光控制信號(hào)端的高電位的信號(hào)耦合至所述驅(qū)動(dòng)晶體管的第一極,以提高所述驅(qū)動(dòng)晶體管的第一極的電壓。
相應(yīng)地,在本發(fā)明實(shí)施例提供的上述驅(qū)動(dòng)方法中,所述初始化階段具體包括:所述初始化子模塊在所述第一掃描信號(hào)端的控制下分別對(duì)所述驅(qū)動(dòng)晶體管的控制極與所述發(fā)光器件的第一端進(jìn)行初始化,以對(duì)所述存儲(chǔ)子模塊進(jìn)行放電;
所述數(shù)據(jù)寫入階段具體包括:所述數(shù)據(jù)寫入子模塊在所述第二掃描信號(hào)端的控制下將所述數(shù)據(jù)信號(hào)端的信號(hào)提供給所述驅(qū)動(dòng)晶體管的第一極;所述補(bǔ)償控制子模塊在所述第二掃描信號(hào)端的控制下導(dǎo)通所述驅(qū)動(dòng)晶體管的控制極與第二極,使所述驅(qū)動(dòng)晶體管導(dǎo)通對(duì)所述存儲(chǔ)子模塊充電;
所述第一發(fā)光階段還包括:所述存儲(chǔ)子模塊保持所述驅(qū)動(dòng)晶體管的控制極與所述第一電源端之間的電壓差穩(wěn)定;
在所述耦合階段還包括:所述存儲(chǔ)子模塊保持所述驅(qū)動(dòng)晶體管的控制極與所述第一電源端之間的電壓差穩(wěn)定。
相應(yīng)地,在本發(fā)明實(shí)施例提供的上述驅(qū)動(dòng)方法中,在所述耦合階段之后,還包括:第二發(fā)光階段;
在所述第二發(fā)光階段,所述驅(qū)動(dòng)模塊中的所述第一晶體管、所述第二晶體管以及所述驅(qū)動(dòng)晶體管導(dǎo)通,驅(qū)動(dòng)所述發(fā)光器件發(fā)光。
相應(yīng)地,在本發(fā)明實(shí)施例提供的上述驅(qū)動(dòng)方法中,所述第二發(fā)光階段還包括:所述存儲(chǔ)子模塊保持所述驅(qū)動(dòng)晶體管的控制極與所述第一電源端之間的電壓差穩(wěn)定。
本發(fā)明有益效果如下:
本發(fā)明實(shí)施例提供的像素電路、其驅(qū)動(dòng)方法、顯示面板及顯示裝置,包括:耦合控制模塊、驅(qū)動(dòng)模塊、補(bǔ)償模塊以及發(fā)光器件;其中,該驅(qū)動(dòng)模塊用于驅(qū)動(dòng)發(fā)光器件發(fā)光且包括:驅(qū)動(dòng)晶體管、第一晶體管以及第二晶體管;第一晶體管的控制極與發(fā)光控制信號(hào)端相連,第一晶體管的第一極與第一電源端相連,第一晶體管的第二極與驅(qū)動(dòng)晶體管的第一極相連;第二晶體管的控制極與發(fā)光控制信號(hào)端相連,第二晶體管的第一極與驅(qū)動(dòng)晶體管的第二極相連,第二晶體管的第二極與發(fā)光器件的第一端相連;發(fā)光器件的第二端與第二電源端相連;耦合控制模塊用于將發(fā)光控制信號(hào)端的信號(hào)耦合至驅(qū)動(dòng)晶體管的第一極;補(bǔ)償模塊用于對(duì)驅(qū)動(dòng)晶體管與發(fā)光器件進(jìn)行初始化以及將數(shù)據(jù)信號(hào)端的信號(hào)與驅(qū)動(dòng)晶體管的閾值電壓寫入驅(qū)動(dòng)晶體管的控制極??梢则?qū)動(dòng)發(fā)光器件發(fā)光,并且正是由于耦合控制模塊在耦合階段可以將發(fā)光控制信號(hào)端的信號(hào)耦合至驅(qū)動(dòng)晶體管的第一極,以使驅(qū)動(dòng)晶體管第一極的電壓提高,可以避免驅(qū)動(dòng)晶體管長(zhǎng)期處于正向偏壓下,給了驅(qū)動(dòng)晶體管特性恢復(fù)的時(shí)間,從而使驅(qū)動(dòng)晶體管的閾值電壓漂移及遷移率變化較快恢復(fù)正常,進(jìn)而避免顯示異常,提高顯示的穩(wěn)定性。
附圖說明
圖1為本發(fā)明實(shí)施例提供的像素電路的結(jié)構(gòu)示意圖;
圖2為本發(fā)明實(shí)施例提供的像素電路的具體結(jié)構(gòu)示意圖;
圖3為本發(fā)明實(shí)施例提供的像素電路的具體組成結(jié)構(gòu)示意圖;
圖4為圖3所示的像素電路的時(shí)序圖;
圖5a為本發(fā)明實(shí)施例提供的像素電路的第一掃描信號(hào)端的信號(hào)的仿真模擬示意圖;
圖5b為本發(fā)明實(shí)施例提供的像素電路的第二掃描信號(hào)端的信號(hào)的仿真模擬示意圖;
圖5c為本發(fā)明實(shí)施例提供的像素電路的發(fā)光控制信號(hào)端的信號(hào)的仿真模擬示意圖;
圖5d為本發(fā)明實(shí)施例提供的像素電路的驅(qū)動(dòng)晶體管的第一極的電壓的仿真模擬示意圖;
圖6為本發(fā)明實(shí)施例提供的驅(qū)動(dòng)方法的流程圖;
圖7為本發(fā)明實(shí)施例提供的顯示面板的結(jié)構(gòu)示意圖。
具體實(shí)施方式
為了使本發(fā)明的目的,技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面結(jié)合附圖,對(duì)本發(fā)明實(shí)施例提供的像素電路、其驅(qū)動(dòng)方法、顯示面板及顯示裝置的具體實(shí)施方式進(jìn)行詳細(xì)地說明。應(yīng)當(dāng)理解,下面所描述的優(yōu)選實(shí)施例僅用于說明和解釋本發(fā)明,并不用于限定本發(fā)明。并且在不沖突的情況下,本申請(qǐng)中的實(shí)施例及實(shí)施例中的特征可以相互組合。
本發(fā)明實(shí)施例提供了一種像素電路,如圖1所示,包括:耦合控制模塊10、驅(qū)動(dòng)模塊20、補(bǔ)償模塊30以及發(fā)光器件l;驅(qū)動(dòng)模塊20用于驅(qū)動(dòng)發(fā)光器件l發(fā)光;驅(qū)動(dòng)模塊20具體可以包括:驅(qū)動(dòng)晶體管m0、第一晶體管m1以及第二晶體管m2;第一晶體管m1的控制極與發(fā)光控制信號(hào)端emit相連,第一晶體管m1的第一極與第一電源端pvdd相連,第一晶體管m1的第二極與驅(qū)動(dòng)晶體管m0的第一極相連;第二晶體管m2的控制極與發(fā)光控制信號(hào)端emit相連,第二晶體管m2的第一極與驅(qū)動(dòng)晶體管m0的第二極相連,第二晶體管m2的第二極與發(fā)光器件l的第一端相連;發(fā)光器件l的第二端與第二電源端pvee相連;
耦合控制模塊10分別與發(fā)光控制信號(hào)端emit以及驅(qū)動(dòng)晶體管m0的第一極相連,用于將發(fā)光控制信號(hào)端emit的信號(hào)耦合至驅(qū)動(dòng)晶體管m0的第一極;
補(bǔ)償模塊30與驅(qū)動(dòng)晶體管m0相連,用于對(duì)驅(qū)動(dòng)晶體管m0與發(fā)光器件l進(jìn)行初始化以及將數(shù)據(jù)信號(hào)端的信號(hào)與驅(qū)動(dòng)晶體管m0的閾值電壓寫入驅(qū)動(dòng)晶體管m0的控制極。
本發(fā)明實(shí)施例提供的上述像素電路,包括:耦合控制模塊、驅(qū)動(dòng)模塊、補(bǔ)償模塊以及發(fā)光器件;其中,該驅(qū)動(dòng)模塊用于驅(qū)動(dòng)發(fā)光器件發(fā)光且包括:驅(qū)動(dòng)晶體管、第一晶體管以及第二晶體管;第一晶體管的控制極與發(fā)光控制信號(hào)端相連,第一晶體管的第一極與第一電源端相連,第一晶體管的第二極與驅(qū)動(dòng)晶體管的第一極相連;第二晶體管的控制極與發(fā)光控制信號(hào)端相連,第二晶體管的第一極與驅(qū)動(dòng)晶體管的第二極相連,第二晶體管的第二極與發(fā)光器件的第一端相連;發(fā)光器件的第二端與第二電源端相連;耦合控制模塊用于將發(fā)光控制信號(hào)端的信號(hào)耦合至驅(qū)動(dòng)晶體管的第一極;補(bǔ)償模塊用于對(duì)驅(qū)動(dòng)晶體管與發(fā)光器件進(jìn)行初始化以及將數(shù)據(jù)信號(hào)端的信號(hào)與驅(qū)動(dòng)晶體管的閾值電壓寫入驅(qū)動(dòng)晶體管的控制極。因此,本發(fā)明實(shí)施例通過上述各模塊和晶體管的相互配合,可以驅(qū)動(dòng)發(fā)光器件發(fā)光,并且正是由于耦合控制模塊在耦合階段可以將發(fā)光控制信號(hào)端的信號(hào)耦合至驅(qū)動(dòng)晶體管的第一極,以使驅(qū)動(dòng)晶體管第一極的電壓提高,可以避免驅(qū)動(dòng)晶體管長(zhǎng)期處于正向偏壓下,給了驅(qū)動(dòng)晶體管特性恢復(fù)的時(shí)間,從而使驅(qū)動(dòng)晶體管的閾值電壓漂移及遷移率變化較快恢復(fù)正常,進(jìn)而避免顯示異常,提高顯示穩(wěn)定性。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,發(fā)光器件的第一端為正極,第二端為負(fù)極。并且,發(fā)光器件一般為有機(jī)電致發(fā)光二極管,其在驅(qū)動(dòng)晶體管處于飽和狀態(tài)時(shí)的電流的作用下實(shí)現(xiàn)發(fā)光。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖1所示,驅(qū)動(dòng)晶體管m0可以為p型晶體管;其中,該p型晶體管的柵極為驅(qū)動(dòng)晶體管m0的控制極,源極為驅(qū)動(dòng)晶體管m0的第一極,漏極為驅(qū)動(dòng)晶體管m0的第二極。并且,在驅(qū)動(dòng)晶體管m0為p型晶體管時(shí),驅(qū)動(dòng)晶體管m0在其源極與其柵極之間的電壓差vsg與其閾值電壓vth之間的關(guān)系滿足公式:-vsg<vth時(shí)導(dǎo)通。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖1所示,第一晶體管m1與第二晶體管m2為p型晶體管。并且第一晶體管m1在發(fā)光控制信號(hào)端emit的信號(hào)的控制下處于導(dǎo)通狀態(tài)時(shí),將第一電源端pvdd的信號(hào)提供給驅(qū)動(dòng)晶體管m0的第一極。第二晶體管m2在發(fā)光控制信號(hào)端emit的信號(hào)的控制下處于導(dǎo)通狀態(tài)時(shí),將驅(qū)動(dòng)晶體管m0的第二極與發(fā)光器件l導(dǎo)通,使驅(qū)動(dòng)晶體管m0輸出的工作電流提供給發(fā)光器件l,以驅(qū)動(dòng)發(fā)光器件l發(fā)光。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖2所示,補(bǔ)償模塊具體可以包括:初始化子模塊31、數(shù)據(jù)寫入子模塊32、存儲(chǔ)子模塊33以及補(bǔ)償控制子模塊34;其中,
初始化子模塊31分別與第一掃描信號(hào)端scan1、初始化信號(hào)端vinit、驅(qū)動(dòng)晶體管m0的控制極以及發(fā)光器件l的第一端相連,用于在第一掃描信號(hào)端scan1的控制下分別對(duì)驅(qū)動(dòng)晶體管m0的控制極與發(fā)光器件l的第一端進(jìn)行初始化;
數(shù)據(jù)寫入子模塊32分別與第二掃描信號(hào)端scan2、數(shù)據(jù)信號(hào)端data以及驅(qū)動(dòng)晶體管m0的第一極相連,用于在第二掃描信號(hào)端scan2的控制下將數(shù)據(jù)信號(hào)端data的信號(hào)提供給驅(qū)動(dòng)晶體管m0的第一極;
補(bǔ)償控制子模塊34分別與第二掃描信號(hào)端scan2、驅(qū)動(dòng)晶體管m0的控制極以及驅(qū)動(dòng)晶體管m0的第二極相連,用于在第二掃描信號(hào)端scan2的控制下導(dǎo)通驅(qū)動(dòng)晶體管m0的控制極與第二極;
存儲(chǔ)子模塊33分別與第一電源端pvdd以及驅(qū)動(dòng)晶體管m0的控制極相連,用于在第一電源端pvdd與驅(qū)動(dòng)晶體管m0的控制極的信號(hào)的共同控制下進(jìn)行充電或放電,以及在驅(qū)動(dòng)晶體管m0的控制極處于浮接狀態(tài)時(shí)保持驅(qū)動(dòng)晶體管m0的控制極與第一電源端pvdd之間的電壓差穩(wěn)定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,第一電源端的電壓vdd一般為正值,第二電源端的電壓vee一般接地或?yàn)樨?fù)值,初始信號(hào)端的電壓vinit一般為負(fù)值。在實(shí)際應(yīng)用中,上述具體數(shù)值需要根據(jù)實(shí)際應(yīng)用情況來(lái)設(shè)計(jì)確定,在此不作限定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,耦合控制模塊還可以用于在發(fā)光信號(hào)端的信號(hào)與驅(qū)動(dòng)晶體管的第一端的信號(hào)的共同控制下充電。
下面結(jié)合具體實(shí)施例,對(duì)本發(fā)明進(jìn)行詳細(xì)說明。需要說明的是,本實(shí)施例僅是為了更好的解釋本發(fā)明,但不限制本發(fā)明。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖3所示,耦合控制模塊10具體可以包括:耦合電容c1;
耦合電容c1的第一端與發(fā)光控制信號(hào)端emit相連,第二端與驅(qū)動(dòng)晶體管m0的第一極相連。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,耦合電容由于自身的耦合作用,在第一端的電壓變化而其第二端浮接時(shí),為了保持其兩端的電壓差穩(wěn)定,可以將第一端變化的電壓差耦合到第二端。從而在發(fā)光控制信號(hào)端的信號(hào)的電壓變化而其第二端浮接時(shí),耦合電容可以將發(fā)光控制信號(hào)端的信號(hào)變化的電壓差耦合到其第二端,即耦合到驅(qū)動(dòng)晶體管的第一極。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖3所示,初始化子模塊31具體可以包括:第三晶體管m3與第四晶體管m4;
第三晶體管m3的控制極與第一掃描信號(hào)端scan1相連,第一極與初始化信號(hào)端vinit相連,第二極與驅(qū)動(dòng)晶體管m0的控制極相連;
第四晶體管m4的控制極與第一掃描信號(hào)端scan1相連,第一極與初始化信號(hào)端vinit相連,第二極與發(fā)光器件l的第一端相連。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖3所示,第三晶體管m3與第四晶體管m4可以為p型晶體管?;蛘撸谌w管與第四晶體管也可以為n型晶體管,在此不作限定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,第三晶體管在第一掃描信號(hào)端的信號(hào)的控制下處于導(dǎo)通狀態(tài)時(shí),可以將初始化信號(hào)端的信號(hào)提供給驅(qū)動(dòng)晶體管的控制極,以對(duì)驅(qū)動(dòng)晶體管進(jìn)行初始化。第四晶體管在第一掃描信號(hào)端的控制下處于導(dǎo)通狀態(tài)時(shí),可以將初始化信號(hào)端的信號(hào)提供給發(fā)光器件的第一端,以對(duì)發(fā)光器件進(jìn)行初始化。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖3所示,數(shù)據(jù)寫入子模塊32具體可以包括:第五晶體管m5;
第五晶體管m5的控制極與第二掃描信號(hào)端scan2相連,第五晶體管m5的第一極與數(shù)據(jù)信號(hào)端data相連,第五晶體管m5的第二極與驅(qū)動(dòng)晶體管m0的第一極相連。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖3所示,第五晶體管m5可以為p型晶體管?;蛘撸谖寰w管也可以為n型晶體管,在此不作限定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,第五晶體管在第二掃描信號(hào)端的信號(hào)的控制下處于導(dǎo)通狀態(tài)時(shí),可以將數(shù)據(jù)信號(hào)端的信號(hào)提供給驅(qū)動(dòng)晶體管的第一級(jí),以將數(shù)據(jù)信號(hào)端的信號(hào)寫入驅(qū)動(dòng)晶體管。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖3所示,補(bǔ)償控制子模塊34具體可以包括:第六晶體管m6:
第六晶體管m6的控制極與第二掃描信號(hào)端scan2相連,第六晶體管m6的第一極與驅(qū)動(dòng)晶體管m0的第二極相連,第六晶體管m6的第二極與驅(qū)動(dòng)晶體管m0的控制極相連。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖3所示,第六晶體管m6可以為p型晶體管?;蛘撸诹w管也可以為n型晶體管,在此不作限定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,第六晶體管在第二掃描信號(hào)端的信號(hào)的控制下處于導(dǎo)通狀態(tài)時(shí),可以將驅(qū)動(dòng)晶體管的控制極與驅(qū)動(dòng)晶體管的第二極導(dǎo)通,以將數(shù)據(jù)信號(hào)端的信號(hào)的電壓以及驅(qū)動(dòng)晶體管的閾值電壓寫入驅(qū)動(dòng)晶體管的控制極。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖3所示,存儲(chǔ)模塊33具體可以包括:存儲(chǔ)電容c2;
存儲(chǔ)電容c2的第一端與第一電源端pvdd相連,第二端與驅(qū)動(dòng)晶體管m0的控制極相連。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,存儲(chǔ)電容可以在第一電源端的信號(hào)和驅(qū)動(dòng)晶體管的控制極的信號(hào)的共同控制下進(jìn)行充電;并在第一電源端的信號(hào)和驅(qū)動(dòng)晶體管的控制極的信號(hào)的共同控制下進(jìn)行放電;以及在驅(qū)動(dòng)晶體管的控制極處于浮接狀態(tài)時(shí),保持第一電源端和驅(qū)動(dòng)晶體管的控制極之間的電壓差穩(wěn)定,以將驅(qū)動(dòng)晶體管的閾值電壓和數(shù)據(jù)信號(hào)端的信號(hào)的電壓存儲(chǔ)于驅(qū)動(dòng)晶體管的控制極上。
以上僅是舉例說明本發(fā)明實(shí)施例提供的像素電路中各模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),上述各模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不作限定。
進(jìn)一步地,為了簡(jiǎn)化像素電路的制作工藝流程,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖3所示,可以使所有晶體管均為p型開關(guān)晶體管。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,p型晶體管在高電位作用下截止,在低電位作用下導(dǎo)通;n型晶體管在高電位作用下導(dǎo)通,在低電位作用下截止。
需要說明的是,在本發(fā)明實(shí)施例提供的上述像素電路中,上述各晶體管可以是薄膜晶體管(tft,thinfilmtransistor),也可以是金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)管(mos,metaloxidescmiconductor),在此不作限定。在具體實(shí)施時(shí),這些晶體管的控制極為其柵極,并根據(jù)晶體管的類型以及輸入的信號(hào)的不同,可以將第一極作為晶體管的源極或漏極,以及將第二極作為晶體管的漏極或源極。
下面以圖3所示的像素電路為例,結(jié)合電路時(shí)序圖對(duì)本發(fā)明實(shí)施例提供的上述像素電路的工作過程作以描述。下述描述中以1表示高電位,0表示低電位。需要說明的是,1和0是邏輯電位,其僅是為了更好的解釋本發(fā)明實(shí)施例的具體工作過程,而不是在具體實(shí)施時(shí)施加在各晶體管的控制極上的電位。
如圖3所示,所有晶體管均為p型晶體管;對(duì)應(yīng)的電路時(shí)序圖如圖4所示。具體地,選取如圖4所示的電路時(shí)序圖中的初始化階段t1、數(shù)據(jù)寫入階段t2、第一發(fā)光階段t3以及耦合階段t4四個(gè)階段。
在初始化階段t1,scan1=0、scan2=1,emit=1,因此第三晶體管m3與第四晶體管m4導(dǎo)通,而第一晶體管m1、第二晶體管m2、第五晶體管m5以及第六晶體管m6均截止。導(dǎo)通的第三晶體管m3將初始化信號(hào)端vinit的信號(hào)提供給驅(qū)動(dòng)晶體管m0的控制極與存儲(chǔ)電容c2,以對(duì)驅(qū)動(dòng)晶體管m0的控制極與存儲(chǔ)電容c2進(jìn)行初始化。導(dǎo)通的第四晶體管m4將初始化信號(hào)端vinit的信號(hào)提供給發(fā)光器件l的第一端,以對(duì)發(fā)光器件l進(jìn)行初始化。此時(shí)驅(qū)動(dòng)晶體管m0處于導(dǎo)通狀態(tài),以為下一階段寫入數(shù)據(jù)信號(hào)端data的信號(hào)做預(yù)備工作,但是由于第二晶體管m2截止,因此發(fā)光器件l不發(fā)光。
在數(shù)據(jù)寫入階段t2,scan1=1、scan2=0,emit=1,因此第五晶體管m5與第六晶體管m6導(dǎo)通,而第一晶體管m1、第二晶體管m2、第三晶體管m3以及第四晶體管m4均截止。導(dǎo)通的第五晶體管m5將數(shù)據(jù)信號(hào)端data的信號(hào)提供給驅(qū)動(dòng)晶體管m0的第一極,因此驅(qū)動(dòng)晶體管m0的第一極與耦合電容c1第二端的電壓為數(shù)據(jù)信號(hào)端data的信號(hào)的電壓vdata。導(dǎo)通的第六晶體管m6使驅(qū)動(dòng)晶體管m0的控制極與驅(qū)動(dòng)晶體管m0的第二極導(dǎo)通,控制驅(qū)動(dòng)晶體管m0處于二極管連接狀態(tài),從而使數(shù)據(jù)信號(hào)端data的信號(hào)通過處于二極管連接狀態(tài)的驅(qū)動(dòng)晶體管m0對(duì)存儲(chǔ)電容c2充電,直至驅(qū)動(dòng)晶體管m0的控制極的電壓變?yōu)椋簐data-|vth|為止,其中vth代表驅(qū)動(dòng)晶體管m0的閾值電壓。
在第一發(fā)光階段t3,scan1=1、scan2=1,emit=0,因此第一晶體管m1和第二晶體管m2導(dǎo)通,而第三晶體管m3、第四晶體管m4、第五晶體管m5以及第六晶體管m6均截止。導(dǎo)通的第一晶體管m1將第一電源端pvdd的信號(hào)的電壓vdd提供給驅(qū)動(dòng)晶體管m0的第一極,因此驅(qū)動(dòng)晶體管m0的第一極與耦合電容c1第二端的電壓為vdd,因此,耦合電容c1兩端的電壓差為vdd-v(0)emit,v(0)emit代表發(fā)光控制信號(hào)端emit低電位的信號(hào)的電壓。導(dǎo)通的第二晶體管m2將驅(qū)動(dòng)晶體管m0的第二極與發(fā)光器件l導(dǎo)通。驅(qū)動(dòng)晶體管m0在其控制極的電壓與其第一極的電壓的共同控制下處于飽和狀態(tài),根據(jù)飽和狀態(tài)電流特性可知,流過驅(qū)動(dòng)晶體管m0且用于驅(qū)動(dòng)發(fā)光器件l發(fā)光的工作電流il滿足公式:il=k(vsg-|vth|)2=k(vdd-vdata+|vth|-|vth|)2=k(vdd-vdata)2;其中,vsg為驅(qū)動(dòng)晶體管m0的源柵電壓,且vsg=vdd-vdata+|vth|;k為結(jié)構(gòu)參數(shù),相同結(jié)構(gòu)中此數(shù)值相對(duì)穩(wěn)定,可以算作常量。因此發(fā)光器件l在工作電流il的驅(qū)動(dòng)下開始發(fā)光。
在耦合階段t4,scan1=1、scan2=1,emit=1,因此第一晶體管m1、第二晶體管m2、第三晶體管m3、第四晶體管m4、第五晶體管m5以及第六晶體管m6均截止,因此發(fā)光器件l不發(fā)光。因此,驅(qū)動(dòng)晶體管m0的第一極處于浮接狀態(tài),由于發(fā)光控制信號(hào)端emit的信號(hào)的電壓由低電位變?yōu)楦唠娢?,因此耦合電容c1的第一端的電壓變化為v(0)emit+δv,其中δv代表發(fā)光控制信號(hào)端emit的信號(hào)由低電位變?yōu)楦唠娢粫r(shí),耦合電容c耦合到其另一端的電壓差。由于耦合電容c1的耦合作用,為了保持耦合電容c1兩端的電壓差仍為vdd-v(0)emit,驅(qū)動(dòng)晶體管m0的第一極的電壓被拉高為vdd+δv,使得驅(qū)動(dòng)晶體管m0的源柵電壓vsg=(vdd+δv)-vdata+|vth|。因此,通過耦合電容c1的耦合作用使驅(qū)動(dòng)晶體管m0的第一極的電壓拉高,可以改善驅(qū)動(dòng)晶體管m0的vsg的大小,從而可以改善驅(qū)動(dòng)晶體管m0的特性,使驅(qū)動(dòng)晶體管m0的閾值電壓漂移以及遷移率變化可以較快恢復(fù)正常。
另外,在耦合階段t4之后還可以包括:第二發(fā)光階段t5。在第二發(fā)光階段t5,scan1=1、scan2=1,emit=0,因此第一晶體管m1和第二晶體管m2導(dǎo)通,而第三晶體管m3、第四晶體管m4、第五晶體管m5以及第六晶體管m6均截止。導(dǎo)通的第一晶體管m1將第一電源端pvdd的信號(hào)的電壓vdd提供給驅(qū)動(dòng)晶體管m0的第一極,因此驅(qū)動(dòng)晶體管m0的第一極與耦合電容c1第二端的電壓變?yōu)関dd。并且發(fā)光控制信號(hào)端emit的信號(hào)由高電位變?yōu)榈碗娢?,因此耦合電容c1對(duì)驅(qū)動(dòng)晶體管m0的第一極的電壓無(wú)耦合作用。導(dǎo)通的第二晶體管m2將驅(qū)動(dòng)晶體管m0的第二極與發(fā)光器件l導(dǎo)通。驅(qū)動(dòng)晶體管m0在其控制極的電壓與其第一極的電壓的共同控制下處于飽和狀態(tài),根據(jù)飽和狀態(tài)電流特性可知,流過驅(qū)動(dòng)晶體管m0且用于驅(qū)動(dòng)發(fā)光器件l發(fā)光的工作電流il滿足公式:il=k(vsg-|vth|)2=k(vdd-vdata+|vth|-|vth|)2=k(vdd-vdata)2;其中,vsg為驅(qū)動(dòng)晶體管m0的源柵電壓,且vsg=vdd-vdata+|vth|;k為結(jié)構(gòu)參數(shù),相同結(jié)構(gòu)中此數(shù)值相對(duì)穩(wěn)定,可以算作常量。因此發(fā)光器件l在工作電流il的驅(qū)動(dòng)下重新開始發(fā)光,直至下一幀開始。
需要說明的是,δv的具體取值需要根據(jù)實(shí)際應(yīng)用環(huán)境來(lái)設(shè)計(jì)確定,在此不作限定。一般耦合電容的電容值越大其耦合能力越強(qiáng),則δv越大。
在實(shí)際應(yīng)用中,在像素顯示最黑畫面時(shí),輸入該像素的數(shù)據(jù)信號(hào)端的信號(hào)的電壓vdata一般為5.5v,而第一電源端的信號(hào)的電壓vdd一般為4.6v,因此使得驅(qū)動(dòng)晶體管處于正向偏壓下,此時(shí)在第一發(fā)光階段與第二發(fā)光階段中驅(qū)動(dòng)晶體管可以處于截止?fàn)顟B(tài)或者也可以處于輸出非常小的電流的狀態(tài),以使像素顯示最黑畫面。由于驅(qū)動(dòng)晶體管處于正向偏壓下,其特性不易恢復(fù),本發(fā)明實(shí)施例提供的上述像素電路,在耦合階段,通過耦合電容的作用,使驅(qū)動(dòng)晶體管的第一極的電壓提高,可以避免驅(qū)動(dòng)晶體管長(zhǎng)期處于正向偏壓下,給了驅(qū)動(dòng)晶體管特性的恢復(fù)的時(shí)間,進(jìn)而可以使驅(qū)動(dòng)晶體管的閾值電壓漂移以及遷移率變化較快恢復(fù)正常。
另外,需要說明的是,在驅(qū)動(dòng)晶體管處于負(fù)向偏壓一定時(shí)長(zhǎng)時(shí),由于制備工藝、材料等因素,其特性偏移程度非常小,在誤差允許范圍內(nèi)該特性漂移可以忽略不計(jì),因此在誤差允許范圍內(nèi),耦合階段中耦合電容的作用對(duì)處于負(fù)向偏壓的驅(qū)動(dòng)晶體管的特性基本無(wú)不良影響。
以圖3所示的像素電路的結(jié)構(gòu)為例,采用圖5a至圖5c所示的各信號(hào)的仿真模擬時(shí)序圖對(duì)驅(qū)動(dòng)晶體管m0的第一極的電壓進(jìn)行仿真模擬。圖5a為第一掃描信號(hào)端scan1的信號(hào)的仿真模擬圖,圖5b為第二掃描信號(hào)端scan2的信號(hào)的仿真模擬圖,圖5c為發(fā)光控制信號(hào)端emit的信號(hào)的仿真模擬圖,圖5d為驅(qū)動(dòng)晶體管m0的第一極的電壓的仿真模擬圖。在圖5a至圖5d中,縱坐標(biāo)代表電壓,橫坐標(biāo)代表時(shí)間。圖5c中虛線方框中的部分與圖5d中虛線方框中的部分相對(duì)應(yīng),可以看出在發(fā)光控制信號(hào)端emit的信號(hào)由低電位變?yōu)楦唠娢粫r(shí),驅(qū)動(dòng)晶體管m0的第一極的電壓被抬高,因此本發(fā)明實(shí)施例提供的上述像素電路可以避免驅(qū)動(dòng)晶體管長(zhǎng)時(shí)間處于正向偏壓下,給了驅(qū)動(dòng)晶體管特性的恢復(fù)的時(shí)間,進(jìn)而可以使驅(qū)動(dòng)晶體管的閾值電壓漂移以及遷移率變化可以較快恢復(fù)正常。
基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種采用本發(fā)明實(shí)施例提供的上述任一種像素電路的驅(qū)動(dòng)方法,如圖6所示,包括:
s601、初始化階段,補(bǔ)償模塊對(duì)驅(qū)動(dòng)晶體管與發(fā)光器件進(jìn)行初始化;
s602、數(shù)據(jù)寫入階段,補(bǔ)償模塊將數(shù)據(jù)信號(hào)端的信號(hào)與驅(qū)動(dòng)晶體管的閾值電壓寫入驅(qū)動(dòng)晶體管的控制極;
s603、第一發(fā)光階段,驅(qū)動(dòng)模塊中的第一晶體管、第二晶體管以及驅(qū)動(dòng)晶體管導(dǎo)通,驅(qū)動(dòng)發(fā)光器件發(fā)光;
s604、耦合階段,耦合控制模塊將發(fā)光控制信號(hào)端的信號(hào)耦合到驅(qū)動(dòng)晶體管的第一極。
本發(fā)明實(shí)施例提供的上述驅(qū)動(dòng)方法,可以改善驅(qū)動(dòng)晶體管的特性,使驅(qū)動(dòng)晶體管的閾值電壓漂移以及遷移率變化較快恢復(fù)正常,避免顯示異常,提高顯示的穩(wěn)定性。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述驅(qū)動(dòng)方法中,在耦合控制模塊包括耦合電容時(shí),耦合階段具體可以包括:耦合電容將發(fā)光控制信號(hào)端的高電位的信號(hào)耦合至驅(qū)動(dòng)晶體管的第一極,以提高驅(qū)動(dòng)晶體管的第一極的電壓。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述驅(qū)動(dòng)方法中,在耦合階段之后,還可以包括:第二發(fā)光階段;在第二發(fā)光階段,驅(qū)動(dòng)模塊中的第一晶體管、第二晶體管以及驅(qū)動(dòng)晶體管導(dǎo)通,驅(qū)動(dòng)發(fā)光器件發(fā)光。
在具體實(shí)施時(shí),分別在數(shù)據(jù)寫入階段與第一發(fā)光階段以及第二發(fā)光階段,還可以包括耦合控制模塊在發(fā)光信號(hào)端的信號(hào)與驅(qū)動(dòng)晶體管的第一端的信號(hào)的共同控制下充電。
在具體實(shí)施時(shí),在補(bǔ)償模塊具體包括:初始化子模塊、數(shù)據(jù)寫入子模塊、存儲(chǔ)子模塊以及補(bǔ)償控制子模塊時(shí),在本發(fā)明實(shí)施例提供的上述驅(qū)動(dòng)方法中,初始化階段具體可以包括:初始化子模塊在第一掃描信號(hào)端的控制下分別對(duì)驅(qū)動(dòng)晶體管的控制極與發(fā)光器件的第一端進(jìn)行初始化,以對(duì)存儲(chǔ)子模塊進(jìn)行放電。數(shù)據(jù)寫入階段具體可以包括:數(shù)據(jù)寫入子模塊在第二掃描信號(hào)端的控制下將數(shù)據(jù)信號(hào)端的信號(hào)提供給驅(qū)動(dòng)晶體管的第一極;補(bǔ)償控制子模塊在第二掃描信號(hào)端的控制下導(dǎo)通驅(qū)動(dòng)晶體管的控制極與第二極,使驅(qū)動(dòng)晶體管導(dǎo)通對(duì)存儲(chǔ)子模塊充電。
在具體實(shí)施時(shí),在補(bǔ)償模塊具體包括:初始化子模塊、數(shù)據(jù)寫入子模塊、存儲(chǔ)子模塊以及補(bǔ)償控制子模塊時(shí),在本發(fā)明實(shí)施例提供的上述驅(qū)動(dòng)方法中,第一發(fā)光階段還可以包括:存儲(chǔ)子模塊保持驅(qū)動(dòng)晶體管的控制極與第一電源端之間的電壓差穩(wěn)定;
在耦合階段還可以包括:存儲(chǔ)子模塊保持驅(qū)動(dòng)晶體管的控制極與第一電源端之間的電壓差穩(wěn)定。
在具體實(shí)施時(shí),在補(bǔ)償模塊具體包括:初始化子模塊、數(shù)據(jù)寫入子模塊、存儲(chǔ)子模塊以及補(bǔ)償控制子模塊時(shí),在本發(fā)明實(shí)施例提供的上述驅(qū)動(dòng)方法中,第二發(fā)光階段還可以包括:存儲(chǔ)子模塊保持驅(qū)動(dòng)晶體管的控制極與第一電源端之間的電壓差穩(wěn)定。
基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種顯示面板,如圖7所示,包括本發(fā)明實(shí)施例提供的上述任一種像素電路。該顯示面板解決問題的原理與前述像素電路相似,因此該顯示面板的實(shí)施可以參見前述像素電路的實(shí)施,重復(fù)之處在此不再贅述。并且對(duì)于該顯示面板的其它必不可少的組成部分均為本領(lǐng)域的普通技術(shù)人員應(yīng)該理解具有的,在此不做贅述,也不應(yīng)作為對(duì)本發(fā)明的限制。
在具體實(shí)施時(shí),本發(fā)明實(shí)施例提供的上述顯示面板為有機(jī)發(fā)光顯示面板。在實(shí)際生產(chǎn)制備時(shí),一般在襯底基板上進(jìn)行布局(layout)以形成本發(fā)明實(shí)施例提供的上述顯示面板,像素電路中的耦合電容可以在layout空間允許的情況下以任何方式設(shè)置在版圖中,并且設(shè)置的耦合電容的電容值越大越好。
基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種顯示裝置,包括本發(fā)明實(shí)施例提供的上述顯示面板。該顯示裝置可以為:手機(jī)、平板電腦、電視機(jī)、顯示器、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。對(duì)于該顯示裝置的其它必不可少的組成部分均為本領(lǐng)域的普通技術(shù)人員應(yīng)該理解具有的,在此不做贅述,也不應(yīng)作為對(duì)本發(fā)明的限制。該顯示裝置的實(shí)施可以參見上述像素電路的實(shí)施例,重復(fù)之處不再贅述。
本發(fā)明實(shí)施例提供的像素電路、其驅(qū)動(dòng)方法、顯示面板及顯示裝置,包括:耦合控制模塊、驅(qū)動(dòng)模塊、補(bǔ)償模塊以及發(fā)光器件;其中,該驅(qū)動(dòng)模塊用于驅(qū)動(dòng)發(fā)光器件發(fā)光且包括:驅(qū)動(dòng)晶體管、第一晶體管以及第二晶體管;第一晶體管的控制極與發(fā)光控制信號(hào)端相連,第一晶體管的第一極與第一電源端相連,第一晶體管的第二極與驅(qū)動(dòng)晶體管的第一極相連;第二晶體管的控制極與發(fā)光控制信號(hào)端相連,第二晶體管的第一極與驅(qū)動(dòng)晶體管的第二極相連,第二晶體管的第二極與發(fā)光器件的第一端相連;發(fā)光器件的第二端與第二電源端相連;耦合控制模塊用于將發(fā)光控制信號(hào)端的信號(hào)耦合至驅(qū)動(dòng)晶體管的第一極;補(bǔ)償模塊用于對(duì)驅(qū)動(dòng)晶體管與發(fā)光器件進(jìn)行初始化以及將數(shù)據(jù)信號(hào)端的信號(hào)與驅(qū)動(dòng)晶體管的閾值電壓寫入驅(qū)動(dòng)晶體管的控制極。因此,本發(fā)明實(shí)施例通過上述各模塊和晶體管的相互配合,可以驅(qū)動(dòng)發(fā)光器件發(fā)光,并且正是由于耦合控制模塊在耦合階段可以將發(fā)光控制信號(hào)端的信號(hào)耦合至驅(qū)動(dòng)晶體管的第一極,以使驅(qū)動(dòng)晶體管第一極的電壓提高,可以避免驅(qū)動(dòng)晶體管長(zhǎng)期處于正向偏壓下,給了驅(qū)動(dòng)晶體管特性恢復(fù)的時(shí)間,從而使驅(qū)動(dòng)晶體管的閾值電壓漂移及遷移率變化較快恢復(fù)正常,進(jìn)而避免顯示異常,提高顯示穩(wěn)定性。
顯然,本領(lǐng)域的技術(shù)人員可以對(duì)本發(fā)明進(jìn)行各種改動(dòng)和變型而不脫離本發(fā)明的精神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本發(fā)明也意圖包含這些改動(dòng)和變型在內(nèi)。