国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      驅(qū)動單元及其驅(qū)動方法、柵極驅(qū)動電路、顯示裝置與流程

      文檔序號:39617186發(fā)布日期:2024-10-11 13:30閱讀:47來源:國知局
      驅(qū)動單元及其驅(qū)動方法、柵極驅(qū)動電路、顯示裝置與流程

      本公開涉及顯示,特別是涉及一種驅(qū)動單元及其驅(qū)動方法、柵極驅(qū)動電路、顯示裝置。


      背景技術(shù):

      1、在一些顯示產(chǎn)品中需要發(fā)光器件進行發(fā)光,發(fā)光器件所需的發(fā)光電流由驅(qū)動晶體管來提供,為了產(chǎn)品發(fā)光的均勻性,需要增加器件特征的一致性,通常采用通過陣列基板行驅(qū)動(gate?driver?on?array,goa)電路進行外部補償?shù)姆绞皆黾悠骷囊恢滦浴?/p>

      技術(shù)實現(xiàn)思路

      1、本公開提供了一種驅(qū)動單元,包括:第一輸入電路、第一下拉電路、第一輸出控制電路、第二輸出控制電路以及輸出電路;

      2、其中,所述第一輸入電路,與第一信號端、第一電壓端以及第一節(jié)點耦接,用于根據(jù)所述第一信號端的第一信號,將所述第一電壓端的第一電壓寫入所述第一節(jié)點;

      3、所述第一下拉電路,與所述第一信號端、所述第一節(jié)點以及下拉選通信號端耦接,用于根據(jù)所述下拉選通信號端的下拉選通信號,將所述第一信號寫入所述第一節(jié)點;

      4、所述第一輸出控制電路,與第二信號端、第三信號端、第二節(jié)點以及輸出選通信號端耦接,用于根據(jù)所述第二信號端的第二信號以及所述輸出選通信號端的輸出選通信號,將所述第三信號端的第三信號寫入所述第二節(jié)點;

      5、所述第二輸出控制電路,與所述第一節(jié)點、所述第二節(jié)點以及第三節(jié)點耦接,用于根據(jù)所述第一節(jié)點的電位,將所述第二節(jié)點的信號寫入所述第三節(jié)點;

      6、所述輸出電路,與所述第三節(jié)點、第四信號端以及輸出端耦接,用于根據(jù)所述第三節(jié)點的電位,在所述輸出端輸出所述第四信號端的第四信號。

      7、在一些實施方式中,所述第一下拉電路包括:下拉選通子電路以及第一開關(guān)子電路;

      8、所述下拉選通子電路,與所述下拉選通信號端、第五信號端以及中間節(jié)點耦接,用于根據(jù)所述下拉選通信號,將所述第五信號端的第五信號寫入所述中間節(jié)點;

      9、所述第一開關(guān)子電路,與所述中間節(jié)點、所述第一信號端以及所述第一節(jié)點耦接,用于根據(jù)所述中間節(jié)點的電位,將所述第一信號寫入所述第一節(jié)點。

      10、在一些實施方式中,所述下拉選通子電路包括:

      11、一個或者相互并聯(lián)的多個第一選通晶體管,所述第一選通晶體管的控制極與所述下拉選通信號端耦接,多個所述第一選通晶體管的控制極分別耦接不同的下拉選通信號端,各所述第一選通晶體管的第一極均與所述第五信號端耦接,各所述第一選通晶體管的第二極均與所述中間節(jié)點耦接。

      12、在一些實施方式中,所述第一下拉電路包括:

      13、一個或者相互串聯(lián)的多個第二選通晶體管,各所述第二選通晶體管的控制極耦接同一個下拉選通信號端,一個所述第二選通晶體管的第一極與所述第一信號端耦接,一個所述第二選通晶體管的第二極與所述第一節(jié)點耦接。

      14、在一些實施方式中,所述第一輸出控制電路包括:一個或相互串聯(lián)的多個第三選通晶體管,以及第一晶體管;

      15、所述第三選通晶體管的控制極與所述輸出選通信號端耦接,多個所述第三選通晶體管的控制極分別耦接不同的輸出選通信號端,一個所述第三選通晶體管的第一極與所述第三信號端耦接,一個所述第三選通晶體管的第二極與所述第一晶體管耦接;

      16、所述第一晶體管,控制極與所述第二信號端耦接,第一極與所述第三選通晶體管耦接,第二極與所述第二節(jié)點耦接。

      17、在一些實施方式中,所述第三信號端與所述第一電壓端耦接相同的信號輸入端;或者

      18、所述第三信號端用于提供輸入選通信號,所述輸入選通信號與所述輸出選通信號的時序相同。

      19、在一些實施方式中,所述第一輸入電路包括:

      20、第二晶體管,控制極與所述第一信號端耦接,第一極與所述第一電壓端耦接,第二極與所述第一節(jié)點耦接。

      21、在一些實施方式中,所述第二輸出控制電路包括:

      22、第三晶體管,控制極與所述第一節(jié)點耦接,第一極與所述第二節(jié)點耦接,第二極與所述第三節(jié)點耦接。

      23、在一些實施方式中,所述輸出電路包括:

      24、第四晶體管,控制極與所述第三節(jié)點耦接,第一極與所述第四信號端耦接,第二極與所述輸出端耦接。

      25、在一些實施方式中,所述驅(qū)動單元還包括:

      26、復(fù)位電路,與所述第一信號端、所述中間節(jié)點以及第二電壓端耦接,用于根據(jù)所述第一信號,將所述第二電壓端的第二電壓寫入所述中間節(jié)點。

      27、在一些實施方式中,所述復(fù)位電路包括:

      28、第五晶體管,控制極與所述第一信號端耦接,第一極與所述第二電壓端耦接,第二極與所述中間節(jié)點耦接。

      29、在一些實施方式中,所述第一開關(guān)子電路包括:

      30、相互串聯(lián)的兩個第六晶體管,兩個第六晶體管的控制極均耦接至所述中間節(jié)點,其中一個第六晶體管的第一極與所述第一信號端耦接,第二極與第一串聯(lián)點耦接,另一個第六晶體管的第一極與所述第一串聯(lián)點耦接,第二極與所述第一節(jié)點耦接;

      31、所述驅(qū)動單元還包括:

      32、第一防漏電電路,與所述第一節(jié)點、所述第一串聯(lián)點以及所述第一電壓端耦接,用于根據(jù)所述第一節(jié)點的電位,將所述第一電壓寫入所述第一串聯(lián)點。

      33、在一些實施方式中,所述第一下拉電路包括:

      34、相互串聯(lián)的兩個第二選通晶體管,兩個第二選通晶體管的控制極耦接至同一個下拉選通信號端,其中一個第二選通晶體管的第一極與所述第一信號端耦接,第二極與第二串聯(lián)點耦接,另一個第二選通晶體管的第一極與所述第二串聯(lián)點耦接,第二極與所述第一節(jié)點耦接;

      35、所述驅(qū)動單元還包括:

      36、第二防漏電電路,與所述第一節(jié)點、所述第二串聯(lián)點以及所述第一電壓端耦接,用于根據(jù)所述第一節(jié)點的電位,將所述第一電壓寫入所述第二串聯(lián)點。

      37、在一些實施方式中,所述驅(qū)動單元還包括:

      38、第二輸入電路,與所述第一信號端、所述第一電壓端以及第四節(jié)點耦接,用于根據(jù)所述第一信號,將所述第一電壓寫入所述第四節(jié)點;以及

      39、第二下拉電路,與所述第四節(jié)點、所述第二節(jié)點以及所述第二信號端耦接,用于根據(jù)所述第四節(jié)點的電位,將所述第二信號寫入所述第二節(jié)點。

      40、在一些實施方式中,所述的驅(qū)動單元還包括:

      41、第一降噪電路,與降噪控制端、所述第三節(jié)點以及第二電壓端耦接,用于根據(jù)所述降噪控制端的降噪控制信號,將所述第二電壓寫入所述第三節(jié)點。

      42、在一些實施方式中,所述第二下拉電路包括:

      43、相互串聯(lián)的兩個第七晶體管,兩個第七晶體管的控制極均耦接至所述第四節(jié)點,其中一個第七晶體管的第一極與所述第二信號端耦接,第二極與第三串聯(lián)點耦接,另一個第七晶體管的第一極與所述第三串聯(lián)點耦接,第二極與所述第二節(jié)點耦接;

      44、所述第一降噪電路包括:

      45、相互串聯(lián)的兩個第八晶體管,兩個第八晶體管的控制極均與所述降噪控制端耦接,其中一個第八晶體管的第一極與所述第二電壓端耦接,第二極與第四串聯(lián)點耦接,另一個所述第八晶體管的第一極與所述第四串聯(lián)點耦接,第二極與所述第三節(jié)點耦接;

      46、所述的驅(qū)動單元還包括:

      47、第三防漏電電路,與所述第二節(jié)點、所述第三串聯(lián)點、所述第四串聯(lián)點以及所述第一電壓端耦接,用于根據(jù)所述第二節(jié)點的電位,將所述第一電壓寫入所述第三串聯(lián)點以及所述第四串聯(lián)點。

      48、在一些實施方式中,所述驅(qū)動單元還包括以下至少之一:

      49、第二降噪電路,與所述第三節(jié)點、所述第四節(jié)點以及第二電壓端耦接,用于根據(jù)所述第三節(jié)點的電位,將所述第二電壓端的第二電壓寫入所述第四節(jié)點;以及

      50、第三降噪電路,與所述第四節(jié)點、所述輸出端以及所述第三電壓端耦接,用于根據(jù)所述第四節(jié)點的電位,將所述第三電壓寫入所述輸出端。

      51、本公開提供了一種柵極驅(qū)動電路,包括多個電路單元,各所述電路單元包括多個如任一實施方式所述的驅(qū)動單元;

      52、位于同一個電路單元中的多個驅(qū)動單元之間,所述下拉選通信號、所述輸出選通信號以及所述第三信號的時序相同,所述第一信號、所述第二信號以及所述第四信號的時序不同;

      53、位于不同電路單元中的兩個驅(qū)動單元之間,所述下拉選通信號、所述輸出選通信號以及所述第三信號中的一個或多個信號的時序不同。

      54、本公開提供了一種顯示裝置,包括:呈陣列排布的多個像素單元,以及如任一實施方式所述的柵極驅(qū)動電路,其中,所述驅(qū)動單元的輸出端與位于同一行的像素單元耦接。

      55、本公開提供了一種柵極驅(qū)動方法,應(yīng)用于如任一實施方式所述的驅(qū)動單元,所述柵極驅(qū)動方法包括:

      56、第一階段,向所述第一信號端提供第一信號,以使所述第一輸入電路將所述第一電壓端的第一電壓寫入所述第一節(jié)點,所述第二輸出控制電路導(dǎo)通所述第二節(jié)點和所述第三節(jié)點;

      57、第二階段,向所述第二信號端提供第二信號,向所述輸出選通信號端提供輸出選通信號,以使第一輸出控制電路將所述第三信號端的第三信號寫入所述第二節(jié)點,所述第二輸出控制電路將所述第二節(jié)點的電位寫入所述第三節(jié)點,所述第三節(jié)點的電位用于開啟所述輸出電路;

      58、第三階段,向所述第四信號端提供第四信號,以使所述輸出端輸出所述第四信號;

      59、第四階段,向所述下拉選通信號端提供下拉選通信號,以使所述第一下拉電路將所述第一信號寫入所述第一節(jié)點,所述第二輸出控制電路斷開所述第二節(jié)點和所述第三節(jié)點。

      60、在一些實施方式中,當(dāng)所述驅(qū)動單元還包括第二輸入電路以及第二下拉電路,且所述第二輸入電路與所述第一信號端、所述第一電壓端以及第四節(jié)點耦接,所述第二下拉電路與所述第四節(jié)點、所述第二節(jié)點以及所述第二信號端耦接時,在所述第三階段之后,以及所述第四階段之前,還包括:

      61、第五階段,向所述第一信號端提供第一信號,向所述第二信號端提供第二信號,以使所述第二輸入電路將所述第一電壓寫入所述第四節(jié)點,所述第二下拉電路將所述第二信號寫入所述第二節(jié)點,所述第二輸出控制電路將所述第二節(jié)點的電位寫入所述第三節(jié)點,所述第三節(jié)點的電位用于關(guān)閉所述輸出電路。

      62、上述說明僅是本公開技術(shù)方案的概述,為了能夠更清楚了解本公開的技術(shù)手段,而可依照說明書的內(nèi)容予以實施,并且為了讓本公開的上述和其它目的、特征和優(yōu)點能夠更明顯易懂,以下特舉本公開的具體實施方式。

      當(dāng)前第1頁1 2 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1