本公開(kāi)涉及顯示領(lǐng)域,尤其涉及一種柵極驅(qū)動(dòng)電路、陣列基板和顯示設(shè)備。
背景技術(shù):
1、陣列基板驅(qū)動(dòng)電路(gate?driver?on?array,goa)包括多個(gè)柵極驅(qū)動(dòng)電路,每個(gè)柵極驅(qū)動(dòng)電路可以為一行像素提供柵極驅(qū)動(dòng)信號(hào),使當(dāng)前行的像素顯示,進(jìn)而達(dá)到按照某個(gè)方向(例如從上向下)掃描的方式顯示圖像。
2、每一級(jí)柵極驅(qū)動(dòng)電路的輸出模塊需要輸出穩(wěn)定的驅(qū)動(dòng)信號(hào),從而保證準(zhǔn)確顯示數(shù)據(jù)。實(shí)際應(yīng)用中,柵極驅(qū)動(dòng)電路的輸出模塊的輸入電壓可能存在跳變的情況,有可能影響驅(qū)動(dòng)信號(hào)的穩(wěn)定性。
技術(shù)實(shí)現(xiàn)思路
1、本公開(kāi)提供一種柵極驅(qū)動(dòng)電路、陣列基板和顯示設(shè)備,以解決上述技術(shù)問(wèn)題。
2、根據(jù)本公開(kāi)的第一方面,提供一種柵極驅(qū)動(dòng)電路,包括:輸出模塊和第一穩(wěn)壓模塊;所述第一穩(wěn)壓模塊和所述輸出模塊連接于第一節(jié)點(diǎn);所述第一穩(wěn)壓模塊和所述輸出模塊連接于第二節(jié)點(diǎn);
3、所述輸出模塊用于響應(yīng)于所述第一節(jié)點(diǎn)的電平信號(hào),將第二時(shí)鐘信號(hào)線提供的電平信號(hào)寫(xiě)入到所述輸出模塊的驅(qū)動(dòng)輸出端;以及響應(yīng)于所述第二節(jié)點(diǎn)的電平信號(hào),將第二信號(hào)線提供的電平信號(hào)寫(xiě)入到所述驅(qū)動(dòng)輸出端;
4、所述第一穩(wěn)壓模塊包括至少兩個(gè)晶體管串聯(lián)形成的串聯(lián)結(jié)構(gòu),所述串聯(lián)結(jié)構(gòu)中第一個(gè)晶體管的第一極與所述第二節(jié)點(diǎn)電連接,所述串聯(lián)支路中最后一個(gè)晶體管的第二極與第一信號(hào)線或第二信號(hào)線電連接,用于在所述至少兩個(gè)晶體管均導(dǎo)通時(shí)將所述第一信號(hào)線或第二信號(hào)線的電平信號(hào)寫(xiě)入到所述第二節(jié)點(diǎn)。
5、可選地,所述第一穩(wěn)壓模塊用于響應(yīng)于第二時(shí)鐘信號(hào)線和所述第二節(jié)點(diǎn)的電平信號(hào),將所述第一信號(hào)線傳輸?shù)碾娖叫盘?hào)寫(xiě)入所述第二節(jié)點(diǎn)。
6、可選地,所述第一穩(wěn)壓模塊包括第一晶體管和第二晶體管;
7、所述第一晶體管的控制極與第二節(jié)點(diǎn)電連接;所述第一晶體管的第一極與所述第二節(jié)點(diǎn)電連接;所述第一晶體管的第二極與所述第二晶體管的第一極電連接;
8、所述第二晶體管的控制極與第二時(shí)鐘信號(hào)線電連接;所述第二晶體管的第二極與所述第一信號(hào)線電連接。
9、可選地,所述第一穩(wěn)壓模塊用于響應(yīng)于第一時(shí)鐘信號(hào)線和所述第一節(jié)點(diǎn)的電平信號(hào),將所述第一信號(hào)線傳輸?shù)碾娖叫盘?hào)寫(xiě)入所述第二節(jié)點(diǎn)。
10、可選地,所述第一穩(wěn)壓模塊包括第一晶體管和第二晶體管;
11、所述第一晶體管的第一極與所述第二節(jié)點(diǎn)電連接,所述第一晶體管的控制極與第一時(shí)鐘信號(hào)線電連接;所述第一晶體管的第二極與所述第二晶體管的第一極電連接;
12、所述第二晶體管的控制極與所述第一節(jié)點(diǎn)電連接,所述第二晶體管的第二極與所述第一信號(hào)線電連接。
13、可選地,所述第一穩(wěn)壓模塊用于響應(yīng)于第二時(shí)鐘信號(hào)線和所述第一節(jié)點(diǎn)的電平信號(hào),將所述第二信號(hào)線傳輸?shù)碾娖叫盘?hào)寫(xiě)入所述第二節(jié)點(diǎn)。
14、可選地,所述第一穩(wěn)壓模塊包括第一晶體管和第二晶體管;
15、所述第一晶體管的第一極與所述第二節(jié)點(diǎn)電連接,所述第一晶體管的控制極與第二時(shí)鐘信號(hào)線電連接;所述第一晶體管的第二極與所述第二晶體管的第一極電連接;
16、所述第二晶體管的控制極與所述第一節(jié)點(diǎn)電連接,所述第二晶體管的第二極與所述第二信號(hào)線電連接。
17、可選地,還包括第二穩(wěn)壓模塊,所述第二穩(wěn)壓模塊分別與所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)和第二時(shí)鐘信號(hào)線電連接,所述第二穩(wěn)壓模塊還與所述第二信號(hào)線或第四信號(hào)線電連接;
18、所述第二穩(wěn)壓模塊用于響應(yīng)于所述第二時(shí)鐘信號(hào)線和所述第二節(jié)點(diǎn)的電平信號(hào),將所述第二信號(hào)線或所述第四信號(hào)線的電平信號(hào)寫(xiě)入所述第一節(jié)點(diǎn)。
19、可選地,所述第二穩(wěn)壓模塊包括第三晶體管和第四晶體管;
20、所述第三晶體管的第一極與所述第二信號(hào)線電連接,所述第三晶體管的控制極與所述第二節(jié)點(diǎn)電連接,所述第三晶體管的第二極與所述第四晶體管的第一極電連接;
21、所述第四晶體管的控制極與所述第二時(shí)鐘信號(hào)線電連接;所述第四晶體管的第二極連接至所述第一節(jié)點(diǎn)。
22、可選地,所述第二穩(wěn)壓模塊包括第三晶體管和第四晶體管;
23、所述第三晶體管的第一極與所述第四信號(hào)線電連接,所述第三晶體管的控制極與所述第二節(jié)點(diǎn)電連接,所述第三晶體管的第二極與所述第四晶體管的第一極電連接;
24、所述第四晶體管的控制極與所述第二時(shí)鐘信號(hào)線電連接;所述第四晶體管的第二極連接至所述第一節(jié)點(diǎn)。
25、可選地,還包括第三穩(wěn)壓模塊;所述第三穩(wěn)壓模塊分別與所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)和第一時(shí)鐘信號(hào)線電連接;
26、所述第三穩(wěn)壓模塊用于響應(yīng)于所述第一節(jié)點(diǎn)的電平信號(hào)將所述第一時(shí)鐘信號(hào)線提供的電平信號(hào)寫(xiě)入到所述第二節(jié)點(diǎn)。
27、可選地,所述第三穩(wěn)壓模塊包括第五晶體管;
28、所述第五晶體管的第一極與所述第二節(jié)點(diǎn)電連接,所述第五晶體管的第二極與所述第一時(shí)鐘信號(hào)線電連接,所述第五晶體管的控制極連接至所述第一節(jié)點(diǎn)。
29、可選地,還包括第四穩(wěn)壓模塊;所述第四穩(wěn)壓模塊分別與所述第二節(jié)點(diǎn)和第二時(shí)鐘信號(hào)線電連接;
30、所述第四穩(wěn)壓模塊用于響應(yīng)于所述第二時(shí)鐘信號(hào)線提供的電平信號(hào)調(diào)整所述第二節(jié)點(diǎn)的電位。
31、可選地,所述第四穩(wěn)壓模塊包括第三電容;所述第三電容的第一極與所述第二時(shí)鐘信號(hào)線電連接,所述第三電容的第二極與所述第二節(jié)點(diǎn)電連接。
32、可選地,所述輸出模塊包括第六晶體管、第七晶體管、第一電容和第二電容;
33、所述第六晶體管的第一極與所述第二信號(hào)線電連接,所述第六晶體管的控制極與所述第二節(jié)點(diǎn)電連接,所述第六晶體管的第二極與所述驅(qū)動(dòng)輸出端電連接;
34、所述第一電容的第一極與所述第二信號(hào)線電連接,所述第一電容的第二極與所述第二節(jié)點(diǎn)電連接;
35、所述第七晶體管的第一極與所述驅(qū)動(dòng)輸出端電連接,所述第七晶體管的控制極與所述第一節(jié)點(diǎn)電連接,所述第七晶體管的第二極與所述第二時(shí)鐘信號(hào)線電連接;
36、所述第二電容的第一極與所述驅(qū)動(dòng)輸出端電連接,所述第二電容的第二極與所述第一節(jié)點(diǎn)電連接。
37、可選地,還包括第一輸入模塊,所述第一輸入模塊分別與第三信號(hào)線、第一時(shí)鐘信號(hào)線和第一節(jié)點(diǎn)電連接;
38、所述第一輸入模塊用于響應(yīng)于第一時(shí)鐘信號(hào)線的電平信號(hào),將所述第三信號(hào)線的電平信號(hào)寫(xiě)入所述第一節(jié)點(diǎn)。
39、可選地,所述第一輸入模塊包括第八晶體管;所述第八晶體管的第一極與所述第三信號(hào)線電連接,所述第八晶體管的第二極與所述第一節(jié)點(diǎn)電連接,所述第八晶體管的控制極與所述第一時(shí)鐘信號(hào)線電連接。
40、可選地,還包括第二輸入模塊,所述第二輸入模塊分別與第三信號(hào)線、第一時(shí)鐘信號(hào)線和第一節(jié)點(diǎn)電連接;
41、所述第一輸入模塊用于響應(yīng)于第一時(shí)鐘信號(hào)線的電平信號(hào),將所述第三信號(hào)線的電平信號(hào)寫(xiě)入所述第一節(jié)點(diǎn)。
42、可選地,所述第一輸入模塊包括第八晶體管;所述第八晶體管的第一極與所述第三信號(hào)線電連接,所述第八晶體管的第二極與所述第一節(jié)點(diǎn)電連接,所述第八晶體管的控制極與所述第一時(shí)鐘信號(hào)線電連接。
43、根據(jù)本公開(kāi)的第二方面,提供一種陣列基板,包括硅襯底、設(shè)置在所述硅襯底的多級(jí)如第一方面任一項(xiàng)所述的柵極驅(qū)動(dòng)電路;各級(jí)柵極驅(qū)動(dòng)電路的驅(qū)動(dòng)輸出端與后一級(jí)柵極驅(qū)動(dòng)電路的第一輸入模塊的輸入端電連接。
44、根據(jù)本公開(kāi)的第三方面,提供一種顯示設(shè)備,包括如第一方面所述的陣列基板、若干行像素和數(shù)據(jù)驅(qū)動(dòng)電路;
45、所述陣列基板的各像素通過(guò)數(shù)據(jù)信號(hào)線與所述數(shù)據(jù)驅(qū)動(dòng)電路電連接;所述陣列基板的各像素通過(guò)掃描信號(hào)線與所述柵極驅(qū)動(dòng)電路電連接。
46、本公開(kāi)的實(shí)施例提供的技術(shù)方案可以包括以下有益效果:
47、本實(shí)施例中柵極驅(qū)動(dòng)電路包括輸出模塊和第一穩(wěn)壓模塊;所述第一穩(wěn)壓模塊和所述輸出模塊連接于第一節(jié)點(diǎn);所述第一穩(wěn)壓模塊和所述輸出模塊連接于第二節(jié)點(diǎn);所述輸出模塊用于響應(yīng)于所述第一節(jié)點(diǎn)的電平信號(hào),將第二時(shí)鐘信號(hào)線提供的電平信號(hào)寫(xiě)入到所述輸出模塊的驅(qū)動(dòng)輸出端;以及響應(yīng)于所述第二節(jié)點(diǎn)的電平信號(hào),將第一信號(hào)線提供的電平信號(hào)寫(xiě)入到所述驅(qū)動(dòng)輸出端;所述第一穩(wěn)壓模塊包括至少兩個(gè)晶體管串聯(lián)形成的串聯(lián)結(jié)構(gòu),所述串聯(lián)結(jié)構(gòu)中第一個(gè)晶體管的第一極與所述第二節(jié)點(diǎn)電連接,所述串聯(lián)支路中最后一個(gè)晶體管的第二極與第一信號(hào)線或第二信號(hào)線電連接,用于在所述至少兩個(gè)晶體管均導(dǎo)通時(shí)將所述第一信號(hào)線或第二信號(hào)線的電平信號(hào)寫(xiě)入到所述第二節(jié)點(diǎn)。這樣,本實(shí)施例中通過(guò)設(shè)置具有串聯(lián)結(jié)構(gòu)的第一穩(wěn)壓模塊能夠可靠地向第二節(jié)點(diǎn)寫(xiě)入第一信號(hào)線或第二信號(hào)線的電平信號(hào),以穩(wěn)定第二節(jié)點(diǎn)的電壓,保證輸出模塊能夠穩(wěn)定輸出驅(qū)動(dòng)電平,有利于提升顯示質(zhì)量。
48、應(yīng)當(dāng)理解的是,以上的一般描述和后文的細(xì)節(jié)描述僅是示例性和解釋性的,并不能限制本公開(kāi)。