一種有機發(fā)光顯示器及顯示裝置的制造方法
【技術領域】
[0001] 本發(fā)明涉及顯示技術領域,尤其涉及一種有機發(fā)光顯示器及顯示裝置。
【背景技術】
[0002] 在傳統液晶顯示器中,顯示裝置的亮度主要通過調節(jié)背光的亮度來調節(jié)整體亮 度,其像素單元控制液晶單元,其像素區(qū)域的柵線(Gate)不打開時,液晶顯示器不發(fā)光,但 有源矩陣有機發(fā)光二極管(Active Matrix Organic Light Emitting Diode,AM0LED)顯不 裝置是以電壓編程的方式控制有機發(fā)光二極管(Organic Light Emitting Diode,0LED)器 件發(fā)光。
[0003] 如圖1所示,AM0LED顯示裝置開機時直流轉直流(DC-DC)電源驅動芯片11對有機發(fā) 光顯示面板12像素區(qū)域的整體寄生電容充電時產生一個瞬間大的電流涌浪,即如果有機發(fā) 光顯示面板12的Gate早于高電平電壓/低電平電壓(ELVDD/ELVSS)打開,在電源導通瞬間, 有機發(fā)光顯示面板12相當于與ELVDD/ELVSS直接通過0LED短接,致使電路中出現電流涌浪。 如果此電流涌浪流經DC-DC電源驅動芯片11的ELVSS端,并超過DC-DC電源驅動芯片11的輸 出限流閾值時,會觸發(fā)DC-DC電源驅動芯片11的過電流保護功能,從而引起AM0LED顯示裝置 開機失敗的現象。
[0004] 另外,現有技術為AM0LED顯示裝置供電的DC-DC電源驅動芯片的ELVSS引腳的耐壓 值一般為0.2V,驅動0LED面板的像素電路會在初始化階段,即ELVDD電壓產生后,像素電路 由于補償端處于一個不確定的狀態(tài),產生漏電,導致ELVSS引腳可能處于一個高于0.2V的電 位狀態(tài),AM0LED顯示裝置開機時會對DC-DC電源驅動芯片內部的ELVSS引腳造成沖擊,可能 損毀DC-DC電源驅動芯片。
[0005] 綜上所述,現有技術AM0LED顯示裝置開機時會產生一個大的電流涌浪,會造成 AM0LED顯示裝置顯示不良;0LED面板會在初始化階段產生漏電,對DC-DC電源驅動芯片內部 的ELVSS引腳造成沖擊,降低了DC-DC電源驅動芯片的信賴性。
【發(fā)明內容】
[0006] 本發(fā)明實施例提供了一種有機發(fā)光顯示器及顯示裝置,用以限制開機時的電流涌 浪,降低顯示器顯示不良的風險;以及解決顯示面板在初始化階段產生漏電的問題,提升 DC-DC電源驅動芯片的信賴性。
[0007] 本發(fā)明實施例提供的一種有機發(fā)光顯示器,包括直流轉直流電源驅動芯片和有機 發(fā)光顯示面板,其中,所述直流轉直流電源驅動芯片中設置有軟啟動電路,所述軟啟動電路 包括第一延時電路、第一防涌浪電路和第二防涌浪電路;
[0008] 所述第一延時電路的第一輸入端與高電壓電平信號線相連,第二輸入端與低電壓 電平信號線相連,輸出端與所述第一防涌浪電路和所述第二防涌浪電路相連,用于在初始 化階段,控制所述第一防涌浪電路不工作,控制所述第二防涌浪電路工作;以及
[0009] 用于對輸出端的電壓進行延時,在初始化階段結束后,控制所述第一防涌浪電路 工作,控制所述第二防涌浪電路不工作;
[0010]所述第一防涌浪電路連接在所述有機發(fā)光顯示面板的第一輸入端和所述第一延 時電路的第二輸入端之間,用于在初始化階段結束后控制輸入到所述有機發(fā)光顯示面板的 第一輸入端的電壓值;
[0011]所述第二防涌浪電路連接在所述有機發(fā)光顯示面板的第一輸入端和所述有機發(fā) 光顯示面板的第二輸入端之間,所述有機發(fā)光顯示面板的第二輸入端與所述第一延時電路 的第一輸入端相連,用于在初始化階段控制輸入到所述有機發(fā)光顯示面板的第一輸入端的 電壓值。
[0012] 由本發(fā)明實施例提供的有機發(fā)光顯示器,由于第一防涌浪電路連接在有機發(fā)光顯 示面板的第一輸入端和第一延時電路的第二輸入端之間,第二防涌浪電路連接在有機發(fā)光 顯示面板的第一輸入端和有機發(fā)光顯示面板的第二輸入端之間,第一延時電路在初始化階 段,控制第一防涌浪電路不工作,控制第二防涌浪電路工作,因此,在初始化階段,第一防涌 浪電路將有機發(fā)光顯示面板的第一輸入端和第一延時電路的第二輸入端隔開,能夠防止有 機發(fā)光顯示面板產生漏電對DC-DC電源驅動芯片的輸入低電壓電平信號的引腳造成的沖 擊,從而保護DC-DC電源驅動芯片,提升DC-DC電源驅動芯片的信賴性。另外,由于第一延時 電路,對輸出端的電壓進行延時,在初始化階段結束后,控制第一防涌浪電路工作,控制第 二防涌浪電路不工作,因此第一防涌浪電路工作有一個延時的過程,能夠限制開機時的電 流涌浪,降低顯示不良發(fā)生的風險。
[0013] 較佳地,所述軟啟動電路還包括第二延時電路,所述第二延時電路的一端與所述 第一延時電路的輸出端相連,另一端與所述第一防涌浪電路相連,用于控制所述第一防涌 浪電路的工作。
[0014] 較佳地,所述第一延時電路包括第一電阻、第二電阻、第一電容和運算放大器;
[0015] 所述第一電阻的一端與第一延時電路的第二輸入端相連,另一端與所述第二電阻 相連;
[0016] 所述第二電阻的另一端與第一延時電路的第一輸入端相連;
[0017] 所述第一電容并聯連接在所述第一電阻的兩端;
[0018] 所述運算放大器的同相端連接在所述第一電阻和所述第二電阻之間,反相端與參 考電壓端相連,輸出端與所述第一防涌浪電路和所述第二防涌浪電路相連。
[0019] 較佳地,所述第一防涌浪電路包括第一薄膜晶體管,所述第一薄膜晶體管的柵極 與所述運算放大器的輸出端相連,源極與第一延時電路的第二輸入端相連,漏極與有機發(fā) 光顯示面板的第一輸入端相連。
[0020] 較佳地,所述第二防涌浪電路包括第二薄膜晶體管,所述第二薄膜晶體管的柵極 與所述運算放大器的輸出端相連,源極與有機發(fā)光顯示面板的第一輸入端相連,漏極與有 機發(fā)光顯示面板的第二輸入端相連。
[0021] 較佳地,所述第一薄膜晶體管為P型薄膜晶體管;所述第二薄膜晶體管為N型薄膜 晶體管。
[0022] 較佳地,所述第二延時電路包括第三電阻、第四電阻和第二電容;
[0023]所述第三電阻的一端與接地信號線連接,另一端與所述第四電阻連接;
[0024]所述第四電阻的一端與所述第一薄膜晶體管的柵極相連,另一端與運算放大器的 輸出端相連;
[0025]所述第二電容并聯連接在所述第三電阻的兩端。
[0026]較佳地,還包括設置在所述有機發(fā)光顯示面板的第一輸入端的第三電容,所述第 三電容的一端與所述有機發(fā)光顯示面板的第一輸入端相連,另一端與接地信號線相連。 [0027]較佳地,還包括設置在所述有機發(fā)光顯示面板的第二輸入端的第四電容,所述第 四電容的一端與所述有機發(fā)光顯示面膜的第二輸入端相連,另一端與接地信號線相連。 [0028] 本發(fā)明實施例還提供了一種顯示裝置,包括上述的有機發(fā)光顯示器。
【附圖說明】
[0029]圖1為現有技術有機發(fā)光顯示器的示意圖;
[0030]圖2為本發(fā)明實施例提供的一種有機發(fā)光顯示器包括的軟啟動電路的電路示意 圖;
[0031] 圖3為本發(fā)明實施例提供的有機發(fā)光顯示器包括的軟啟動電路的另一電路示意 圖;
[0032] 圖4為本發(fā)明實施例提供的有機發(fā)光顯示器包括的軟啟動電路的又一電路示意 圖;
[0033]圖5為本發(fā)明實施例提供的一種有機發(fā)光顯示器的示意圖。
【具體實施方式】
[0034]本發(fā)明實施例提供了一種有機發(fā)光顯示器及顯示裝置,用以限制開機時的電流涌 浪,降低顯示器顯示不良的風險;以及解決顯示面板在初始化階段產生漏電的問題,提升 DC-DC電源驅動芯片的信賴性。
[0035]為了使本發(fā)明的目的、技術方案和優(yōu)點更加清楚,下面將結合附圖對本發(fā)明作進 一步地詳細描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施 例。基于本發(fā)明中的實施例,本領域普通技術人員在沒有做出創(chuàng)造性勞動前提下所獲得的 所有其它實施例,都屬于本發(fā)明保護的范圍。
[0036]下面結合附圖詳細介紹本發(fā)明具體實施例提供的有機發(fā)光顯示器。
[0037]如圖5所示,本發(fā)明具體實施例提供了一種有機發(fā)光顯示器,包括DC-DC電源驅動 芯片51和有機發(fā)光顯示面板12,其中,DC-DC電源驅動芯片51中設置有軟啟動電路52,軟啟 動電路52包括第一延時電路21、第一防涌浪電路22和第