国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      柵極驅(qū)動電路的制作方法

      文檔序號:9867663閱讀:888來源:國知局
      柵極驅(qū)動電路的制作方法
      【技術(shù)領(lǐng)域】
      [0001]本發(fā)明是有關(guān)于一種液晶顯示器領(lǐng)域,尤指一種使用柵極驅(qū)動(Gate driver onarray,GOA)電路的液晶顯示器。
      【背景技術(shù)】
      [0002]GOA電路是利用薄膜晶體管液晶顯示器Array制程將柵極驅(qū)動器制作在具有薄膜晶體管(Thin film transistor,TFT)陣列的基板上,以實(shí)現(xiàn)逐行掃描的驅(qū)動方式。
      [0003]GOA電路包含數(shù)個GOA電路單元。傳統(tǒng)的GOA電路單元通過控制輸出晶體管的柵極電壓(亦即Q點(diǎn)電壓)來輸出掃描信號。傳統(tǒng)GOA電路單元是使用時鐘信號作為下拉維持模塊的輸入源,因此下拉維持模塊只有在時鐘信號產(chǎn)生脈沖期間才會運(yùn)作。在時鐘信號沒有產(chǎn)生脈沖期間,下拉維持模塊將沒有發(fā)揮作用,使得輸出端的掃描信號不能維持低電位。
      [0004]因此有必要對現(xiàn)有技術(shù)采用進(jìn)行改良,使得在時鐘信號沒有產(chǎn)生脈沖期間,下拉維持模塊仍能下拉掃描信號使其維持在低電平。

      【發(fā)明內(nèi)容】

      [0005]有鑒于此,本發(fā)明的目的是提供一種柵極驅(qū)動電路,以解決現(xiàn)有技術(shù)的問題。
      [0006]本發(fā)明的技術(shù)方案提供一種柵極驅(qū)動電路,其包含數(shù)個GOA電路單元。數(shù)個所述GOA電路單元以串聯(lián)的方式耦接,每一級GOA電路單元用來依據(jù)前一級GOA電路單元輸出的掃描信號、下一級GOA電路單元輸出的掃描信號、第一時鐘信號以及第二時鐘信號,在輸出端輸出掃描信號。每一級GOA電路單元包含:輸入控制模塊,用來于接收所述前一級GOA電路單元輸出的掃描信號時導(dǎo)通,以控制第一控制節(jié)點(diǎn)的電平;輸出控制模塊,電性連接所述第一控制節(jié)點(diǎn),用來依據(jù)施加于所述第一控制節(jié)點(diǎn)的電壓,控制輸出的所述掃描信號;下拉模塊,電性連接所述輸出控制模塊,用來依據(jù)第二控制節(jié)點(diǎn)的電平下拉所述掃描信號的電平;及下拉維持模塊,電性連接所述下拉模塊,用來維持所述第二控制節(jié)點(diǎn)在非掃描期間的電平,以維持所述掃描信號的低電平。所述下拉維持模塊包含:第一晶體管,其第一控制端和第一輸入端皆電性連接所述第一時鐘信號;第二晶體管,其第二控制端和第二輸入端皆電性連接所述第二時鐘信號;第三晶體管,其第三控制端和第三輸入端皆電性連接所述第一晶體管的第一輸出端;第四晶體管,其第四控制端電性連接所述第一控制節(jié)點(diǎn),其第四輸入端電性連接所述第三晶體管的第三輸出端,其第四輸出端電性連接一固定電壓;第五晶體管,其第五控制端電性連接所述第三晶體管的第三輸出端,其第五輸入端電性連接所述第一晶體管的第一輸出端,其第五輸出端電性連接所述第二控制節(jié)點(diǎn);及第六晶體管,其第六控制端電性連接所述第一控制節(jié)點(diǎn),其第六輸入端電性連接所述第二控制節(jié)點(diǎn),其第六輸出端電性連接所述固定電壓。
      [0007]依據(jù)本發(fā)明的實(shí)施例,所述下拉模塊包含:第七晶體管,其第七控制極電性連接所述第二控制節(jié)點(diǎn),其第七輸入極電性連接所述第一控制節(jié)點(diǎn),其第七輸出極電性連接所述固定電壓;第八晶體管,其第八控制極電性連接所述第二控制節(jié)點(diǎn),其第八輸入極電性連接所述輸出端,其第八輸出極電性連接所述固定電壓;第九晶體管,其第九控制極電性連接所述下一級GOA電路單元輸出的掃描信號,其第九輸入極電性連接所述輸出端,其第九輸出極電性連接所述固定電壓。
      [0008]依據(jù)本發(fā)明的實(shí)施例,所述輸入控制模塊包含第十晶體管,其第十控制極和第十輸入極皆電性連接所述前一級GOA電路單元輸出的掃描信號,其第十輸出極電性連接所述第一控制節(jié)點(diǎn)。
      [0009]依據(jù)本發(fā)明的實(shí)施例,所述輸出控制模塊包含:第十一晶體管,其第十一控制極電性連接所述第一控制節(jié)點(diǎn),其第十一輸入極電性連接所述第一時鐘信號,其第十一輸出極電性連接所述輸出端;第十二晶體管,其第十二控制極電性連接所述第一控制節(jié)點(diǎn),其第十二輸入極電性連接所述第一時鐘信號;及電容,其兩端電性連接所述第一控制節(jié)點(diǎn)和所述輸出端。
      [0010]依據(jù)本發(fā)明的實(shí)施例,所述第一時鐘信號和所述第二時鐘信號互為反相。
      [0011]本發(fā)明的技術(shù)方案另提供一種柵極驅(qū)動電路,其包含數(shù)個GOA電路單元。數(shù)個所述GOA電路單元以串聯(lián)的方式耦接,每一級GOA電路單元用來依據(jù)前一級GOA電路單元輸出的掃描信號、下一級GOA電路單元輸出的掃描信號、第一時鐘信號以及第二時鐘信號,在輸出端輸出掃描信號。每一級GOA電路單元包含:輸入控制模塊,用來于接收所述前一級GOA電路單元輸出的掃描信號時導(dǎo)通,以控制第一控制節(jié)點(diǎn)的電平;輸出控制模塊,電性連接所述第一控制節(jié)點(diǎn),用來依據(jù)施加于所述第一控制節(jié)點(diǎn)的電壓,控制輸出的所述掃描信號;下拉模塊,電性連接所述輸出控制模塊,用來依據(jù)第二控制節(jié)點(diǎn)的電平下拉所述掃描信號的電平;及下拉維持模塊,電性連接所述下拉模塊,用來維持所述第二控制節(jié)點(diǎn)在非掃描期間的電平,以維持所述掃描信號的低電平。所述下拉維持模塊包含:第一晶體管,其第一控制端和第一輸入端皆電性連接所述第一時鐘信號;第二晶體管,其第二控制端和第二輸入端皆電性連接所述第一時鐘信號,其第二輸出端電性連接所述第二控制節(jié)點(diǎn);第三晶體管,其第三控制端和第三輸入端皆電性連接所述第二時鐘信號;第四晶體管,其第四控制端電性連接所述第一控制節(jié)點(diǎn),其第四輸入端電性連接所述第三晶體管的第三輸出端,其第四輸出端電性連接一固定電壓;第五晶體管,其第五控制端和第五輸入端皆電性連接所述第二時鐘信號,其第五輸出端電性連接所述第二控制節(jié)點(diǎn);及第六晶體管,其第六控制端電性連接所述第一控制節(jié)點(diǎn),其第六輸入端電性連接所述第二控制節(jié)點(diǎn),其第六輸出端電性連接所述固定電壓。
      [0012]依據(jù)本發(fā)明的實(shí)施例,所述下拉模塊包含:第七晶體管,其第七控制極電性連接所述第二控制節(jié)點(diǎn),其第七輸入極電性連接所述第一控制節(jié)點(diǎn),其第七輸出極電性連接所述固定電壓;第八晶體管,其第八控制極電性連接所述第二控制節(jié)點(diǎn),其第八輸入極電性連接所述輸出端,其第八輸出極電性連接所述固定電壓;第九晶體管,其第九控制極電性連接所述下一級GOA電路單元輸出的掃描信號,其第九輸入極電性連接所述輸出端,其第九輸出極電性連接所述固定電壓。
      [0013]依據(jù)本發(fā)明的實(shí)施例,所述輸入控制模塊包含第十晶體管,其第十控制極和第十輸入極皆電性連接所述前一級GOA電路單元輸出的掃描信號,其第十輸出極電性連接所述第一控制節(jié)點(diǎn)。
      [0014]依據(jù)本發(fā)明的實(shí)施例,所述輸出控制模塊包含:第十一晶體管,其第十一控制極電性連接所述第一控制節(jié)點(diǎn),其第十一輸入極電性連接所述第一時鐘信號,其第十一輸出極電性連接所述輸出端;第十二晶體管,其第十二控制極電性連接所述第一控制節(jié)點(diǎn),其第十二輸入極電性連接所述第一時鐘信號;及電容,其兩端電性連接所述第一控制節(jié)點(diǎn)和所述輸出端。
      [0015]依據(jù)本發(fā)明的實(shí)施例,所述第一時鐘信號和所述第二時鐘信號互為反相。
      [0016]相較于現(xiàn)有技術(shù),本發(fā)明的GOA電路單元利用第一晶體管和第二晶體管配合第一時鐘信號和第二時鐘信號的設(shè)計,使得所述下拉維持模塊在該掃描信號不需輸出脈沖期間,仍能持續(xù)輸出信號以開啟該下拉模塊。因此該掃描信號在不需輸出脈沖期間,仍會因開啟的該下拉模塊作用而下拉至低電平。所以本發(fā)明解決現(xiàn)有技術(shù)下拉維持模塊無法持續(xù)運(yùn)作的技術(shù)問題,具有提升GOA電路單元輸出掃描信號穩(wěn)定性的有益效果。
      [0017]為了能更進(jìn)一步了解本發(fā)明的特征以及技術(shù)內(nèi)容,請參閱以下有關(guān)本發(fā)明的詳細(xì)說明與附圖,然而附圖僅提供參考與說明用,并非用來對本發(fā)明加以限制。
      【附圖說明】
      [0018]圖1是本發(fā)明的液晶顯示器的功能方塊圖。
      [0019]圖2是本發(fā)明第一實(shí)施例的GOA電路單元的電路圖。
      [0020]圖3是圖2所示各種輸入信號、輸出信號和節(jié)點(diǎn)電壓的時序圖。
      [0021 ]圖4是本發(fā)明第二實(shí)施例的GOA電路單元的電路圖。
      [0022]圖5是圖4所示各種輸入信號、輸出信號和節(jié)點(diǎn)電壓的時序圖。
      【具體實(shí)施方式】
      [0023]請參閱圖1,圖1是本發(fā)明的液晶顯示器10的功能方塊圖。液晶顯示器10包含玻璃基板14、時序控制器30以及源極驅(qū)動器(source driver) 16。玻璃基板14上設(shè)置數(shù)個呈矩陣排列的像素(pixel)和柵極驅(qū)動(GOA)電路12,而每一個像素包含三個分別代表紅綠藍(lán)(RGB)三原色的像素單元20構(gòu)成。時序控制器30用來產(chǎn)生時鐘信號CK1-CK2以及起始信號STV AOA電路12每隔一固定間隔輸出掃描信號使得每一行的晶體管22依序開啟,同時源極驅(qū)動器16則輸出對應(yīng)的數(shù)據(jù)信號至一整列的像素單元20使其充電到各自所需的電壓,以顯示不同的灰階。當(dāng)同一行充電完畢后,GOA電路12便將該行的掃描信號關(guān)閉,然
      當(dāng)前第1頁1 2 3 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1