Led顯示控制卡、led燈板以及l(fā)ed顯示系統(tǒng)的制作方法
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及LED顯示控制技術(shù)領(lǐng)域,特別涉及一種LED顯示控制卡、一種LED燈板以及一種LED顯示系統(tǒng)。
【背景技術(shù)】
[0002]現(xiàn)有的LED(Light Emitting Diode,發(fā)光二極管)顯示屏控制系統(tǒng)中采用的接收卡均是采用TTL信號格式由74HC245芯片驅(qū)動后直接輸出RGB數(shù)據(jù)信號、行掃描信號(A,B,C)、鎖存信號(LAT)、片選信號(OE)、像素時鐘(CLK)等信號,其存在以下幾個方面的缺點:
[0003 ] a) TTL信號傳輸距離較短,且抗電磁干擾能力比較差;
[0004]b)TTL格式多路數(shù)據(jù)信號采用并行的傳輸方式,整個并口數(shù)量達(dá)幾十路(例如RGB數(shù)據(jù)各8bit,8*3 = 24,加A-C、LAT、OE、CLK,至少30bit),連接復(fù)雜;
[0005]c)直接輸出所需信號時每個信號都需要有相應(yīng)的I/O管腳引出,接收卡走線復(fù)雜度且PCB的面積較大;以及
[0006]d)受FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)的GPIO(General Purpose Input Output,通用輸入/輸出)口數(shù)目限制,導(dǎo)致帶載點數(shù)較少。
【實用新型內(nèi)容】
[0007]因此,針對現(xiàn)有技術(shù)中的缺陷和不足,本實用新型提出一種LED顯示控制卡、一種LED燈板以及一種LED顯示系統(tǒng)。
[0008]具體地,本實用新型的一個實施例提出的一種LED顯示控制卡,包括:可編程邏輯器件、輸出接口、以及電連接在所述可編程邏輯器件和所述輸出接口之間的LVDS驅(qū)動器。
[0009]在本實用新型的一個實施例中,所述LVDS驅(qū)動器電連接至所述可編程邏輯器件的多個通用輸入/輸出口,并且所述多個通用輸入/輸出口包括數(shù)據(jù)信號口和時鐘信號口。
[0010]在本實用新型的一個實施例中,所述LED顯示控制卡還包括單片機(jī)和液晶顯示接口,所述單片機(jī)電連接所述可編程邏輯器件,且所述液晶顯示接口電連接所述單片機(jī)。
[0011]在本實用新型的一個實施例中,所述LED顯示控制卡還包括網(wǎng)口、網(wǎng)絡(luò)PHY芯片和RAM,所述網(wǎng)口通過所述網(wǎng)絡(luò)PHY芯片電連接至所述可編程邏輯器件,所述RAM電連接所述可編程邏輯器件。
[0012]在本實用新型的一個實施例中,所述LED顯示控制卡還包括ARM處理器,所述ARM處理器電連接所述可編程邏輯器件。
[0013]在本實用新型的一個實施例中,所述輸出接口為排線接口,且所述輸出接口通過多對差分信號線電連接所述LVDS驅(qū)動器。
[0014]此外,本實用新型的一個實施例提出的一種LED燈板,包括:輸入接口、LED陣列、行譯碼電路、列驅(qū)動電路以及LVDS接收器。所述行譯碼電路和所述列驅(qū)動電路電連接所述LED陣列;所述LVDS接收器電連接所述行譯碼電路和所述列驅(qū)動電路并通過多對差分信號線電連接所述輸入接口。
[0015]另外,本實用新型的一個實施例提出的一種LED顯示系統(tǒng),包括LED顯示控制卡和電連接所述LED顯示控制卡的LED燈板。其中,所述LED顯示控制卡為前述任意一種LED顯示控制卡。
[0016]在本實用新型的一個實施例中,所述LED顯示系統(tǒng)還包括轉(zhuǎn)接卡,且所述轉(zhuǎn)接卡上設(shè)置有LVDS接收器。所述轉(zhuǎn)接卡上的所述LVDS接收器電連接所述LED顯示控制卡的所述輸出接口并且電連接所述LED燈板。
[0017]在本實用新型的一個實施例中,所述LED燈板包括LED陣列、電連接所述LED陣列的行譯碼電路和列驅(qū)動電路、輸入接口、以及電連接所述輸入接口并電連接所述行譯碼電路和所述列驅(qū)動電路的LVDS接收器。
[0018]由上可知,本實用新型的實施例采用低壓差分信號傳輸方式,可以提高信號的傳輸距離和抗電磁干擾能力,簡化LED顯示控制卡例如接收卡和LED燈板的連接,以及簡化LED顯示控制卡例如接收卡的電路設(shè)計。
[0019]通過以下參考附圖的詳細(xì)說明,本實用新型的其它方面和特征變得明顯。但是應(yīng)當(dāng)知道,該附圖僅僅為解釋的目的設(shè)計,而不是作為本實用新型的范圍的限定。還應(yīng)當(dāng)知道,除非另外指出,不必要依比例繪制附圖,它們僅僅力圖概念地說明此處描述的結(jié)構(gòu)和流程。
【附圖說明】
[0020]下面將結(jié)合附圖,對本實用新型的【具體實施方式】進(jìn)行詳細(xì)的說明。
[0021]圖I為本實用新型的一個實施例提出的接收卡的模塊示意圖。
[0022]圖2為本實用新型的一個實施例提出的LED燈板的模塊示意圖。
[0023]圖3為本實用新型的一個實施例提出的LED顯示系統(tǒng)的架構(gòu)示意圖。
[0024]圖4為本實用新型的一個實施例提出的異步控制卡的模塊示意圖。
[0025]圖5為本實用新型的另一個實施例提出的LED顯示系統(tǒng)的架構(gòu)示意圖。
[0026]圖6為本實用新型的又一個實施例提出的LED顯示系統(tǒng)的架構(gòu)示意圖。
【具體實施方式】
[0027]為使本實用新型的上述目的、特征和優(yōu)點能夠更加明顯易懂,下面結(jié)合附圖對本實用新型的【具體實施方式】做詳細(xì)的說明。
[0028]請參見圖I,本實用新型的一個實施例提出的接收卡10,作為一種LED顯示控制卡,其包括:可編程邏輯器件11、單片機(jī)12、液晶顯示接口 13、閃存14、RAM 15、網(wǎng)絡(luò)PHY芯片16、網(wǎng)口 17、LVDS(LowVoltage Differential Signaling,低壓差分信號)驅(qū)動器18以及輸出接口 19。其中,可編程邏輯器件11例如是FPGA或者是其他像CPLD等。單片機(jī)12電連接可編程邏輯器件11,液晶顯示接口 13和閃存14電連接單片機(jī)12。RAM 15電連接可編程器件11,其例如是DDR2。網(wǎng)口 17例如為千兆網(wǎng)口,其通過網(wǎng)絡(luò)PHY芯片16電連接可編程邏輯器件11,并且網(wǎng)口 17和網(wǎng)口PHY芯片16的數(shù)量可以分別為如圖I所示的兩個,當(dāng)然本實用新型并不以此為限,其可以根據(jù)實際需求進(jìn)行適當(dāng)?shù)脑鰷p。LVDS驅(qū)動器18電連接可編程邏輯器件11的多個GPIO 口,這些GPIO 口例如包括數(shù)據(jù)信號口和時鐘信號口 ;可編程邏輯器件11輸出的TTL信號通過GPIO口輸入至LVDS驅(qū)動器18,由LVDS驅(qū)動器18轉(zhuǎn)化成LVDS信號后輸出至輸出接口 19。輸出接口 19例如是排線接口,其通過多對差分信號線電連接LVDS驅(qū)動器18的輸出端,此處多對差分信號線例如由差分?jǐn)?shù)據(jù)線和差分時鐘線組成,單對數(shù)據(jù)線例如可以傳輸7bit的數(shù)據(jù);在LVDS驅(qū)動器18電連接可編程邏輯器件11例如FPGA的4個GPIO 口的情形下,例如LVDS驅(qū)動器18采用DS90LV047A芯片,F(xiàn)PGA的4個GPIO經(jīng)LVDS驅(qū)動器18后變?yōu)?對差分?jǐn)?shù)據(jù)線和I對差分時鐘線,即RXO-和RX0+,RX1-和RX1 +,RX2-和RX2+,CLK-和CLK+,其可輸出21bit的數(shù)據(jù);相比現(xiàn)有技術(shù)中單個GPIO對應(yīng)Ibit數(shù)據(jù),4個GPIO 口對應(yīng)4bit數(shù)據(jù)來說,效率為現(xiàn)有技術(shù)的525%。再者,輸出接口 19可以通過轉(zhuǎn)接卡(HUB卡)連接至LED燈板,也可以通過排線直接連接至LED燈板。另外,值得一提的是,在其他實施例中,接收卡上也可不設(shè)置單片機(jī),在此情形下,閃存14直接電連接至可編程邏輯器件11。
[0029]請參見圖2,本實用新型的一個實施例提出的LED燈板20,其可以與圖I所示的接收卡10配合使用。具體地,如圖2所示,LED燈板20包括:輸入接口 21、LVDS接收器22、行譯碼電路23、列驅(qū)動電路24以及LED陣列25。其中,輸入接口21例如是排線接口,其可以通過排線連接前端LED顯示控制卡例如接收卡,或者通過轉(zhuǎn)接卡連接前端LED顯示控制卡。LVDS接收器22電連接輸入接口 21,其接收輸入的LVDS信號后將其轉(zhuǎn)換