本發(fā)明涉及顯示領(lǐng)域,尤其涉及一種陣列基板布線結(jié)構(gòu)、顯示顯示面板及液晶顯示器。
背景技術(shù):
傳統(tǒng)的紅、綠、藍(lán)、白四色LTPS(Low Temperature Poly-silicon,低溫多晶硅技術(shù))顯示技術(shù)中,為了減小驅(qū)動集成芯片處管角數(shù)及扇出走線,往往會設(shè)計分路器將一根走線分為4根數(shù)據(jù)線,通過時序來像素數(shù)據(jù)線。但是這樣會導(dǎo)致任何一根扇出線控制下的相鄰的4根數(shù)據(jù)線的極性完全相同,液晶在極性反轉(zhuǎn)的過程中實現(xiàn)的是4列反轉(zhuǎn)模式,這樣會大大降低畫面顯示質(zhì)量。通常采用相鄰扇出現(xiàn)控制線的數(shù)據(jù)線交叉換線來改善面板的極限反轉(zhuǎn)模式,再通過數(shù)據(jù)線的極性反轉(zhuǎn)實現(xiàn)面板的點反轉(zhuǎn)模式。雖然這樣可以改善畫面顯示質(zhì)量,但是這樣驅(qū)動集成芯片會頻繁改變數(shù)據(jù)線輸出的極性,從而大大增加了驅(qū)動集成芯片的驅(qū)動功耗。
技術(shù)實現(xiàn)要素:
本發(fā)明提供一種電壓產(chǎn)生電路,以降低液晶電視的數(shù)據(jù)驅(qū)動芯片的溫度。本發(fā)明還提供一種液晶電視。
本發(fā)明提供種陣列基板布線結(jié)構(gòu),應(yīng)用于液晶顯示面板中,所述陣列基板布線結(jié)構(gòu)包括若干布線單元,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元包括從左到右排布的第一至第八條數(shù)據(jù)線、依次從上到下排布的第一至第五條柵極線,及以4×8矩陣形式排布的薄膜晶體管,所述第一及第二條數(shù)據(jù)線形成第一組數(shù)據(jù)線,所述第三及第四條數(shù)據(jù)線形成第二組數(shù)據(jù)線,所述第五及第六條數(shù)據(jù)線形成第三組數(shù)據(jù)線,所述第七及第八條數(shù)據(jù)線形成第四組數(shù)據(jù)線,所述第一、第四、第六及第七條數(shù)據(jù)線為第一數(shù)據(jù)線,所述第二、第三、第五及第八條數(shù)據(jù)線為第二數(shù)據(jù)線,且所述第一數(shù)據(jù)線的極性與所述第二數(shù)據(jù)線的極性相反,每組數(shù)據(jù)線對應(yīng)兩列薄膜晶體管形成一組列,所述第一數(shù)據(jù)線連接相應(yīng)組列中的奇數(shù)行奇數(shù)列及偶數(shù)行偶數(shù)列的薄膜晶體管的源極,所述第二數(shù)據(jù)線連接相應(yīng)組列中的奇數(shù)行偶數(shù)列及偶數(shù)行奇數(shù)列的薄膜晶體管的源極,第二、第四條柵極線連接位于第一數(shù)據(jù)線一側(cè)的相鄰行的兩個薄膜晶體管的柵極,第一、第三及第五條柵極線連接位于第二數(shù)據(jù)線一側(cè)的相鄰行的兩個薄膜晶體管的柵極,以使得所述薄膜晶體管矩陣對應(yīng)的像素矩陣中的每一個像素的極性與任意相鄰的像素的極性相反;
其中,所述陣列基板布線結(jié)構(gòu)的柵極線從第一條柵極線依次開啟到第最后一條柵極線為一個周期,在一個周期內(nèi),所有數(shù)據(jù)線的極性不變。
其中,當(dāng)所述第一數(shù)據(jù)線輸出正電壓信號,所述第二數(shù)據(jù)線輸出負(fù)電壓信號;當(dāng)所述第一數(shù)據(jù)線切換至負(fù)電壓信號,所述第二數(shù)據(jù)線也相應(yīng)切換至正電壓信號。
其中,第一行中的第一至第八列的薄膜晶體管的源極分別連接至第一、第二、第四、第三、第六、第五、第七及第八條數(shù)據(jù)線上,第一行中的第一、第四、第六及第七列薄膜晶體管的柵極連接至第二條柵極線,第一行中的第二、第三、第五及第八列薄膜晶體管的柵極連接至第一條柵極線;第二行中的第一至第八列的薄膜晶體管的源極分別連接至第二、第一、第三、第四、第五、第六、第八及第七條數(shù)據(jù)線上,第二行中的第一、第四、第六及第七列薄膜晶體管的柵極連接至第二條柵極線,第二行中的第二、第三、第五及第八列薄膜晶體管的柵極連接至第三條柵極線;第三行中的第一至第八列的薄膜晶體管的源極分別連接至第一、第二的、第四、第三、第六、第五、第七及第八條數(shù)據(jù)線上,第三行中的第一、第四、第六及第七列薄膜晶體管的柵極連接至第二條柵極線,第三行中的第二、第三、第五及第八列薄膜晶體管的柵極連接至第三條柵極線;第四行中的第一至第八列的薄膜晶體管的源極分別連接至第二、第一、第三、第四、第五、第六、第八及第七條數(shù)據(jù)線上,第四行中的第一、第四、第六及第七列薄膜晶體管的柵極連接至第四條柵極線,第四行中的第二、第三、第五及第八列薄膜晶體管的柵極連接至第五條柵極線。
本發(fā)明提供一種液晶顯示面板,包括:
若干布線單元,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元包括從左到右排布的第一至第八條數(shù)據(jù)線、依次從上到下排布的第一至第五條柵極線,及以4×8形式矩陣形式排布的薄膜晶體管;
像素陣列,所述像素陣列包括若干像素單元,每一像素單元以4×8矩陣形式進(jìn)行排布,所述像素單元從左到右從上到下依次排布,且對應(yīng)相應(yīng)的薄膜晶體管矩陣;
其中,所述第一及第二條數(shù)據(jù)線形成第一組數(shù)據(jù)線,所述第三及第四條數(shù)據(jù)線形成第二組數(shù)據(jù)線,所述第五及第六條數(shù)據(jù)線形成第三組數(shù)據(jù)線,所述第七及第八條數(shù)據(jù)線形成第四組數(shù)據(jù)線,所述第一、第四、第六及第七條數(shù)據(jù)線為第一數(shù)據(jù)線,所述第二、第三、第五及第八條數(shù)據(jù)線為第二數(shù)據(jù)線,且所述第一數(shù)據(jù)線的極性與所述第二數(shù)據(jù)線的極性相反,每組數(shù)據(jù)線對應(yīng)兩列薄膜晶體管形成一組列,所述第一數(shù)據(jù)線連接相應(yīng)組列中的奇數(shù)行奇數(shù)列及偶數(shù)行偶數(shù)列的薄膜晶體管的源極,所述第二數(shù)據(jù)線連接相應(yīng)組列中的奇數(shù)行偶數(shù)列及偶數(shù)行奇數(shù)列的薄膜晶體管的源極,第二、第四條柵極線連接位于第一數(shù)據(jù)線一側(cè)的相鄰行的兩個薄膜晶體管的柵極,第一、第三及第五條柵極線連接位于第二數(shù)據(jù)線一側(cè)的相鄰行的兩個薄膜晶體管的柵極,以使得所述薄膜晶體管矩陣對應(yīng)的像素矩陣中的每一個像素的極性與任意相鄰的像素的極性相反;
其中,所述液晶面板的柵極線從第一條柵極線依次開啟到第最后一條柵極線為一個周期,在一個周期內(nèi),所述數(shù)據(jù)線的極性不變。
其中,當(dāng)所述第一數(shù)據(jù)線輸出正電壓信號,所述第二數(shù)據(jù)線輸出負(fù)電壓信號;當(dāng)所述第一數(shù)據(jù)線切換至負(fù)電壓信號,所述第二數(shù)據(jù)線也相應(yīng)切換至正電壓信號。
其中,第一行中的第一至第八列的薄膜晶體管的源極分別連接至第一、第二、第四、第三、第六、第五、第七及第八條數(shù)據(jù)線上,第一行中的第一、第四、第六及第七列薄膜晶體管的柵極連接至第二條柵極線,第一行中的第二、第三、第五及第八列薄膜晶體管的柵極連接至第一條柵極線;第二行中的第一至第八列的薄膜晶體管的源極分別連接至第二、第一、第三、第四、第五、第六、第八及第七條數(shù)據(jù)線上,第二行中的第一、第四、第六及第七列薄膜晶體管的柵極連接至第二條柵極線,第二行中的第二、第三、第五及第八列薄膜晶體管的柵極連接至第三條柵極線;第三行中的第一至第八列的薄膜晶體管的源極分別連接至第一、第二的、第四、第三、第六、第五、第七及第八條數(shù)據(jù)線上,第三行中的第一、第四、第六及第七列薄膜晶體管的柵極連接至第二條柵極線,第三行中的第二、第三、第五及第八列薄膜晶體管的柵極連接至第三條柵極線;第四行中的第一至第八列的薄膜晶體管的源極分別連接至第二、第一、第三、第四、第五、第六、第八及第七條數(shù)據(jù)線上,第四行中的第一、第四、第六及第七列薄膜晶體管的柵極連接至第四條柵極線,第四行中的第二、第三、第五及第八列薄膜晶體管的柵極連接至第五條柵極線。
本發(fā)明提供一種液晶顯示器,包括液晶顯示面板、背光模塊及驅(qū)動控制電路,所述背光模塊用于提供所述液晶顯示面板所需的光線,所述液晶顯示面板包括若干布線單元,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元包括從左到右排布的第一至第八條數(shù)據(jù)線、依次從上到下排布的第一至第五條柵極線,及以4×8矩陣形式排布的薄膜晶體管;
像素陣列,所述像素陣列包括若干像素單元,每一像素單元以4×8矩陣形式進(jìn)行排布,所述像素單元從左到右從上到下依次排布,且對應(yīng)相應(yīng)的薄膜晶體管矩陣;所述驅(qū)動控制電路用于控制所述像素陣列;
其中,所述第一及第二條數(shù)據(jù)線形成第一組數(shù)據(jù)線,所述第三及第四條數(shù)據(jù)線形成第二組數(shù)據(jù)線,所述第五及第六條數(shù)據(jù)線形成第三組數(shù)據(jù)線,所述第七及第八條數(shù)據(jù)線形成第四組數(shù)據(jù)線,所述第一、第四、第六及第七條數(shù)據(jù)線為第一數(shù)據(jù)線,所述第二、第三、第五及第八條數(shù)據(jù)線為第二數(shù)據(jù)線,且所述第一數(shù)據(jù)線的極性與所述第二數(shù)據(jù)線的極性相反,每組數(shù)據(jù)線對應(yīng)兩列薄膜晶體管形成一組列,所述第一數(shù)據(jù)線連接相應(yīng)組列中的奇數(shù)行奇數(shù)列及偶數(shù)行偶數(shù)列的薄膜晶體管的源極,所述第二數(shù)據(jù)線連接相應(yīng)組列中的奇數(shù)行偶數(shù)列及偶數(shù)行奇數(shù)列的薄膜晶體管的源極,第二、第四條柵極線連接位于第一數(shù)據(jù)線一側(cè)的相鄰行的兩個薄膜晶體管的柵極,第一、第三及第五條柵極線連接位于第二數(shù)據(jù)線一側(cè)的相鄰行的兩個薄膜晶體管的柵極,以使得所述薄膜晶體管矩陣對應(yīng)的像素矩陣中的每一個像素的極性與任意相鄰的像素的極性相反;
其中,所述液晶面板的柵極線從第一條柵極線依次開啟到第最后一條柵極線為一個周期,在一個周期內(nèi),所述數(shù)據(jù)線的極性不變。
其中,當(dāng)所述第一數(shù)據(jù)線輸出正電壓信號,所述第二數(shù)據(jù)線輸出負(fù)電壓信號;當(dāng)所述第一數(shù)據(jù)線切換至負(fù)電壓信號,所述第二數(shù)據(jù)線也相應(yīng)切換至正電壓信號。
其中,第一行中的第一至第八列的薄膜晶體管的源極分別連接至第一、第二、第四、第三、第六、第五、第七及第八條數(shù)據(jù)線上,第一行中的第一、第四、第六及第七列薄膜晶體管的柵極連接至第二條柵極線,第一行中的第二、第三、第五及第八列薄膜晶體管的柵極連接至第一條柵極線;第二行中的第一至第八列的薄膜晶體管的源極分別連接至第二、第一、第三、第四、第五、第六、第八及第七條數(shù)據(jù)線上,第二行中的第一、第四、第六及第七列薄膜晶體管的柵極連接至第二條柵極線,第二行中的第二、第三、第五及第八列薄膜晶體管的柵極連接至第三條柵極線;第三行中的第一至第八列的薄膜晶體管的源極分別連接至第一、第二的、第四、第三、第六、第五、第七及第八條數(shù)據(jù)線上,第三行中的第一、第四、第六及第七列薄膜晶體管的柵極連接至第二條柵極線,第三行中的第二、第三、第五及第八列薄膜晶體管的柵極連接至第三條柵極線;第四行中的第一至第八列的薄膜晶體管的源極分別連接至第二、第一、第三、第四、第五、第六、第八及第七條數(shù)據(jù)線上,第四行中的第一、第四、第六及第七列薄膜晶體管的柵極連接至第四條柵極線,第四行中的第二、第三、第五及第八列薄膜晶體管的柵極連接至第五條柵極線。
其中,所述驅(qū)動控制電路包括:
柵極驅(qū)動器,設(shè)置于所述液晶顯示面板的一側(cè),且耦接在所述液晶顯示面板的所有所述柵極線,用以序列提供掃描信號;
源極驅(qū)動器,耦接所述液晶顯示面板的所有數(shù)據(jù)線,用以提供多個顯示數(shù)據(jù);以及
時序控制器,耦接并控制所述柵極驅(qū)動器及源極驅(qū)動器。
本發(fā)明的陣列基板布線結(jié)構(gòu),所述陣列基板布線結(jié)構(gòu)包括若干布線單元,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元包括從左到右排布的第一至第八條數(shù)據(jù)線、依次從上到下排布的第一至第五條柵極線,及以4×8矩陣形式排布的薄膜晶體管,所述第一及第二條數(shù)據(jù)線形成第一組數(shù)據(jù)線,所述第三及第四條數(shù)據(jù)線形成第二組數(shù)據(jù)線,所述第五及第六條數(shù)據(jù)線形成第三組數(shù)據(jù)線,所述第七及第八條數(shù)據(jù)線形成第四組數(shù)據(jù)線,所述第一、第四、第六及第七條數(shù)據(jù)線為第一數(shù)據(jù)線,所述第二、第三、第五及第八條數(shù)據(jù)線為第二數(shù)據(jù)線,且所述第一數(shù)據(jù)線的極性與所述第二數(shù)據(jù)線的極性相反,每組數(shù)據(jù)線對應(yīng)兩列薄膜晶體管形成一組列,所述第一數(shù)據(jù)線連接相應(yīng)組列中的奇數(shù)行奇數(shù)列及偶數(shù)行偶數(shù)列的薄膜晶體管的源極,所述第二數(shù)據(jù)線連接相應(yīng)組列中的奇數(shù)行偶數(shù)列及偶數(shù)行奇數(shù)列的薄膜晶體管的源極,第二、第四條柵極線連接位于第一數(shù)據(jù)線一側(cè)的相鄰行的兩個薄膜晶體管的柵極,第一、第三及第五條柵極線連接位于第二數(shù)據(jù)線一側(cè)的相鄰行的兩個薄膜晶體管的柵極,以使得所述薄膜晶體管矩陣對應(yīng)的像素矩陣中的每一個像素的極性與任意相鄰的像素的極性相反。因此,本發(fā)明實現(xiàn)了點反轉(zhuǎn),提高了液晶顯示面板的顯示畫面的品質(zhì)。另外,從第一條柵極線依次開啟到最后一條柵極線為一個周期,在一個周期內(nèi),所有數(shù)據(jù)線的極性不變,從而減少了數(shù)據(jù)線的極性切換頻率,進(jìn)而降低了驅(qū)動數(shù)據(jù)線的驅(qū)動芯片的驅(qū)動功耗。
附圖說明
為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
圖1為本發(fā)明第一方案實施例提供的陣列基板布線結(jié)構(gòu)的示意圖。
圖2為圖1中的布線單元的示意圖。
圖3為布線單元對應(yīng)的像素單元的極性效果圖。
圖4為布線單元中的數(shù)據(jù)線極性切換后的布線單元的示意圖。
圖5為圖4的布線單元對應(yīng)的像素單元的極性效果圖。
圖6為本發(fā)明第二方案實施例提供的液晶顯示面板的示意圖。
圖7為本發(fā)明第三方案實施例提供的液晶顯示器的框圖。
具體實施方式
下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例?;诒景l(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本發(fā)明保護(hù)的范圍。
請參閱圖1及圖2,本發(fā)明第一方案實施例提供了一種陣列基板布線結(jié)構(gòu)100。所述陣列基板布線結(jié)構(gòu)100應(yīng)用于液晶顯示面板中。所述陣列基板布線結(jié)構(gòu)100包括若干布線單元200,所述若干布線單元200從左到右從上到下依次排布設(shè)置。其中,每一布線單元200包括依次從左到右排布的第一至第八條數(shù)據(jù)線D1-D8、依次從上到下排布的第一至第五條柵極線G1-G5,及以4×8矩陣形式排布的薄膜晶體管30。所述第一及第二條數(shù)據(jù)線D1及D2形成第一組數(shù)據(jù)線10,所述第三及第四條數(shù)據(jù)線D3及D4形成第二組數(shù)據(jù)線10。所述第五及第六條數(shù)據(jù)線D5及D6形成第三組數(shù)據(jù)線10,所述第七及第八條數(shù)據(jù)線D7及D8形成第四組數(shù)據(jù)線10,所述第一、第四、第六及第七條數(shù)據(jù)線D1、D4、D6及D7為第一數(shù)據(jù)線11。所述第二、第三、第五及第八條數(shù)據(jù)線D2、D3、D5及D8為第二數(shù)據(jù)線12,且所述第一數(shù)據(jù)線11與所述第二數(shù)據(jù)線12的極性相反。每組數(shù)據(jù)線10對應(yīng)兩列薄膜晶體管形成一組列40。所述第一數(shù)據(jù)線11連接相應(yīng)組列40中的奇數(shù)行奇數(shù)列及偶數(shù)行偶數(shù)列的薄膜晶體管30的源極。所述第二數(shù)據(jù)線12連接相應(yīng)組列中的奇數(shù)行偶數(shù)列及偶數(shù)行奇數(shù)列的薄膜晶體管30的源極。第二、第四條柵極線G2、G4連接位于第一數(shù)據(jù)線11一側(cè)的相鄰行的兩個薄膜晶體管30的柵極。第一、第三及第五條柵極線G1、G3、G5連接位于第二數(shù)據(jù)線12一側(cè)的相鄰行的兩個薄膜晶體管30的柵極,以使得所述薄膜晶體管矩陣對應(yīng)的像素矩陣中的每一個像素的極性與任意相鄰的像素的極性相反。其中,所述陣列基板布線結(jié)構(gòu)的柵極線30從第一條柵極線G1依次開啟到第N條柵極線Gn為一個周期,在一個周期內(nèi),所有數(shù)據(jù)線的極性不變。
需要說明的是,所述柵極線30用于控制所述薄膜晶體管30的啟閉。所述第一及第二數(shù)據(jù)線11及12用于在相應(yīng)的薄膜晶體管30開啟后對薄膜晶體管30進(jìn)行充電。當(dāng)對薄膜晶體管30進(jìn)行充電數(shù)據(jù)線輸出正電壓信號時,所述薄膜晶體管30對應(yīng)的像素的極性為正。當(dāng)對薄膜晶體管30進(jìn)行充電數(shù)據(jù)線輸出負(fù)電壓信號時,所述薄膜晶體管30對應(yīng)的像素的極性為負(fù)。
在本實施例中,所述第一數(shù)據(jù)線11連接相應(yīng)組列40中的奇數(shù)行奇數(shù)列及偶數(shù)行偶數(shù)列的薄膜晶體管30的源極。所述第二數(shù)據(jù)線12連接相應(yīng)組列中的奇數(shù)行偶數(shù)列及偶數(shù)行奇數(shù)列的薄膜晶體管30的源極。第二、第四條柵極線G2、G4連接位于第一數(shù)據(jù)線11一側(cè)的相鄰行的兩個薄膜晶體管30的柵極。第一、第三及第五條柵極線G1、G3、G5連接位于第二數(shù)據(jù)線12一側(cè)的相鄰行的兩個薄膜晶體管30的柵極,以使得所述薄膜晶體管矩陣對應(yīng)的像素矩陣中的每一個像素的極性與任意相鄰的像素的極性相反。因此,本發(fā)明實現(xiàn)了點反轉(zhuǎn),提高了液晶顯示面板的顯示畫面的品質(zhì)。另外,從第一條柵極線G1依次開啟到第N條柵極線Gn為一個周期,在一個周期內(nèi),所有組數(shù)據(jù)線的極性不變,從而減少了數(shù)據(jù)線的極性切換頻率,進(jìn)而降低了驅(qū)動數(shù)據(jù)線的驅(qū)動芯片的驅(qū)動功耗。
在本實施例中,所述第一極性為正極。所述第二極性為負(fù)極。在其他實施例中,所述第一極性也可以為負(fù)極,所述第二極性也可以為正極。即所有數(shù)據(jù)線的極性進(jìn)行切換后,所述像素矩陣中的每一個像素的極性與任意相鄰的像素的極性仍然相反,因此,所有數(shù)據(jù)線的極性切換不會出現(xiàn)閃爍現(xiàn)象,不會影響液晶顯示面板的顯示畫面的品質(zhì)。
具體地,第一行中的第一至第八列的薄膜晶體管30的源極分別連接至第一、第二、第四、第三、第六、第五、第七及第八條數(shù)據(jù)線D1、D2、D4、D3、D6、D5、D7及D8上。第一行中的第一、第四、第六及第七列薄膜晶體管30的柵極連接至第二條柵極線G2。第一行中的第二、第三、第五及第八列薄膜晶體管30的柵極連接至第一條柵極線G1。第二行中的第一至第八列的薄膜晶體管30的源極分別連接至第二、第一、第三、第四、第五、第六、第八及第七條數(shù)據(jù)線D2、D1、D3、D4、D5、D6、D8及D7上。第二行中的第一、第四、第六及第七列薄膜晶體管30的柵極連接至第二條柵極線G2。第二行中的第二、第三、第五及第八列薄膜晶體管30的柵極連接至第三條柵極線G3。第三行中的第一至第八列的薄膜晶體管30的源極分別連接至第一、第二的、第四、第三、第六、第五、第七及第八條數(shù)據(jù)線D1、D2、D4、D3、D6、D5、D7及D8上。第三行中的第一、第四、第六及第七列薄膜晶體管30的柵極連接至第二條柵極線G2。第三行中的第二、第三、第五及第八列的薄膜晶體管30的柵極連接至第三條柵極線G3;第四行中的第一至第八列的薄膜晶體管30的源極分別連接至第二、第一、第三、第四、第五、第六、第八及第七條數(shù)據(jù)線D2、D1、D3、D4、D5、D6、D8及D7上。第四行中的第一、第四、第六及第七列薄膜晶體管30的柵極連接至第四條柵極線G4。第四行中的第二、第三、第五及第八列薄膜晶體管30的柵極連接至第五條柵極線G5。
在本實施例中,布線單元200在液晶顯示面板的源極驅(qū)動器及柵極驅(qū)動器的驅(qū)動下,使得所述薄膜晶體管矩陣對應(yīng)的像素矩陣中的每一個像素的極性與任意相鄰的像素的極性相反。因此,本發(fā)明實現(xiàn)了點反轉(zhuǎn)(參閱圖3),提高了液晶顯示面板的顯示畫面的品質(zhì)。另外,從第一條柵極線30依次開啟到第N條柵極線為一個周期,在一個周期內(nèi),所述M組數(shù)據(jù)線的極性不變,從而減少了數(shù)據(jù)線的極性切換頻率,進(jìn)而降低了驅(qū)動M組數(shù)據(jù)線的驅(qū)動芯片的驅(qū)動功耗。
在本實施例中,所述第一極性為正極,所述第二極性為負(fù)極。在其他實施方式中,所述數(shù)據(jù)線的極性可以進(jìn)行切換,如第一極性為負(fù)極,所述第二極性為正極,本發(fā)明仍然可以實現(xiàn)點反轉(zhuǎn)(如圖4及圖5)。反轉(zhuǎn)的原理與本實施例中的反轉(zhuǎn)原理相同。
請參閱圖6,本發(fā)明第二方案提供一種液晶顯示面板400。所述液晶顯示面板400包括若干布線單元,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元200包括依次從左到右排布的第一至第八條數(shù)據(jù)線D1-D8、依次從上到下排布的第一至第五條柵極線G1-G5,及以4×8矩陣形式排布的薄膜晶體管30。
像素陣列,所述像素陣列包括若干像素單元,每一像素單元以4×8矩陣形式進(jìn)行排布。所述像素單元50從左到右從上到下依次排布,且對應(yīng)相應(yīng)的薄膜晶體管矩陣。
所述第一及第二條數(shù)據(jù)線D1及D2形成第一組數(shù)據(jù)線10,所述第三及第四條數(shù)據(jù)線D3及D4形成第二組數(shù)據(jù)線10。所述第五及第六條數(shù)據(jù)線D5及D6形成第三組數(shù)據(jù)線10,所述第七及第八條數(shù)據(jù)線D7及D8形成第四組數(shù)據(jù)線10,所述第一、第四、第六及第七條數(shù)據(jù)線D1、D4、D6及D7為第一數(shù)據(jù)線11。所述第二、第三、第五及第八條數(shù)據(jù)線D2、D3、D5及D8為第二數(shù)據(jù)線12,且所述第一數(shù)據(jù)線11與所述第二數(shù)據(jù)線12的極性相反。每組數(shù)據(jù)線10對應(yīng)兩列薄膜晶體管形成一組列40。所述第一數(shù)據(jù)線11連接相應(yīng)組列40中的奇數(shù)行奇數(shù)列及偶數(shù)行偶數(shù)列的薄膜晶體管30的源極。所述第二數(shù)據(jù)線12連接相應(yīng)組列中的奇數(shù)行偶數(shù)列及偶數(shù)行奇數(shù)列的薄膜晶體管30的源極。第二、第四條柵極線G2、G4連接位于第一數(shù)據(jù)線11一側(cè)的相鄰行的兩個薄膜晶體管30的柵極。第一、第三及第五條柵極線G1、G3、G5連接位于第二數(shù)據(jù)線12一側(cè)的相鄰行的兩個薄膜晶體管30的柵極,以使得所述薄膜晶體管矩陣對應(yīng)的像素矩陣中的每一個像素的極性與任意相鄰的像素的極性相反。其中,所述陣列基板布線結(jié)構(gòu)的柵極線30從第一條柵極線G1依次開啟到第N條柵極線Gn為一個周期,在一個周期內(nèi),所有數(shù)據(jù)線的極性不變。
需要說明的是,所述柵極線30用于控制所述薄膜晶體管30的啟閉。所述第一及第二數(shù)據(jù)線11及12用于在相應(yīng)的薄膜晶體管30開啟后對薄膜晶體管30進(jìn)行充電。當(dāng)對薄膜晶體管30進(jìn)行充電數(shù)據(jù)線輸出正電壓信號時,所述薄膜晶體管30對應(yīng)的像素的極性為正。當(dāng)對薄膜晶體管30進(jìn)行充電數(shù)據(jù)線輸出負(fù)電壓信號時,所述薄膜晶體管30對應(yīng)的像素的極性為負(fù)。
在本實施例中,所述第一數(shù)據(jù)線11連接相應(yīng)組列40中的奇數(shù)行奇數(shù)列及偶數(shù)行偶數(shù)列的薄膜晶體管30的源極。所述第二數(shù)據(jù)線12連接相應(yīng)組列中的奇數(shù)行偶數(shù)列及偶數(shù)行奇數(shù)列的薄膜晶體管30的源極。第二、第四條柵極線G2、G4連接位于第一數(shù)據(jù)線11一側(cè)的相鄰行的兩個薄膜晶體管30的柵極。第一、第三及第五條柵極線G1、G3、G5連接位于第二數(shù)據(jù)線12一側(cè)的相鄰行的兩個薄膜晶體管30的柵極,以使得所述薄膜晶體管矩陣對應(yīng)的像素矩陣中的每一個像素的極性與任意相鄰的像素的極性相反。因此,本發(fā)明實現(xiàn)了點反轉(zhuǎn),提高了液晶顯示面板的顯示畫面的品質(zhì)。另外,從第一條柵極線G1依次開啟到第N條柵極線Gn為一個周期,在一個周期內(nèi),所有組數(shù)據(jù)線的極性不變,從而減少了數(shù)據(jù)線的極性切換頻率,進(jìn)而降低了驅(qū)動數(shù)據(jù)線的驅(qū)動芯片的驅(qū)動功耗,故本發(fā)明降低了液晶顯示面板400的功耗。
請參閱圖7,本發(fā)明第三方案提供一種液晶顯示器500。所述液晶顯示器包括液晶顯示面板400、背光模塊510及驅(qū)動控制電路520。所述背光模塊510用于提供所述液晶顯示面板400所需的光線。所述液晶顯示面板為上述第二方案提供的液晶顯示面板400。由于所述液晶顯示面板400已在上述第二方案實施例中進(jìn)行了詳細(xì)的描述,故在此不再贅述。所述驅(qū)動控制電路520用于控制所述像素陣列。
進(jìn)一步地,所述驅(qū)動控制電路520還包括柵極驅(qū)動器、源極驅(qū)動器及時序控制器。所述柵極驅(qū)動器設(shè)置于所述液晶顯示面板的一側(cè),且耦接在所述液晶顯示面板的所有所述柵極線,用以序列提供掃描信號。所述源極驅(qū)動器耦接所述液晶顯示面板的所有數(shù)據(jù)線,用以提供多個顯示數(shù)據(jù)。所述時序控制器耦接并控制所述柵極驅(qū)動器及源極驅(qū)動器。
在本實施例中,所述液晶顯示器的每組數(shù)據(jù)線10包括第一數(shù)據(jù)線11及第二數(shù)據(jù)線12,所述第一數(shù)據(jù)線11及所述第二數(shù)據(jù)線12的極性相反。每組數(shù)據(jù)線10對應(yīng)兩列薄膜晶體管形成一組列40。所述第一數(shù)據(jù)線11連接相應(yīng)組列40中的奇數(shù)行奇數(shù)列及偶數(shù)行偶數(shù)列的薄膜晶體管30的源極。所述第二數(shù)據(jù)線12連接相應(yīng)組列中的奇數(shù)行偶數(shù)列及偶數(shù)行奇數(shù)列的薄膜晶體管30的源極。第二、第四條柵極線G2、G4連接位于第一數(shù)據(jù)線11一側(cè)的相鄰行的兩個薄膜晶體管30的柵極。第一、第三及第五條柵極線G1、G3、G5連接位于第二數(shù)據(jù)線12一側(cè)的相鄰行的兩個薄膜晶體管30的柵極,以使得所述薄膜晶體管矩陣對應(yīng)的像素矩陣中的每一個像素的極性與任意相鄰的像素的極性相反。因此,本發(fā)明實現(xiàn)了點反轉(zhuǎn),提高了液晶顯示面板400的顯示畫面的品質(zhì)。另外,另外,從第一條柵極線G1依次開啟到第N條柵極線Gn為一個周期,在一個周期內(nèi),所有組數(shù)據(jù)線的極性不變,從而減少了數(shù)據(jù)線的極性切換頻率,進(jìn)而降低了驅(qū)動數(shù)據(jù)線的驅(qū)動芯片的驅(qū)動功耗,,故本發(fā)明降低了液晶顯示面板400的功耗,即降低了所述液晶顯示器500的功耗。
以上所揭露的僅為本發(fā)明一種較佳實施例而已,當(dāng)然不能以此來限定本發(fā)明之權(quán)利范圍,本領(lǐng)域普通技術(shù)人員可以理解實現(xiàn)上述實施例的全部或部分流程,并依本發(fā)明權(quán)利要求所作的等同變化,仍屬于發(fā)明所涵蓋的范圍。