技術(shù)總結(jié)
本發(fā)明的實(shí)施例從模擬斬波電路消除高帶寬緩沖器。在一些具體的實(shí)施例中,緩沖器可由基于比較器的環(huán)路替換,其用于應(yīng)用偏移校正,并實(shí)現(xiàn)比具有緩沖器的顯著較低功率的尖銳(最多為1ns)上升與下降時(shí)間的N位沉降性能。其它具體實(shí)施例包括過充電的電路組合基于比較器的環(huán)路或代替基于比較器的環(huán)路。仍然其他具體實(shí)施例包括電容器陣列代替單個(gè)大電容Clarge和利用解碼/切換電路,以選擇性地根據(jù)DAC輸入代碼耦合電容器中的一個(gè)到電路。重要的是,示例性實(shí)施例導(dǎo)致充電電容器到DAC輸出電壓所需的理論極限周圍的總功耗。
技術(shù)研發(fā)人員:A·文卡特施;A·K·迪克施特
受保護(hù)的技術(shù)使用者:亞德諾半導(dǎo)體集團(tuán)
文檔號(hào)碼:201610219147
技術(shù)研發(fā)日:2016.04.11
技術(shù)公布日:2016.12.21