控制時(shí)鐘信號(hào)CLK為“H”的期間反相,在控制時(shí)鐘信號(hào)CLK為“H”的期間結(jié)束時(shí)在控制時(shí)鐘信號(hào)CLK的上升沿被閂鎖電路27所保持,輸出驅(qū)動(dòng)器28在控制時(shí)鐘信號(hào)CLK的下一個(gè)周期的期間,輸出表不未檢測(cè)到磁的輸出信號(hào)VOUT。
[0025]接著,說明電源電壓VDD變動(dòng)時(shí)的磁性傳感器電路的動(dòng)作。
[0026]若電源電壓VDD變動(dòng),則放大電路12的輸出電壓GOUT通過經(jīng)由放大電路12的輸出晶體管的寄生電容的耦合發(fā)生變動(dòng),經(jīng)過一定期間恢復(fù)到規(guī)定的正常值。在此,電源變動(dòng)檢測(cè)電路25在檢測(cè)到電源電壓VDD的變動(dòng)時(shí)輸出“H”邏輯的信號(hào)DET。振蕩電路30在被輸入“H”邏輯的信號(hào)DET的期間,停止振蕩動(dòng)作。由于振蕩電路30停止振蕩動(dòng)作,在放大電路12的輸出電壓GOUT恢復(fù)到與施加磁通密度對(duì)應(yīng)的規(guī)定的正常值為止的期間,比較電路14繼續(xù)動(dòng)作,閂鎖電路27不進(jìn)行輸入數(shù)據(jù)的保持動(dòng)作。并且,在經(jīng)過一定時(shí)間后振蕩電路30開始振蕩動(dòng)作而輸出了控制時(shí)鐘信號(hào)CLK時(shí),正常的比較電路14的輸出電壓COUT被閂鎖電路27閂鎖,能夠輸出正確的輸出信號(hào)V0UT。
[0027]如以上說明,第I實(shí)施方式的磁性傳感器電路能夠防止電源電壓VDD的變動(dòng)造成的錯(cuò)誤輸出。
[0028]<第2實(shí)施方式>
圖2是示出第2實(shí)施方式的磁性傳感器電路的電路圖。
[0029]與第I實(shí)施方式的磁性傳感器電路的不同之處,是穩(wěn)壓器40和設(shè)有監(jiān)視它的電壓的內(nèi)部電源變動(dòng)檢測(cè)電路26。雖然未圖示,但本構(gòu)成中除了穩(wěn)壓器40外對(duì)電路的電源端子輸入內(nèi)部電源電壓VDDI。
[0030]圖5是示出穩(wěn)壓器40的一個(gè)例子的電路圖。穩(wěn)壓器40通過電源端子301、接地端子302、端子304?307、基準(zhǔn)電壓電路310、誤差放大器311、驅(qū)動(dòng)器312、用于生成反饋信號(hào)的電阻分壓電路313?316,構(gòu)成為正相放大器。端子301被輸入電源電壓VDD。端子302被輸入接地電壓VSS。端子303輸出基準(zhǔn)電壓。此外,端子304?307輸出電阻分壓電路313?316的各自電壓。
[0031]圖6是示出內(nèi)部電源變動(dòng)檢測(cè)電路26的一個(gè)例子的電路圖。
[0032]內(nèi)部電源變動(dòng)檢測(cè)電路26由輸入端子401?403、比較電路404及405、OR門電路408、輸出端子409構(gòu)成。
[0033]比較電路404的非反相輸入端子與輸入端子401連接,反相輸入端子與輸入端子403連接。比較電路405的非反相輸入端子與輸入端子403連接,反相輸入端子與輸入端子402連接。OR門電路408的輸入端子與比較電路404、405的輸出端子連接,輸出端子與輸出端子409連接。
[0034]輸入端子403與端子303連接,被輸入基準(zhǔn)電壓。輸入端子401和402與端子304?307的任一個(gè)連接,并被輸入反饋電壓的任一個(gè)。例如,端子401與端子307連接,端子402與端子306連接。
[0035]接著,對(duì)第2實(shí)施方式的磁性傳感器電路的動(dòng)作進(jìn)行說明。
[0036]在電源電壓VDD急劇上升的情況下,隨著端子304的內(nèi)部電源電壓的上升,反饋電壓上升,當(dāng)端子307的低電平側(cè)的反饋電壓超過基準(zhǔn)電壓時(shí),比較電路404輸出“H”邏輯的信號(hào)。此外,在電源電壓急劇下降的情況下,隨著內(nèi)部電源電壓的下降,反饋電壓下降,當(dāng)端子306的高電平側(cè)的反饋電壓低于基準(zhǔn)電壓時(shí),比較電路405輸出“H”邏輯的信號(hào)。因而,對(duì)于電源電壓的變動(dòng),經(jīng)由OR電路408,比較電路404或比較電路405的哪一個(gè)將“H”邏輯的信號(hào)作為信號(hào)DET向輸出端子409輸出。因而,振蕩電路30能夠進(jìn)行與第I實(shí)施方式同樣的動(dòng)作。
[0037]再者,信號(hào)DET的脈沖寬度,既可為能夠充分地覆蓋為恢復(fù)放大電路12的輸出電壓GOUT所需要的時(shí)間的固定時(shí)間,也可為能夠充分地覆蓋穩(wěn)壓器40生成的內(nèi)部電源電壓的恢復(fù)時(shí)間的固定時(shí)間,又可為根據(jù)內(nèi)部電源電壓變動(dòng)幅度及電源變動(dòng)變化率設(shè)定的時(shí)間。
[0038]此外,僅使用比較電路404和405中任意一個(gè),以只檢測(cè)應(yīng)用上設(shè)想的正負(fù)哪一個(gè)的單一極性的電源電壓變動(dòng)也可。
[0039]此外,在本實(shí)施方式中示出的電路構(gòu)成為一個(gè)例子,穩(wěn)壓器40和內(nèi)部電源變動(dòng)檢測(cè)電路26并不限定于此。示出在使用穩(wěn)壓器的情況下通過檢測(cè)內(nèi)部電源電壓的變動(dòng)能夠?qū)崿F(xiàn)誤輸出的防止。
[0040]〈第3實(shí)施方式〉
圖3是示出第3實(shí)施方式的磁性傳感器電路的電路圖。
[0041]第3實(shí)施方式的磁性傳感器電路具備電源變動(dòng)檢測(cè)電路25、穩(wěn)壓器40、和內(nèi)部電源變動(dòng)檢測(cè)電路26。
[0042]第3實(shí)施方式的磁性傳感器電路,在電源變動(dòng)檢測(cè)電路25和內(nèi)部電源變動(dòng)檢測(cè)電路26的任一個(gè)因隨機(jī)缺陷或特性偏差而功能不充分的情況下也能互補(bǔ),并且能夠更加可靠地防止誤檢測(cè)、誤解除脈沖輸出。此外,在因穩(wěn)壓器40的制造偏差而對(duì)于電源電壓變動(dòng)的內(nèi)部電源電壓變動(dòng)大的情況下,也通過內(nèi)部電源變動(dòng)檢測(cè)電路26能夠更加可靠地防止誤檢測(cè)、解除脈沖輸出。
[0043]再者,在本發(fā)明的磁性傳感器電路的說明中,舉出具體的電路例進(jìn)行了說明,但未必被限制在該構(gòu)成或開關(guān)控制定時(shí)。在不脫離權(quán)利要求的范圍內(nèi)可進(jìn)行各種變更。
[0044]例如,穩(wěn)壓器40中誤差放大器也可為多級(jí)放大器,內(nèi)部電源電壓驅(qū)動(dòng)用驅(qū)動(dòng)器也可為PMOS驅(qū)動(dòng)器。
[0045]此外,放大器12也可以構(gòu)成為從兩側(cè)的輸出端子能夠得到放大輸出的儀表放大器。
[0046]此外,比較電路14只要為適合通過反復(fù)采樣期間和比較期間進(jìn)行偏置取消的信號(hào)處理次序的構(gòu)成,就并不限定于該構(gòu)成。
[0047]此外,對(duì)于電源變動(dòng)檢測(cè)電路25及內(nèi)部電源變動(dòng)檢測(cè)電路26示出了一個(gè)構(gòu)成例,但進(jìn)行同樣的檢測(cè)動(dòng)作的其他電路構(gòu)成也可。
[0048]標(biāo)號(hào)說明
12放大電路;14比較電路;23磁電轉(zhuǎn)換元件;25電源變動(dòng)檢測(cè)電路;26內(nèi)部電源變動(dòng)檢測(cè)電路;27閂鎖電路;30振蕩電路;40穩(wěn)壓器。
【主權(quán)項(xiàng)】
1.一種磁性傳感器電路,其特征在于,包括: 磁電轉(zhuǎn)換元件; 開關(guān)組,用于切換所述磁電轉(zhuǎn)換元件的電流供給端子對(duì)及電壓輸出端子對(duì); 放大電路,對(duì)通過所述開關(guān)組得到的所述磁電轉(zhuǎn)換元件輸出的電壓進(jìn)行放大; 至少一個(gè)采樣電容,用于保持所述放大電路的輸出電壓并進(jìn)行偏置取消動(dòng)作; 振蕩電路,生成控制時(shí)鐘信號(hào); 基準(zhǔn)電壓電路,用于生成在與規(guī)定的施加磁通密度對(duì)應(yīng)的磁判定中使用的基準(zhǔn)電壓;比較電路,對(duì)于保持在所述采樣電容的與偏置取消后的施加磁通密度成比例的電壓和由所述基準(zhǔn)電壓電路生成的所述基準(zhǔn)電壓的大小關(guān)系進(jìn)行比較判定; 閂鎖電路,基于所述控制時(shí)鐘信號(hào)保持所述比較電路的輸出信號(hào); 輸出端子,基于所述R鎖電路的輸出邏輯向外部輸出磁性傳感器電路的輸出信號(hào);以及 電源變動(dòng)檢測(cè)電路,檢測(cè)電源電壓的變動(dòng)量超過規(guī)定量的情況,輸出檢測(cè)信號(hào), 所述振蕩電路根據(jù)所述電源變動(dòng)檢測(cè)電路輸出的所述檢測(cè)信號(hào),將振蕩動(dòng)作停止規(guī)定期間,將所述控制時(shí)鐘信號(hào)的輸出電壓維持規(guī)定時(shí)間,從而固定所述閂鎖電路的輸出邏輯。
2.一種磁性傳感器電路,其特征在于,包括: 磁電轉(zhuǎn)換元件; 開關(guān)組,用于切換所述磁電轉(zhuǎn)換元件的電流供給端子對(duì)及電壓輸出端子對(duì); 放大電路,對(duì)通過所述開關(guān)組得到的所述磁電轉(zhuǎn)換元件輸出的電壓進(jìn)行放大; 至少一個(gè)采樣電容,用于保持所述放大電路的輸出電壓并進(jìn)行偏置取消動(dòng)作; 振蕩電路,生成控制時(shí)鐘信號(hào); 基準(zhǔn)電壓電路,用于生成在與規(guī)定的施加磁通密度對(duì)應(yīng)的磁判定中使用的基準(zhǔn)電壓;比較電路,對(duì)于保持在所述采樣電容的與偏置取消后的施加磁通密度成比例的電壓和由所述基準(zhǔn)電壓電路生成的所述基準(zhǔn)電壓的大小關(guān)系進(jìn)行比較判定; 閂鎖電路,基于所述控制時(shí)鐘信號(hào)保持所述比較電路的輸出信號(hào); 輸出端子,基于所述R鎖電路的輸出邏輯向外部輸出磁性傳感器電路的輸出信號(hào); 穩(wěn)壓器,供給內(nèi)部電源電壓;以及 內(nèi)部電源變動(dòng)檢測(cè)電路,檢測(cè)所述內(nèi)部電源電壓的變動(dòng)量超過規(guī)定量的情況,輸出檢測(cè)信號(hào), 所述振蕩電路根據(jù)所述內(nèi)部電源變動(dòng)檢測(cè)電路輸出的所述檢測(cè)信號(hào),將振蕩動(dòng)作停止規(guī)定期間,將所述控制時(shí)鐘信號(hào)的輸出電壓維持規(guī)定時(shí)間,從而固定所述閂鎖電路的輸出邏輯。
【專利摘要】本發(fā)明提供防止動(dòng)作電源電壓范圍內(nèi)的電源電壓發(fā)生變動(dòng)時(shí)誤檢測(cè)/誤解除脈沖輸出并輸出所希望的檢測(cè)脈沖的磁性傳感器電路。構(gòu)成為具備檢測(cè)電源電壓或內(nèi)部電源電壓的變動(dòng)的檢測(cè)電路,基于檢測(cè)電路輸出的電源變動(dòng)檢測(cè)信號(hào),將振蕩電路輸出的控制時(shí)鐘信號(hào)的邏輯保持一定時(shí)間,決定輸出端子的輸出邏輯的閂鎖電路對(duì)比較電路的判定輸出不進(jìn)行閂鎖。
【IPC分類】G01D5-14
【公開號(hào)】CN104567947
【申請(qǐng)?zhí)枴緾N201410574022
【發(fā)明人】挽地友生, 村岡大介, 有山稔, 深井健太郎
【申請(qǐng)人】精工電子有限公司
【公開日】2015年4月29日
【申請(qǐng)日】2014年10月24日
【公告號(hào)】US20150115942