1.本實(shí)用新型涉及一種機(jī)上測(cè)試系統(tǒng),具體是一種機(jī)載電子時(shí)鐘測(cè)試設(shè)備。
背景技術(shù):2.機(jī)載電子時(shí)鐘是安裝在飛機(jī)駕駛艙內(nèi),用于給飛行員提供utc時(shí)間,并通過arinc429 通信向機(jī)載系統(tǒng)提供utc時(shí)間,由于原廠技術(shù)封鎖,對(duì)項(xiàng)目的技術(shù)參數(shù)需要測(cè)定,需要分析項(xiàng)目的工作原理,自行制造實(shí)驗(yàn)設(shè)備,對(duì)其進(jìn)行參數(shù)的測(cè)定具有部件維修周期長、測(cè)試繁瑣等問題,而這些問題導(dǎo)致了航空公司飛機(jī)的延誤、服務(wù)質(zhì)量的下降,直接影響到航空公司的經(jīng)濟(jì)效益。
技術(shù)實(shí)現(xiàn)要素:3.本實(shí)用新型的目的在于提供一種機(jī)載電子時(shí)鐘測(cè)試設(shè)備,以解決上述背景技術(shù)中提出的問題。
4.為實(shí)現(xiàn)上述目的,本實(shí)用新型提供如下技術(shù)方案:
5.一種機(jī)載電子時(shí)鐘測(cè)試設(shè)備,包括待測(cè)電子時(shí)鐘,所述待測(cè)電子時(shí)鐘連接電源模塊,所述待測(cè)電子時(shí)鐘通過數(shù)據(jù)通訊模塊連接數(shù)據(jù)采集模塊和控制模塊,所述數(shù)據(jù)采集模塊連接電腦終端。
6.作為本實(shí)用新型進(jìn)一步的方案:所述電源模塊采用直流電源,所述直流電源的型號(hào)采用的是dh1718e-5。
7.作為本實(shí)用新型再進(jìn)一步的方案:所述電源模塊包括變壓器tr1,所述變壓器tr1連接交流電220v和接地端,所述變壓器tr1的輸出1端連接二極管d28和二極管d26,所述二極管d26的另一端連接二極管d29、電容c25、電容c27、芯片u7的1端和芯片u10的 1端,所述二極管d29的另一端連接二極管d27和變壓器tr1的3輸出端,所述二極管d27 的另一端連接二極管d28的另一端,所述電容c25的另一端連接電容c26、電容c27的另一端、電容c28、芯片u7的2引腳、芯片u8的1引腳、芯片u10的2引腳、電容c29、電容c30、電容c33、電容c34、二極管d32、電容c31、電容c32、二極管d30、二極管d31、所述變壓器的2輸出端和接地端,所述芯片u7的3引腳連接電容c29的另一端、電容c31的另一端、二極管d30的另一端和12v直流電源端輸出端,所述芯片u10的3引腳連接電容c33的另一端、電容c34的另一端、二極管d32的另一端和5v直流電源端輸出端,所述二極管d28的另一端連接芯片u8的2引腳、電容c26的另一端和電容c28的另一端,所述芯片u8的3引腳連接電容c30的另一端、電容c32的另一端、二極管d31的另一端和-12v直流電源端輸出。
8.作為本實(shí)用新型再進(jìn)一步的方案:所述通訊模塊包括芯片u2,所述芯片u2的1引腳和3引腳連接電容c1,所述芯片u2的4引腳和5引腳連接電容c2,所述芯片u2的10引腳連接輸出模塊output的3引腳和二極管rxd,所述二極管rxd的另一端連接電阻r3,所述芯片u2的9引腳連接輸出模塊output的2引腳和二極管txd,所述二極管txd的另一端連接電阻r2,所述電阻r2和電阻r3的另一端連接電源vcc端,所述芯片u2的16引腳連接電容c3、電容c5、電容
c6、電阻r1、電源vcc端和芯片j13,所述電容c3的另一端連接芯片u2的2引腳,所述電容c5的另一端接地,所述電容c6的另一端接地,所述電阻r1的另一端連接二極管pwr,所述二極管pwr的另一端接地,所述芯片j13的2引腳和3引腳接地,所述芯片u2的6引腳連接電容c4,所述電容c4的另一端連接芯片u2的 15引腳和接地端,所述芯片u2的7引腳連接模塊j8的2引腳,所述芯片u2的8引腳連接模塊j8的3引腳,所述模塊j8的5引腳接地。
9.作為本實(shí)用新型再進(jìn)一步的方案:所述控制模塊包括三極管q1、三極管q2、三極管 q3、三極管q4、三極管q5、三極管q6、開關(guān)k1和開關(guān)k3,所述三極管q1的集電極連接二極管d1和繼電器1,所述二極管d1的另一端連接繼電器1的另一端、28v輸出引腳、繼電器2、二極管d2、繼電器3、二極管d4、開關(guān)k2、二極管d3和繼電器4,所述繼電器2的另一端連接二極管d2的另一端和三極管q2的集電極,所述三極管q2的基極連接電阻r2,所述電阻r2的另一端連接電阻r1和s1輸出引腳,所述電阻r1的另一端連接三極管q1的基極,所述三極管q1的發(fā)射極接地,所述三極管q2的發(fā)射極接地,所述二極管d4的另一端連接繼電器3的另一端和三極管q4的集電極,所述三極管q4的發(fā)射極接地,所述三極管q4的基極連接電阻r4,所述電阻r4的另一端連接s4輸出引腳,所述開關(guān)k2的另一端連接開關(guān)k4和y輸出引腳,所述開關(guān)k4的另一端連接v輸出引腳,所述二極管d3的另一端連接繼電器4和三極管q6的集電極,所述三極管q6的發(fā)射極接地,所述三極管q6的基極連接電阻r6,所述電阻r6的另一端連接s2輸出引腳,所述開關(guān)k1 的一端連接5v直流引腳,所述開關(guān)k1的另一端連接k引腳和l引腳,所述三極管q3的基極連接電阻r3,所述電阻r3的另一端連接s5引腳,所述三極管q1的發(fā)射極接地,所述三極管q3的集電極連接p引腳,所述開關(guān)k3連接a引腳和c引腳。
10.作為本實(shí)用新型再進(jìn)一步的方案:所述數(shù)據(jù)采集模塊包括芯片u6、芯片u7、芯片u8、芯片u5和芯片u4,所述芯片u6采用的型號(hào)是ncu123lxxanx,所述芯片u4的型號(hào)是 lt16147,所述芯片u5的型號(hào)是mc14043bd,所述芯片u8的型號(hào)是adm3251e,所述芯片 u7的型號(hào)是max232acse。
11.與現(xiàn)有技術(shù)相比,本實(shí)用新型的有益效果是:本技術(shù)通過采用通訊模塊實(shí)現(xiàn)上位機(jī)和信號(hào)數(shù)據(jù)的相互通訊,本技術(shù)通過采用控制模塊和數(shù)據(jù)采集模塊實(shí)現(xiàn)利用上位機(jī)發(fā)送控制信號(hào)到達(dá)控制模塊實(shí)現(xiàn)信號(hào)的控制,能夠?qū)Σ考M(jìn)行維修,減短維修的時(shí)間和維修的費(fèi)用,保證航空公司的經(jīng)濟(jì)效益。
附圖說明
12.圖1為機(jī)載電子時(shí)鐘測(cè)試設(shè)備的測(cè)試系統(tǒng)示意圖。
13.圖2為機(jī)載電子時(shí)鐘測(cè)試設(shè)備中設(shè)備的示意圖。
14.圖3為機(jī)載電子時(shí)鐘測(cè)試設(shè)備中控制面板示意圖。
15.圖4為機(jī)載電子時(shí)鐘測(cè)試設(shè)備中電源模塊電路圖。
16.圖5為機(jī)載電子時(shí)鐘測(cè)試設(shè)備中通訊模塊電路圖。
17.圖6為機(jī)載電子時(shí)鐘測(cè)試設(shè)備中控制模塊電路圖。
18.圖7為機(jī)載電子時(shí)鐘測(cè)試設(shè)備中數(shù)據(jù)采集模塊電路圖。
19.圖8為機(jī)載電子時(shí)鐘測(cè)試設(shè)備中輸出電源模塊電路圖。
20.圖9為機(jī)載電子時(shí)鐘測(cè)試設(shè)備中數(shù)據(jù)輸入模塊電路圖。
21.圖10為機(jī)載電子時(shí)鐘測(cè)試設(shè)備中數(shù)據(jù)輸出模塊一電路圖。
轉(zhuǎn)ttl模塊來完成,由原來的rs232
±
15v電平轉(zhuǎn)換為上位機(jī)ttl5v電平,上位機(jī)與rs232 信號(hào)數(shù)據(jù)的相互通訊;
34.所述通訊模塊包括芯片u2,所述芯片u2的1引腳和3引腳連接電容c1,所述芯片u2 的4引腳和5引腳連接電容c2,所述芯片u2的10引腳連接輸出模塊output的3引腳和二極管rxd,所述二極管rxd的另一端連接電阻r3,所述芯片u2的9引腳連接輸出模塊 output的2引腳和二極管txd,所述二極管txd的另一端連接電阻r2,所述電阻r2和電阻r3的另一端連接電源vcc端,所述芯片u2的16引腳連接電容c3、電容c5、電容c6、電阻r1、電源vcc端和芯片j13,所述電容c3的另一端連接芯片u2的2引腳,所述電容 c5的另一端接地,所述電容c6的另一端接地,所述電阻r1的另一端連接二極管pwr,所述二極管pwr的另一端接地,所述芯片j13的2引腳和3引腳接地,所述芯片u2的6引腳連接電容c4,所述電容c4的另一端連接芯片u2的15引腳和接地端,所述芯片u2的7 引腳連接模塊j8的2引腳,所述芯片u2的8引腳連接模塊j8的3引腳,所述模塊j8的 5引腳接地。
35.作為本技術(shù)的進(jìn)一步實(shí)施例,請(qǐng)參閱圖1、圖2、圖3和圖6,通過atmega16微控制器的數(shù)字信號(hào)接口通過繼電器充分控制離散電源信號(hào)的接通與斷開。如s1鏈路控制,當(dāng) s1信號(hào)為高電平時(shí),使q1輸出低電平,k1導(dǎo)通,從而使k,l接通5vac.當(dāng)s1為低電平時(shí), q1無電平輸出,k1斷開,從而使k,l斷開5vac。其余鏈路控制功能類似;
36.所述控制模塊包括三極管q1、三極管q2、三極管q3、三極管q4、三極管q5、三極管 q6、開關(guān)k1和開關(guān)k3,所述三極管q1的集電極連接二極管d1和繼電器1,所述二極管 d1的另一端連接繼電器1的另一端、28v輸出引腳、繼電器2、二極管d2、繼電器3、二極管d4、開關(guān)k2、二極管d3和繼電器4,所述繼電器2的另一端連接二極管d2的另一端和三極管q2的集電極,所述三極管q2的基極連接電阻r2,所述電阻r2的另一端連接電阻r1和s1輸出引腳,所述電阻r1的另一端連接三極管q1的基極,所述三極管q1的發(fā)射極接地,所述三極管q2的發(fā)射極接地,所述二極管d4的另一端連接繼電器3的另一端和三極管q4的集電極,所述三極管q4的發(fā)射極接地,所述三極管q4的基極連接電阻r4,所述電阻r4的另一端連接s4輸出引腳,所述開關(guān)k2的另一端連接開關(guān)k4和y輸出引腳,所述開關(guān)k4的另一端連接v輸出引腳,所述二極管d3的另一端連接繼電器4和三極管q6 的集電極,所述三極管q6的發(fā)射極接地,所述三極管q6的基極連接電阻r6,所述電阻 r6的另一端連接s2輸出引腳,所述開關(guān)k1的一端連接5v直流引腳,所述開關(guān)k1的另一端連接k引腳和l引腳,所述三極管q3的基極連接電阻r3,所述電阻r3的另一端連接 s5引腳,所述三極管q1的發(fā)射極接地,所述三極管q3的集電極連接p引腳,所述開關(guān) k3連接a引腳和c引腳。
37.作為本技術(shù)的進(jìn)一步實(shí)施例,請(qǐng)參閱圖1、圖2和圖7,所述數(shù)據(jù)采集模塊包括芯片 u6、芯片u7、芯片u8、芯片u5和芯片u4,所述芯片u6采用的型號(hào)是ncu123lxxanx,所述芯片u4的型號(hào)是lt16147,所述芯片u5的型號(hào)是mc14043bd,所述芯片u8的型號(hào)是 adm3251e,所述芯片u7的型號(hào)是max232acse。
38.作為本技術(shù)的進(jìn)一步實(shí)施例,請(qǐng)參閱圖1、圖2、圖7和圖8,所述數(shù)據(jù)采集模塊包括數(shù)據(jù)收發(fā)器,其中數(shù)據(jù)收發(fā)器包括輸出電源模塊、數(shù)據(jù)輸入模塊、數(shù)據(jù)輸出模塊、數(shù)據(jù)處理模塊和232連接模塊,所述單片機(jī)模塊包括8個(gè)移位寄存器74hc595;
39.p1連接器是輸入和輸出信號(hào)的端口,此模塊分別提供了兩組輸入ch1/2(in)和兩組輸出ch1/2(out)通道。u1芯片為四通道電壓比較芯片,將輸入的ch1/2(in)的信號(hào)從模擬
信號(hào)轉(zhuǎn)換成二進(jìn)制的數(shù)字信號(hào),其中一路接入u3芯片,u3芯片為雙通道或門芯片,將兩路數(shù)字信號(hào)進(jìn)行或運(yùn)算,從而得到每個(gè)通道的時(shí)鐘信號(hào)。另一路接入u5芯片,u5芯片為四通道的rs鎖存器,其根據(jù)r,s腳的輸入信號(hào)得到一組新的二進(jìn)制代碼,這個(gè)就是轉(zhuǎn)化后的各通道輸入的二進(jìn)制數(shù)據(jù)。此二進(jìn)制數(shù)據(jù)輸入u6(32位微處理器),配合燒錄進(jìn)u6芯片中的軟件算法,u8(rs232收發(fā)器)芯片和u7(rs232轉(zhuǎn)換)芯片,將輸入二進(jìn)制數(shù)據(jù)轉(zhuǎn)換成rs232數(shù)據(jù)輸出,配合上位機(jī)程序翻譯成32位的arinc429數(shù)據(jù)。反之,上位機(jī)程序發(fā)送rs232數(shù)據(jù),由u8,u7,u6芯片將其轉(zhuǎn)換成二進(jìn)制數(shù)據(jù),傳輸給u2放大器,q1-q4 構(gòu)成推挽電路將模擬信號(hào)輸出ch1/2(out),d6,d7為雙向鉗位保護(hù)二極管。此外u4為電源芯片,主要功能是將電源模塊提供的5vdc電壓轉(zhuǎn)換成
±
12vdc電壓,供給通訊模塊各芯片使用。
40.所述輸出電源模塊包括芯片u4和封裝模塊p3,主要為429收發(fā)器產(chǎn)生
±
12v電源,輸入5v電源后通過lt1617變壓為
±
12v電源,即所述芯片u4的4引腳連接5v電源端、電容c7、芯片u4的5引腳和電感l(wèi)1,所述電容c7的另一端連接接地端、芯片u4的2引腳、二極管d5、電阻r20和電容c9,所述電感l(wèi)1的另一端連接電容c2、電容c4和芯片 u4的1引腳,所述電容c2的另一端連接二極管d2和二極管d1,所述二極管d2的另一端連接電容c1和接地端,所述二極管d1的另一端連接電容c1的另一端和二極管d20,所述二極管d20的另一端連接12v輸出端,所述電容c4的另一端連接二極管d5的另一端和二極管d3,所述二極管d3的另一端連接電阻r11、電容c5、電容c9的另一端和二極管d21,所述二極管d21的另一端連接-12v輸出端,所述電阻r11的另一端連接芯片u4的3引腳、電阻r20的另一端和電容c5的另一端,所述模塊p3封裝上述電源模塊部件,所述模塊p3 的4引腳接地,所述模塊p3的3引腳連接外接5v電源,所述模塊p3的2引腳輸出-12v,所述模塊p3的1引腳輸出12v。
41.請(qǐng)參閱圖1、圖2、圖7和圖9,收發(fā)器數(shù)據(jù)輸入模塊芯片u1是四通道比較器芯片,其可以將輸入的ch1/2(in)的信號(hào)從模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)(二進(jìn)制),然后其中一路信號(hào)輸入芯片u3,u3芯片為雙通道或門芯片,其功能是將兩路輸入信號(hào)進(jìn)行或運(yùn)算,進(jìn)而得到此通道的時(shí)鐘信號(hào)。另一路信號(hào)接入芯片u5,u5芯片是四通道rs鎖存器,其功能是根據(jù)r,s腳的輸入信號(hào)轉(zhuǎn)換得到一組二進(jìn)制數(shù)字代碼,這個(gè)二進(jìn)制代碼就是轉(zhuǎn)化后的各個(gè)通道輸入的二進(jìn)制數(shù)據(jù)。數(shù)據(jù)輸入模塊包括芯片u5,所述芯片u5的2引腳連接電阻r28,所述電阻r28的另一端連接信號(hào)端ch1 data,所述芯片u5的9引腳連接電阻r30,所述電阻r30的另一端連接信號(hào)端ch2 data,所述芯片u5的16引腳連接5v電源端,所述芯片u5的8引腳接地,所述芯片u5的5引腳連接電阻r24,所述電阻r24的另一端連接5v 電源端,所述芯片u5的3引腳連接或非門u3a的2引腳、二極管d4、電阻r18、電阻r23 和電阻r29,所述二極管d4包括對(duì)稱設(shè)置的兩個(gè)二極管且所述兩個(gè)二極管的中間接地,所述二極管d4的另一端連接或非門u3a的1引腳、芯片u4的4引腳、電阻r1、電阻r5和電阻r14,所述或非門u3a的7引腳連接電阻r15,所述電阻r15的另一端連接電容c8和信號(hào)ch1_cloc1,所述電阻r29的另一端連接集成運(yùn)算放大器u1b的7引腳和電阻r26,所述集成運(yùn)算放大器u1b的1引腳連接電阻r23的另一端,所述集成運(yùn)算放大器u1b的12 引腳連接-12v電源端,所述集成運(yùn)算放大器u1b的3引腳連接12v電源端,所述集成運(yùn)算放大器u1b的的6引腳連接電阻r22和電阻r27,所述電阻r26的另一端連接電阻r25、電阻r21、電容c6和電阻r7,所述電阻r25的另一端連接ch1 in b端,所述電阻r21的另一端連接接地端和電阻r6,所述電阻r6的另一端連接電阻r3、電阻r22的另一端、電容c6的另一端和電阻r4,所述電阻r3的另一端連接ch1 in a端,所述電阻r14的另一端連接
電阻r18的另一端、5v電源端、電阻r17的另一端和電阻r13,所述電阻r13的另一端連接電阻r7的另一端、集成運(yùn)算放大器u1a的4引腳,所述集成運(yùn)算放大器u1a的5 引腳連接電阻r4的另一端和電阻r1的另一端,所述集成運(yùn)算放大器u1a的12引腳連接-12v電源端,所述集成運(yùn)算放大器u1a的3引腳連接12v電源端,所述集成運(yùn)算放大器 u1a的2引腳連接電阻r5的另一端;
42.芯片u5的7引腳連接或非門u3b的6引腳、電阻r50、電阻r55、電阻r47和二極管 d8,所述二極管d8包括兩個(gè)對(duì)稱設(shè)置的二極管,所述兩個(gè)對(duì)稱設(shè)置的二極管連接端接地,所述芯片u5的6引腳連接或非門u3b的5引腳、二極管d8的另一端、電阻r39、電阻r34 和電阻r44,所述r44的另一端連接電阻r47的另一端、5v電源端、電阻r43和電阻r46,所述或非門u3b的3引腳連接電阻r45,所述電阻r45的另一端連接電容c14和ch2_clock,所述電容c14的另一端接地,所述電阻r55的另一端連接集成運(yùn)算放大器u1d的11引腳和電阻r52,所述集成運(yùn)算放大器u1d的12引腳連接-12v,所述集成運(yùn)算放大器u1d的3 引腳連接12v,所述集成運(yùn)算放大器u1d的13引腳連接電阻r50的另一端,所述集成運(yùn)算放大器u1d的10引腳連接電阻r49和電阻r46的另一端,所述電阻r52的另一端連接電阻r41、電容c13、電阻r48和電阻r51,所述電阻r51的另一端連接ch2 in b,所述電阻r48的另一端連接接地端和電阻r40,所述電阻r40的另一端連接電阻r37、電阻r38、電容c13的另一端和電阻r49的另一端,所述電阻r37的另一端了解ch2 in a,所述帶之怒r38的另一端連接電阻r34的另一端和集成運(yùn)算放大器u1c的9引腳,所述集成運(yùn)算放大器u1c的12引腳連接-12v,所述集成運(yùn)算放大器u1c的3引腳連接12v,所述集成運(yùn)算放大器u1c的14引腳連接電阻r39的另一端,所述集成運(yùn)算放大器u1c的8引腳連接電阻r41的另一端和電阻r43的另一端。
43.請(qǐng)參閱圖1、圖2、圖7、圖10和圖11,收發(fā)器數(shù)據(jù)輸出模塊是向下位機(jī)發(fā)送串口232 數(shù)據(jù),將由u8,u7,u6芯片將串口數(shù)據(jù)轉(zhuǎn)換成二進(jìn)制數(shù)據(jù),再傳輸給u2放大器,并由q1-q4 構(gòu)成的推挽電路將模擬信號(hào)輸出ch1/2(out),電路中的d6,d7為雙向鉗位保護(hù)二極管,所述數(shù)據(jù)輸出模塊包括集成運(yùn)算放大器u2a、集成運(yùn)算放大器u2b、集成運(yùn)算放大器u2c和集成運(yùn)算放大器u2d,
44.所述集成運(yùn)算放大器u2a的3引腳連接電阻r8、電容c3和電阻r10,所述電阻r8的另一端和所述電容c3的另一端接地,所述電阻r10的另一端連接chia端和電阻r31,所述集成運(yùn)算放大器u2a的2引腳連接電阻r16、電阻r19和電容c10,所述電阻r16的另一端連接chib端和電阻r33,所述集成運(yùn)算放大器u2a的11引腳連接-12v,所述集成運(yùn)算放大器u2a的4引腳連接12v,所述集成運(yùn)算放大器u2a的1引腳連接電阻r12,所述電阻r12的另一端連接三極管q1,所述三極管q1包括npn三極管和pnp三極管,所述npn 三極管的發(fā)射極和pnp三極管的發(fā)射極連接,所述所述電阻r12的另一端連接npn三極管的基極和pnp三極管的基極,所述npn三極管的集電極連接電阻r2和三極管q2,所述電阻r2的另一端連接12v,所述pnp三極管的集電極連接三極管q2和電阻r42,所述電阻 r42另一端連接-12v,所述npn三極管的發(fā)射極和pnp三極管的發(fā)射極連接在電阻r19的另一端、電容c10的另一端、二極管d12和電阻r9,所述二極管d12的另一端連接二極管 d13,所述二極管d13的另一端接地,所述電阻r9的另一端連接二極管d6和ch1 out a 端,所述二極管d6的另一端接地;
45.所述集成運(yùn)算放大器u2b的6引腳連接電阻r31的另一端、電容c11和電阻r27,所述集成運(yùn)算放大器u2b的5引腳連接電阻r33的另一端、電容c12和電阻r36,所述電阻 r36的另
一端和電容c12的另一端接地,所述集成運(yùn)算放大器u2b的4引腳連接12v,所述集成運(yùn)算放大器u2b的11引腳連接-12v,所述集成運(yùn)算放大器u2b的7引腳連接電阻 r32,所述電阻r32的另一端連接三極管q2,所述三極管q2包括npn三極管和pnp三極管,所述npn三極管的發(fā)射極和pnp三極管的發(fā)射極連接,所述npn三極管的基極和pnp三極管的基極連接電阻r32的另一端,所述npn三極管的集電極連接三極管q1的npn三極管的集電極,所述pnp三極管的集電極連接三極管q1的pnp三極管的集電極,所述三極管 q2的npn三極管的發(fā)射極和pnp三極管的發(fā)射極連接電容c11的另一端、電阻r27的另一端、二極管d14和電阻r35,所述二極管d14的另一端連接二極管d15,所述二極管d15 的另一端接地,所述電阻r35的另一端連接二極管d7和ch1 out b端,所述二極管d7的另一端接地;
46.所述集成運(yùn)算放大器u2c的10引腳連接電阻r57、電容c15和電阻r59,所述電阻r57 的另一端和電容c15的另一端接地,所述電阻r59的另一端連接ch2a端和電阻r68,所述集成運(yùn)算放大器u2c的9引腳連接電阻r62、電阻r65和電容c16,所述電阻r62的另一端連接電阻r71,所述集成運(yùn)算放大器u2c的11引腳連接-12v,所述集成運(yùn)算放大器u2c 的4引腳連接12v,所述集成運(yùn)算發(fā)達(dá)器u2c的8引腳連接電阻r60,所述電阻r60的另一端連接三極管q3,所述三極管q3包括npn三極管和pnp三極管,所述npn三極管的發(fā)射極和pnp三極管的發(fā)射極連接,所述電阻r60的另一端連接npn三極管的基極和pnp三極管的基極,所述npn三極管的發(fā)射極連接電阻r53和三極管q4,所述電阻r53的另一端連接12v,所述pnp三極管的集電極連接電阻r76和三極管q4,所述電阻r76的另一端連接-12v,所述npn三極管的發(fā)射極和pnp三極管的發(fā)射極連接電阻r65的另一端、電容c16 的另一端、二極管d16的另一端和電阻r58,所述二極管d16的另一端連接二極管d17,所述二極管d17的另一端接地,所述電阻r58的另一端連接ch2 out a端和二極管d10,所述二極管d10的另一端接地;
47.所述集成運(yùn)算放大器u2d的13引腳連接電阻r68的另一端、電容c17和電阻r67,所述集成運(yùn)算放大器u2d的12引腳連接電阻r71的另一端、電容c19和電阻r73,所述電阻 r73和電容c19的另一端接地,所述集成運(yùn)算放大器u2d的4引腳連接12v,所述集成運(yùn)算放大器u2d的11引腳連接-12v,所述集成運(yùn)算放大器u2d的14引腳連接電阻r69,所述電阻r69的另一端連接三極管q4,所述三極管q4包括npn三極管和pnp三極管,所述 npn三極管的發(fā)射極和pnp三極管的發(fā)射極連接,所述電阻r69的另一端連接npn三極管的基極和pnp三極管的基極,所述三極管q4的pnp三極管集電極連接三極管q3的pnp集電極和電阻r76,所述三極管q4的npn三極管集電極連接三極管q3的npn三極管集電極,所述三極管q4的npn三極管的發(fā)射極和pnp三極管的發(fā)射極連接電容c17的另一端、電阻r67、二極管d18和電阻r72,所述二極管d18的另一端連接二極管d19,所述二極管 d19的另一端接地,所述電阻r72的另一端連接ch2 out b和二極管d11,所述二極管d11 的另一端接地。
48.請(qǐng)參閱圖1、圖2、圖7和圖11,收發(fā)器數(shù)據(jù)數(shù)據(jù)處理模塊是二進(jìn)制數(shù)輸入u6(微處理器),然后配合u6芯片預(yù)燒錄的軟件算法,再經(jīng)過u8(串口232收發(fā))芯片和u7(串口232轉(zhuǎn)換)芯片,將輸入的二進(jìn)制數(shù)據(jù)最后轉(zhuǎn)換成rs232數(shù)據(jù)輸出,輸出的串口數(shù)據(jù)由上位機(jī)程序翻譯成arinc429數(shù)據(jù)。所述數(shù)據(jù)處理模塊包括芯片u6,所述芯片u6的28引腳連接電阻r63,所述芯片u6的25引腳連接電阻r61,所述電阻r63的另一端和電阻r61 的另一端連接ch2b端,所述芯片u6的20引腳連接電阻r70,所述芯片u6的17引腳連接電阻r74,所述電阻r70的另一端和電阻r74的另一端連接ch1b端,所述芯片u6的14引腳連接電容c22,所述電容c22的另一端
連接芯片u6的12引腳、電容c23和接地端,所述電容c23的另一端連接芯片u6的10引腳,所述芯片u6的11引腳和所述芯片u6的13 引腳連接5v電源端,所述芯片u6的3引腳輸出為ch1_clock端,所述芯片u6的4引腳輸出為ch1_data端,所述芯片u6的6引腳輸出為rs232_rx端,所述芯片u6的7引腳輸出為rs232_tx端,所述芯片u6的46引腳連接電容c21、電阻r75和reset端,所述電容 c21的另一端接地,所述電阻r75的另一端連接5v電源端,所述芯片u6的45引腳連接晶振y1和電容c20,所述電容c20的另一端連接接地端、電容c18,所述電容c18的另一端連接晶振y1的另一端和芯片u6的44引腳,所述芯片u6的41引腳為ch2 data端,所述芯片u6的38引腳為ch2 clock端,所述芯片u6的37引腳連接5v電源端,所述芯片u6 的36引腳連接電阻r56和模塊p2的3引腳,所述模塊p2的1引腳連接二極管d9,所述二極管d9的另一端連接5v電源端,所述電阻r56的另一端連接5v電源端,所述模塊p2 的2引腳連接電阻r54和芯片u6的35引腳,所述模塊p2的4引腳為reset端,所述模塊p2的5引腳接地,模塊j1的1引腳連接二極管d22和模塊p6的1引腳,所述二極管 d22的另一端連接5v電源端,所述模塊j1的2引腳連接電阻r64,所述電阻r64的另一端連接模塊p6的2引腳,所述模塊j1的3引腳連接電阻r66,所述電阻r66的另一端連接模塊p6的3引腳,所述模塊j1的5引腳連接接地端和模塊j6的5引腳。
49.請(qǐng)參閱圖1、圖2、圖7和圖13,收發(fā)器232連接模塊連接到電腦串口經(jīng)過u8(串口 232收發(fā))芯片和u7(串口232轉(zhuǎn)換)芯片,將輸入的二進(jìn)制數(shù)據(jù)最后轉(zhuǎn)換成rs232數(shù)據(jù)輸出,輸出的串口數(shù)據(jù)由上位機(jī)程序翻譯成arinc429數(shù)據(jù)。所述232連接模塊包括芯片 u8和芯片u7,所述芯片u8的2引腳連接芯片u8的3引腳、電源5v端和電容c29,所述電容c29的另一端連接接地端、rs232_rx端、rs232_tx端、芯片u8的10引腳、芯片u8 的4引腳、芯片u8的5引腳、芯片u8的6引腳和芯片u8的7引腳,所述芯片u8的20 引腳連接電容c30和電容c31,所述電容c30的另一端連接gndiso端,所述電容c31的另一端連接芯片u8的19引腳,所述芯片u8的18引腳連接電容c32,所述電容c32的另一端連接芯片u8的17引腳,所述芯片u8的16引腳連接模塊p5的1引腳,所述模塊p5的 3引腳連接gndiso端,所述芯片u8的15引腳連接模塊p5的2引腳,所述芯片u8的14 引腳連接電容c33,所述電容c33的另一端連接芯片u8的13引腳,所述芯片u8的12引腳連接電容c34,所述電容c34的另一端連接芯片u8的11引腳和gndiso端;所述芯片 u7的2引腳連接電容c24,所述電容c24的另一端連接芯片u7的16引腳、5v電源端和電容c28,所述電容c28的另一端接地,芯片u7的14引腳連接模塊p4的1你叫,所述芯片 u7的13引腳連接模塊p4的2引腳,所述模塊p4的3引腳接地,所述芯片u7的6引腳連接電容c27,所述電容c27的另一端連接接地端和芯片u7的15引腳,所述芯片u7的12 引腳連接rs232_rx引腳,所述芯片u7的11引腳連接rs232_tx引腳,所述芯片u7的5 引腳連接電容c26,所述電容c26的另一端連接芯片u7的4引腳,所述芯片u7的26引腳連接電容c25,所述電容c25的另一端連接芯片u7的1引腳。
50.本實(shí)用新型的工作原理是:數(shù)據(jù)通過數(shù)據(jù)采集模塊與通訊模塊進(jìn)行數(shù)據(jù)的采集和傳輸,其中利用上位機(jī)實(shí)時(shí)顯示相應(yīng)的數(shù)據(jù),并判斷數(shù)據(jù)是否正常,同時(shí)上位機(jī)通過通訊模塊對(duì)數(shù)據(jù)結(jié)果進(jìn)行捕捉和判斷,發(fā)送控制信號(hào)到控制模塊,實(shí)現(xiàn)信號(hào)的控制,從而實(shí)現(xiàn)對(duì)檢測(cè)到的錯(cuò)誤部件進(jìn)行維修,減短維修的時(shí)間和維修的費(fèi)用,保證航空公司的經(jīng)濟(jì)效益。
51.對(duì)于本領(lǐng)域技術(shù)人員而言,顯然本實(shí)用新型不限于上述示范性實(shí)施例的細(xì)節(jié),而且在不背離本實(shí)用新型的精神或基本特征的情況下,能夠以其他的具體形式實(shí)現(xiàn)本實(shí)用新
型。因此,無論從哪一點(diǎn)來看,均應(yīng)將實(shí)施例看作是示范性的,而且是非限制性的,本實(shí)用新型的范圍由所附權(quán)利要求而不是上述說明限定,因此旨在將落在權(quán)利要求的等同要件的含義和范圍內(nèi)的所有變化囊括在本實(shí)用新型內(nèi)。不應(yīng)將權(quán)利要求中的任何附圖標(biāo)記視為限制所涉及的權(quán)利要求。
52.此外,應(yīng)當(dāng)理解,雖然本說明書按照實(shí)施方式加以描述,但并非每個(gè)實(shí)施方式僅包含一個(gè)獨(dú)立的技術(shù)方案,說明書的這種敘述方式僅僅是為清楚起見,本領(lǐng)域技術(shù)人員應(yīng)當(dāng)將說明書作為一個(gè)整體,各實(shí)施例中的技術(shù)方案也可以經(jīng)適當(dāng)組合,形成本領(lǐng)域技術(shù)人員可以理解的其他實(shí)施方式。