本發(fā)明涉及LED驅(qū)動技術(shù)領(lǐng)域,具體涉及基于反激變變換電源的驅(qū)動電路。
背景技術(shù):
恒流驅(qū)動是通過采集LED的采樣電壓,構(gòu)成閉環(huán)回路來調(diào)整供電電壓的大小,使得通過LED的電流穩(wěn)定。但是,由于LED本身具有開啟電壓,在電源電壓剛剛啟動時,不足以使得LED導(dǎo)通,因而LED的采樣電壓輸出為零,造成LED驅(qū)動電路開環(huán)。因而電源電壓快速上升的過程中沒有得到控制,出現(xiàn)輸出過沖的現(xiàn)象,嚴重時可能會導(dǎo)致LED燒毀。
為了獲得穩(wěn)定的電源電壓,就必須先提供穩(wěn)定的基準參考電壓,由上述介紹可知,現(xiàn)有技術(shù)中的基準電壓電路所得到的基準電壓值會隨著溫度變化而變化,進而導(dǎo)致無法提供精準而穩(wěn)定的電源電壓。
為此,一篇申請?zhí)枮?01010292713.1的發(fā)明專利,公開了一種基準電壓電路,該基準電壓電路不利用與基準電壓電路分開的另外的溫度校正電路等,而將兩個E型NMOS晶體管14~15的閾值電壓的差分電壓與D型NMOS晶體管的閾值電壓相加來生成基準電壓Vref,由此,基準電壓Vref的溫度特性的惡化原因即D型NMOS晶體管對基準電壓Vref的影響變小,能夠抑制基準電壓Vref相對于溫度的斜率的變化和彎曲。該專利中,同時用到了耗盡MOS管和增強MOS管,這會增加工藝復(fù)雜性,大多數(shù)工藝并不同時提供這兩種MOS管。
技術(shù)實現(xiàn)要素:
針對上述現(xiàn)有技術(shù),本發(fā)明目的在于提供基于反激變變換電源的驅(qū)動電路,解決現(xiàn)有技術(shù)驅(qū)動電路受溫度變化影響巨大,其輸出短路時電源的表面溫度高的缺點等技術(shù)問題。
為達到上述目的,本發(fā)明采用的技術(shù)方案如下:
基于反激變變換電源的驅(qū)動電路,包括LED組電路、誤差放大電路、電源電壓控制電路、基準電壓源以及閉環(huán)連接電路;
所述電源電壓控制電路的輸出端連接所述LED組電路的電源端;
所述誤差放大電路的第一電壓信號輸入端與所述LED組電路的信號采集端連接;所述誤差放大電路的第二電壓信號輸入端與所述基準電壓源連接;所述誤差放大電路的信號輸出端與所述電源電壓控制電路的輸入端連接;
所述閉環(huán)連接電路連接所述電源電壓控制電路的輸出端與所述誤差放大電路的第一電壓信號輸入端;
所述基準電壓源,啟動電路、正溫度系數(shù)基準電路和偏置電壓電路,其中偏置電壓電路包括PMOS管、第一下拉電阻和負溫度器件,該負溫度器件為具有負溫度系數(shù)的MOS管,PMOS管的漏極依次串聯(lián)負溫度器件和第一下拉電阻后接地;
所述LED組電路包括LED燈珠組件和導(dǎo)熱桿,所述LED燈珠組件安裝在導(dǎo)熱桿的外壁上,所述導(dǎo)熱桿的一端或兩端設(shè)有導(dǎo)熱器;
所述的電源電壓控制電路,包括反激變換器的輸出短路保護電路。
上述方案中,所述閉環(huán)連接電路包括第一電阻、第二電阻以及第一電容;
所述第一電阻的第一端連接所述電源電壓控制電路的輸出端;
所述第二電阻的第一端連接所述第一電阻的第二端,且所述第二電阻的第二端接地;
所述第一電容的第一端連接所述第一電阻的第二端,所述第一電容的第二端連接所述誤差放大電路的第一電壓信號輸入端。
上述方案中,所述LED組電路包括依次串聯(lián)的N個LED燈以及采樣電阻,N≥1;其中,第一個LED燈的正極為所述LED組電路的電源端;第N個LED燈的負極與所述采樣電阻的第一端連接,所述采樣電阻的第二端接地;所述采樣電阻的第一端為所述LED組電路的信號采集端。
上述方案中,所述誤差放大電路包括運算放大器、第三電阻、第二電容以及第三電容;所述運算放大器的正相輸入端為所述誤差放大電路的第二電壓信號輸入端,所述運算放大器的反相輸入端為所述誤差放大電路的第一電壓信號輸入端,所述運算放大器的輸出端為所述誤差放大電路的信號輸出端;所述第三電阻的第一端連接所述運算放大器的輸出端,所述第三電阻的第二端連接所述第二電容的第一端;所述第二電容的第二端連接所述運算放大器的反相輸入端;所述第三電容的第一端連接所述運算放大器的輸出端,所述第三電容的第二端連接所述運算放大器的反相輸入端。
上述方案中,所述LED驅(qū)動電路還包括分壓電路;所述基準電壓源通過所述分壓電路連接到所述誤差放大電路的第二電壓信號輸入端。
上述方案中,所述負溫度器件由PMOS管MP4實現(xiàn),PMOS管MP4的源級連接至PMOS管MP3的漏極,PMOS管MP4的柵極和漏極相連,并串聯(lián)第一下拉電阻后接地。
上述方案中,所述正溫度系數(shù)基準電路包括PMOS管MP1、PMOS管MP2、NMOS管MN3、NMOS管MN4和第二下拉電阻,偏置電壓電路包括PMOS管MP3、PMOS管MP4和第一下拉電阻;PMOS管MP1的柵極與PMOS管MP2的柵極以及NMOS管MN4的源級相連,PMOS管MP1的源級、PMOS管MP2的源級以及PMOS管MP3的源級連接至VDD,PMOS管MP1的漏極連接NMOS管MN3的漏極、NMOS管MN3的柵極以及NMOS管MN4的柵極;NMOS管MN3的源級接地;NMOS管MN4的漏極串聯(lián)第二下拉電阻后接地;PMOS管MP3的漏極連接PMOS管MP4的源級;PMOS管MP4的柵極和漏極相連,串聯(lián)第一下拉電阻后接地。
上述方案中,所述的反激變換器的輸出短路保護電路,包括PWM控制模塊和變壓器,且該PWM控制模塊的電源供電端由與變壓器原邊線圈耦合的輔助線圈供電,其特征在于,該輸出短路保護電路包括:第一NPN型三極管、第二NPN型三極管、第一偏置電阻、第二偏置電阻、第一保護電阻、第二保護電阻及用于為整個保護電路提供工作電壓的電壓輸入端,第一偏置電阻一端連接第一NPN型三極管的基極,另一端用于接入一與反激變換器PWM控制模塊啟動同步的一基準電壓,第一NPN型三極管的基極通過第一保護電阻接地,第一NPN型三極管的發(fā)射極接地,電壓輸入端分別通過第二偏置電阻和第二保護電阻連接第二NPN型三極管的基極和集電極,第二NPN型三極管的基極與第一NPN型三極管的集電極相連,第二NPN型三極管的發(fā)射極用于連接反激變換器的PWM控制模塊的電源供電端。
上述方案中,第二NPN型三極管的基極通過一電容接地。
上述方案中,所述基準電壓為5.1V。
與現(xiàn)有技術(shù)相比,本發(fā)明的有益效果:
容易集成,且容易安裝于圓柱型的燈柱內(nèi)。
正溫度系數(shù)基準電路和負溫度系數(shù)的器件,產(chǎn)生的基準電壓就具有溫度補償作
用,最終產(chǎn)生的基準電壓隨溫度變化的影響就比較小。這保證了整個電路在高低溫工作時的穩(wěn)定性,提高了電路的整體性能。另外,本發(fā)明只需要常規(guī)器件就可設(shè)計出基準電路,其工藝簡單,更易于不同工藝間的移植。
通過閉環(huán)連接電路連接所述電源電壓控制電路的輸出端與所述誤差放大電路的第一電壓信號輸入端,在電源啟動時,構(gòu)成一個暫時的閉環(huán)回路,使得電源輸出電壓Vout可以穩(wěn)定上升,防止輸出過沖。在電源輸出電壓Vout處于穩(wěn)態(tài)時,閉環(huán)連接電路中的第一下拉電阻與第二下拉電阻分壓,使得第一電容C1能夠承受較高的電壓,例如可以使用耐壓值較低的貼片電容,成本更加低,并且占用PCB面積小,在布局上有優(yōu)勢。同時穩(wěn)態(tài)情況下RB346、RB365當做輸出的假負載用,不需要再加假負載,器件利用率得到最優(yōu)化??梢詫崿F(xiàn)LED恒流控制以及防止電源啟動時產(chǎn)生電壓過沖現(xiàn)象,保護LED,同時保證硬件成本低
采用以反饋供電驅(qū)動PWM控制模塊,在輸出短路時停止驅(qū)動IC的工作,起到迅速保護的效果;并且自動控制第二NPN型三極管將電壓輸入端電壓引入到驅(qū)動IC的供電端實現(xiàn)電源輸出短路后的自啟動,相比于傳統(tǒng)直接通過電阻連接PWM控制模塊供電端,具有輸入功耗小,輸出短路時電源的表面溫度低的優(yōu)點。
附圖說明
圖1為本發(fā)明的模塊示意圖;
圖2為本發(fā)明的基準電壓源具體實施的電路原理示意圖;
圖3為本發(fā)明的反激變換器的輸出短路保護電路的電路原理示意圖。
具體實施方式
本說明書中公開的所有特征,或公開的所有方法或過程中的步驟,除了互相排斥的特征和/或步驟以外,均可以以任何方式組合。
下面結(jié)合附圖對本發(fā)明做進一步說明:
實施例1
所述分壓電路包括第四電阻、第五電阻以及第四電容;所述第四電阻的第一端連接所述基準電壓源,所述第四電阻的第二端連接所述第五電阻的第一端;所述第五電阻的第一端連接所述誤差放大電路的第二電壓信號輸入端,所述第五電阻的第二端接地;所述第四電容與所述第五電阻并聯(lián)。
所述LED驅(qū)動電路還包括RC濾波電路;所述LED組電路的信號采集端通過所述RC濾波電路與所述誤差放大電路的第一電壓信號輸入端連接。
所述RC濾波電路包括第六電阻與第五電容;所述第六電阻的第一端連接所述LED組電路的信號采集端,所述第六電阻的第二端連接所述第五電容的第一端;所述第五電容的第二端接地;所述第六電阻的第二端連接所述誤差放大電路的第一電壓信號輸入端。
所述LED驅(qū)動電路還包括光耦隔離電路;所述誤差放大電路的信號輸出端通過所述光耦隔離電路與所述電源電壓控制電路的輸入端連接。
所述第一電阻為單個電阻器或由多個電阻器以并聯(lián)或串聯(lián)的方式構(gòu)成的電阻網(wǎng)絡(luò);所述第二電阻為單個電阻器或由多個電阻器以并聯(lián)或串聯(lián)的方式構(gòu)成的電阻網(wǎng)絡(luò)。
所述導(dǎo)熱桿的橫截面為圓形或多邊形。
所述導(dǎo)熱器設(shè)有用于容置本發(fā)明的集成電路部分的空腔。
本發(fā)明還包括燈罩,所述燈罩與導(dǎo)熱器連接,還包括散熱器,所述散熱器與導(dǎo)熱器連接,還包括燈座,所述燈座與導(dǎo)熱器連接。
當電壓輸入端Vin+正常輸入時,基準電壓端VC1的5.1V標準電壓通過第一偏置電阻R19和第一電阻R20使第一NPN三極管U1A導(dǎo)通,從而將第二NPN三極管U2A的基極電壓拉低,使第二NPN三極管U2A截止,此時PWM控制模塊的電源供電端VCC由輔助線圈的輸出端VC2供電得以正常工作。
當反激變換器出現(xiàn)輸出短路時,其輸出端的電壓為0V,則輔助線圈的輸出電壓也降至0V,PWM控制模塊的電源供電端電壓為0V而停止工作,由于基準電壓端VC1的電壓輸入與該PWM控制模塊的啟動同步,則基準電壓端VC1處的電壓輸入也為0,即無輸入,則第一NPN三極管U1A進入截止狀態(tài),電壓輸入端Vin+輸入的電壓經(jīng)過第二偏置電阻R22作用于第二NPN三極管U2A的基極,第二NPN三極管U2A導(dǎo)通,電壓輸入端Vin+輸入的電壓向PWM控制模塊的供電端供電,使得PWM控制模塊重新啟動,在短路狀態(tài)未被排除的狀態(tài)下會重復(fù)上述動作;電路中還設(shè)置有用于波峰、毛刺消除的二極管D1,用于檢測二極管D2和用于輸出穩(wěn)定的齊納二極管D3,二極管D1的低電極連接第二NPN三極管U2A的基極且其高電極接地,二極管D2的高電極連接第二NPN三極管U2A的集電極,齊納二極管D3的低電極連接高電極連接第二NPN三極管U2A的發(fā)射極且其高電極接地。
以上所述,僅為本發(fā)明的具體實施方式,但本發(fā)明的保護范圍并不局限于此,任何屬于本技術(shù)領(lǐng)域的技術(shù)人員在本發(fā)明揭露的技術(shù)范圍內(nèi),可輕易想到的變化或替換,都應(yīng)涵蓋在本發(fā)明的保護范圍之內(nèi)。