基于Zigbee無(wú)線智能門(mén)鎖的控制電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及控制電路領(lǐng)域,具體涉及一種基于Zigbee無(wú)線智能門(mén)鎖的控制電路。
【背景技術(shù)】
[0002]在現(xiàn)代高科技高速發(fā)展的時(shí)代,各種無(wú)線技術(shù)的運(yùn)用達(dá)到了空前的高端。Zigbee技術(shù)是一種新興的無(wú)線網(wǎng)絡(luò)技術(shù),有著低功耗、低成本、自組網(wǎng)、高可靠、高穩(wěn)定性的功能,勢(shì)必被人們廣泛應(yīng)用,特別是在智能家居領(lǐng)域中的應(yīng)用。
【實(shí)用新型內(nèi)容】
[0003]本實(shí)用新型要解決的技術(shù)問(wèn)題是提供一種基于Zigbee無(wú)線智能門(mén)鎖的控制電路,其采用Zigbee技術(shù),利用Zigbee的典型雙向通訊功能實(shí)現(xiàn)對(duì)智能門(mén)鎖的開(kāi)啟和關(guān)閉。
[0004]本實(shí)用新型的技術(shù)方案為:
[0005]基于Zigbee無(wú)線智能門(mén)鎖的控制電路,包括有MCU模塊集成傳輸電路,與MCU模塊集成傳輸電路連接的MCU集成電路、讀卡發(fā)送和檢測(cè)集成電路、射頻集成電路、門(mén)鎖驅(qū)動(dòng)控制與電量檢測(cè)集成電路、鎖狀態(tài)檢測(cè)及開(kāi)關(guān)集成電路、時(shí)鐘芯片集成電路、存儲(chǔ)器集成電路、電源集成電路和Zigbee模塊集成電路;
[0006]所述的MCU模塊集成傳輸電路包括有單片機(jī)V4 ;
[0007]所述的MCU集成電路包括有JTAG仿真器J8,晶振Y2,電容C23、C24、C6,電阻R15和開(kāi)關(guān)二極管D3 ;所述的JTAG仿真器J8的2腳連接VCC_33,9腳連接地,1、3、5和7腳分別連接單片機(jī)V4的54、55、56和57腳;所述的開(kāi)關(guān)二極管D3的負(fù)極與電阻R15的上端并聯(lián)連接VCC_33,開(kāi)關(guān)二極管的D3正極與R15下端、電容C6的上端并聯(lián)連接到JTAG仿真器J8的11腳,電容C6的下端接地;所述的電容C23的左端和電容C24的左端并聯(lián)接地,電容C23的右端與晶振Y2的上端并聯(lián)連接到單片機(jī)V4的8腳,電容C24的右端與晶振Y2并聯(lián)連接到單片機(jī)V4的9腳;
[0008]所述的讀卡發(fā)送和檢測(cè)集成電路包括有插座J9,場(chǎng)效應(yīng)管Q1,電磁感應(yīng)線圈L1、L2,電容C13、C21、C14、C15和C22,電阻R28、R27和R30,開(kāi)關(guān)二極管D2 ;所述的插座J9的1腳連接ANTA端,插座J9的2腳接地,所述的場(chǎng)效應(yīng)管Q1的柵極連接芯片V6的腳43,場(chǎng)效應(yīng)管Q1的漏極與電磁感應(yīng)線圈L1的下端、電容C21的上端并聯(lián)連接至電容C22的左端,電容C22的右端與電磁感應(yīng)線圈L2的左端連接,場(chǎng)效應(yīng)管Q1的源極與電容C21的下端并聯(lián)接地,電磁感應(yīng)線圈L1的上端與電容C13的左端并聯(lián)接入VCC_33,電容C13的右端接地,電磁感應(yīng)線圈L2的右端、電阻R30上端、開(kāi)關(guān)二極管D2的正極并聯(lián)連接至ANTA端,電阻R30的下端接地,開(kāi)關(guān)二極管D2的負(fù)極與電阻R27的下端并聯(lián)連接至電容C15的左端,電容C15的右端接地;電阻R27的上端與電容C14左端、電阻R28的左端并聯(lián)連接至單片機(jī)V4的3腳,電阻R28的右端和電容C14的右端并聯(lián)接地;
[0009]所述的射頻集成電路包括有芯片V6,電容C5、C16、C17、C18、C19和C20、晶振Y3,電阻R29和二極管D1 ;所述的芯片V6的38腳、4腳、5腳和6腳分別連接單片機(jī)V4的28腳、29腳、30腳和31腳,芯片V6的1腳、3腳和39腳均連接單片機(jī)V4的16腳,芯片V6的8腳、21腳、23腳、41腳、46腳接地,芯片V6的7腳、9腳、45腳連接VCC_33,芯片V6的2腳連接電容C5的右端,電容C5的左端接地,芯片V6的10腳、芯片V6的11腳通過(guò)電容C16、芯片V6的12腳通過(guò)電容C17并聯(lián)接入GND端,所述的二極管D1的正極連接ANTA端,二極管D1的負(fù)極與電阻R29的上端、電容C18的上端并聯(lián)連接至芯片V6的13腳,電阻R29的下端與電容C18的下端并聯(lián)連接GND端,晶振Y3的左端與電容C19的上端并聯(lián)連接至芯片V6的18腳,晶振Y3的右端與電容C20的上端并聯(lián)連接至芯片V6的19腳,電容C19的下端和電容C20的下端并聯(lián)接地;
[0010]所述的門(mén)鎖驅(qū)動(dòng)控制與電量檢測(cè)集成電路包括有PNP三極管T7、T5和T6、NPN三極管 T2、T3 和 T4、電阻 R12、R13、R18、R19、R21、R22、R23、R24、R25 和 R26 ;所述的 NPN 三極管T2、T3和T4的發(fā)射極均接地,NPN三極管T2的基極連接電阻R21的右端,NPN三極管T2的集電極連接電阻R18的左端,電阻R21的左端連接單片機(jī)V4的22腳,電阻R18的右端與電阻R12的左端并聯(lián)連接至PNP三極管T6的基極,電阻R12的右端與PNP三極管T6的發(fā)射極并聯(lián)連接至VCC_IN,PNP三極管T6的集電極與電阻R26的上端、電阻R13的左端并聯(lián)連接,電阻R13的右端與電阻R19的左端并聯(lián)連接至單片機(jī)V4的2腳,電阻R19的右端接地,電阻R26的下端與PNP三極管T5的發(fā)射極、PNP三極管T7的發(fā)射極并聯(lián)連接,電阻R23的左端與PNP三極管T5的集電極、NPN三極管T3的集電極并聯(lián)連接至LOCK P0WER1端,電阻R23的右端連接PNP三極管T7的基極,電阻R22的右端連接PNP三極管T5的基極,電阻R22的左端與PNP三極管T7的集電極、NPN三極管T4的集電極并聯(lián)連接LOCK P0WER2端,所述的電阻R24的右端連接NPN三極管T3的基極,電阻R24的左端連接單片機(jī)V4的20腳,電阻R25的右端連接NPN三極管T4的基極,電阻R25的左端連接單片機(jī)V4的21腳,NPN三極管T3和T4的發(fā)射極均接地;
[0011]所述的鎖狀態(tài)檢測(cè)及開(kāi)關(guān)集成電路包括有芯片J1,電容C2和電阻R1、R2、R3、R4、R5和R6 ;所述的芯片J1的1腳與電容C2的下端并聯(lián)到LOCK P0WER1端,芯片J1的2腳與電容C2的上端并聯(lián)到LOCK P0WER2端,芯片J1的3腳和7腳接地,芯片J1的8腳連接VCC_IN端,芯片J1的4腳連接電阻R6的一端,芯片J1的5腳連接電阻R5的一端,芯片J1的6腳連接電阻R4的一端;所述的電阻R6的另一端與電阻R3的一端并聯(lián)到單片機(jī)V4的17腳,電阻R5的另一端與電阻R2的一端并聯(lián)到單片機(jī)V4的18腳,電阻R4的另一端與電阻R1的一端并聯(lián)到單片機(jī)V4的19腳,電阻的Rl、R2、R3的另一端并聯(lián)連接VCC33 ;
[0012]所述的時(shí)鐘芯片集成電路包括有時(shí)鐘芯片U1,電容C9、C7,電阻R8、R9,和晶振Y1 ;所述的時(shí)鐘芯片U1的2腳與晶振Y1的左端連接,時(shí)鐘芯片U1的1腳和晶振Y1的右端并聯(lián)連接至電容C7的左端,時(shí)鐘芯片U1的8腳與電容C9的上端并聯(lián)連接至VCC_33,時(shí)鐘芯片U1的4腳與電容C9的下端、電容C7的右端并聯(lián)接地,電阻R8的上端與電阻R9的上端并聯(lián)連接至VCC_33,電阻R8的下端與時(shí)鐘芯片U1的5腳并聯(lián)連接至單片機(jī)V4的42腳,電阻R9的下端與時(shí)鐘芯片U1的6腳并聯(lián)連接至單片機(jī)V4的41腳;
[0013]所述的存儲(chǔ)器集成電路包括存儲(chǔ)芯片V1、電阻R10和R11 ;所述的存儲(chǔ)芯片VI的1腳、2腳、3腳、4腳并聯(lián)接地,存儲(chǔ)芯片VI的5腳與電阻R11的下端并聯(lián)連接至單片機(jī)V4的腳6,存儲(chǔ)芯片VI的6腳與電阻R10的下端并聯(lián)連接至單片機(jī)V4的腳5,存儲(chǔ)芯片VI的7腳接地,存儲(chǔ)芯片VI的8腳與電阻R10的上端、電阻R11的上端并聯(lián)連接至單片機(jī)V4的腳4 ;
[0014]所述的電源集成電路包括有芯片V2,電容C3、C12和C8,極性電容C10和C4 ;電容C3、C12的上端、極性電容C4的正極和芯片V2的輸出端3并聯(lián)連接到VCC_33,電容C3、C12、C8的下端、極性電容C4、C10的負(fù)極和芯片V2的接地端1并聯(lián)接地,電容C8的上端和極性電容C10的正極與芯片V2的輸入端2并聯(lián)接入VCC_IN ;
[0015]所述的zigbee集成電路模塊包括有芯片V5,芯片V5的腳1接地,芯片V5的VDD端接VCC_33,芯片V5的P1.7端接單片機(jī)V4的腳32,芯片V5的P1.6端接單片機(jī)V4的腳33,芯片V5的RST端接單片機(jī)V4的腳58。
[0016]所述的基于Zigbee無(wú)線智能門(mén)鎖的控制電路還包括有蜂鳴器報(bào)警集成電路,包括有三極管T1、電阻R16和蜂鳴器BEEP1,所述的三極管T1的發(fā)射極接地,三極管T1的基極連接R16的右端,三極管T1的集電極連接蜂鳴器BEEP1的下端腳,電阻R16的左端連接所述的單片機(jī)V4的13腳,蜂鳴器BEEP1的上端腳連接VCC_33。
[0017]所述的基于Zigbee無(wú)線智能門(mén)鎖的控制電路還包括有LED集成電路,包括有指示燈LED和電阻R17,指示燈LED的負(fù)極接地,指示燈LED的正極連接電阻R17的右端,R17的左端連接所述的單片機(jī)V4的14腳。
[0018]本實(shí)用新型的優(yōu)點(diǎn):
[0019]本實(shí)用新型采用Zigbee技術(shù),使門(mén)鎖的主控電子裝置實(shí)現(xiàn)近距離的雙向無(wú)線通訊功能,從而對(duì)門(mén)鎖進(jìn)行開(kāi)啟和關(guān)閉,且本實(shí)用新型采用低功耗設(shè)計(jì),使本產(chǎn)品成本降低,功能穩(wěn)定、可靠。
【附圖說(shuō)明】
[0020]圖1是本實(shí)用新型MCU模塊集成傳輸電路的電路圖。
[0021]圖2是本實(shí)用新型MCU集成電路的電路圖。
[0022]圖3是本實(shí)用新型讀卡發(fā)送和檢測(cè)