本發(fā)明屬于計(jì)算機(jī)硬件領(lǐng)域,涉及一種半導(dǎo)體存儲(chǔ)適配卡。
背景技術(shù):
U.2接口,原先叫SFF-8639,本質(zhì)上是SATAExpress,SATA-E物理接口是通過SATA6Gbps接口改造的,有點(diǎn)類似于SAS接口。U.2不但能支持SATA-Express規(guī)范,還能兼容SAS、SATA等規(guī)范。所以可以簡(jiǎn)單認(rèn)為U.2接口是四通道版本的SATA-Express接口,其理論帶寬高達(dá)32Gbps與M.2接口無異。U.2接口的設(shè)計(jì)思路與SATA-E差不多,盡可能利用現(xiàn)有的物理接口,但帶寬更快,從PCI-Ex2變成了PCI-E3.0x4,此外還增加了許多新協(xié)議支持,比如NVMe,這些都是SATAE接口不具備的。U.2接口有很多優(yōu)點(diǎn),接口帶寬達(dá)到了32Gbps,支持NVMe協(xié)議,甚至供電能力也提高了,這都有助于提高SSD性能。
半導(dǎo)體存儲(chǔ)器(semi-conductormemory)是一種以半導(dǎo)體電路作為存儲(chǔ)媒體的存儲(chǔ)器。按其功能可分為:隨機(jī)存取存儲(chǔ)器(簡(jiǎn)稱RAM)和只讀存儲(chǔ)器(只讀ROM)。其優(yōu)點(diǎn)是:存儲(chǔ)速度快、存儲(chǔ)密度高、與邏輯電路接口容易。
RAID是英文Redundant Array of Independent Disks的縮寫,翻譯成中文意思是“獨(dú)立磁盤冗余陣列”,有時(shí)也簡(jiǎn)稱磁盤陣列(Disk Array)。原先的磁盤陣列柜由于價(jià)格昂貴使用范圍不廣,而現(xiàn)有技術(shù)中作為替代的由磁盤適配卡磁盤陣列卡等組成的存儲(chǔ)裝置由于磁盤適配卡存取速度不夠快,以及其他部件的運(yùn)行速率不高,導(dǎo)致存儲(chǔ)裝置的整體運(yùn)行速度也有待提高。
技術(shù)實(shí)現(xiàn)要素:
為了解決上述技術(shù)問題,本發(fā)明提供了一種磁盤適配卡,包括半導(dǎo)體存儲(chǔ)接口11、暫存內(nèi)存12、總線接口13、微處理器14,所述暫存內(nèi)存12為半導(dǎo)體存儲(chǔ)器,所述微處理器14與半導(dǎo)體存儲(chǔ)接口11、暫存內(nèi)存12、總線接口13信號(hào)連接,所述半導(dǎo)體存儲(chǔ)接口11用來與外部設(shè)備連接,所述半導(dǎo)體存儲(chǔ)接口為U.2接口。
優(yōu)選的,所述總線接口為U.2接口。
在一個(gè)實(shí)施例中還提供了一種具有所述半導(dǎo)體存儲(chǔ)適配卡的存儲(chǔ)裝置,包括主板40,硬盤50,所述主板包括裝配在其上的半導(dǎo)體存儲(chǔ)陣列卡20以及半導(dǎo)體存儲(chǔ)適配卡10,所述硬盤50與半導(dǎo)體存儲(chǔ)陣列卡20連接。
優(yōu)選的,還包括與所述半導(dǎo)體存儲(chǔ)適配卡10連接的主機(jī)端30。
進(jìn)一步優(yōu)選的,所述主機(jī)端30的半導(dǎo)體存儲(chǔ)接口31為U.2接口。
更進(jìn)一步的,所述主機(jī)端30的U.2接口與半導(dǎo)體存儲(chǔ)適配卡10的U.2接口通過U.2數(shù)據(jù)線連接。
優(yōu)選的,所述半導(dǎo)體存儲(chǔ)陣列卡20包括總線接口21,所述總線接口21為U.2接口。
優(yōu)選的,所述主板40上設(shè)有與所述半導(dǎo)體存儲(chǔ)適配卡10的總線接口13與半導(dǎo)體存儲(chǔ)陣列卡20總線接口21對(duì)接的插槽,所述插槽為U.2接口插槽。
本發(fā)明的有益效果:
本發(fā)明通過在現(xiàn)有的半導(dǎo)體存儲(chǔ)適配卡上將半導(dǎo)體存儲(chǔ)接口從小型計(jì)算機(jī)接口、光纖信道接口、串行式存儲(chǔ)架構(gòu)等接口變?yōu)閁.2接口,提高了速度,并且支持的NVMe等協(xié)議,適用范圍更廣,同時(shí)將半導(dǎo)體存儲(chǔ)適配卡以半導(dǎo)體存儲(chǔ)陣列卡的總線接口都設(shè)置為U.2接口也提升了存取速度。將暫存內(nèi)存設(shè)置為半導(dǎo)體存儲(chǔ)器。運(yùn)行速度更快。
附圖說明
此處所說明的附圖用來提供對(duì)本發(fā)明的進(jìn)一步理解,構(gòu)成本發(fā)明的一部分,本發(fā)明的示意性實(shí)施例及其說明用于解釋本發(fā)明,并不構(gòu)成對(duì)本發(fā)明的不當(dāng)限定。在附圖中:
圖1為一種半導(dǎo)體存儲(chǔ)適配卡;
圖2為具有該半導(dǎo)體存儲(chǔ)適配卡的存儲(chǔ)裝置。
具體實(shí)施方式
為了使本發(fā)明所要解決的技術(shù)問題、技術(shù)方案及有益效果更加清楚、明白,以下結(jié)合附圖和實(shí)施例,對(duì)本發(fā)明進(jìn)行進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅用以解釋本發(fā)明,并不用于限定本發(fā)明。
實(shí)施例1
如圖1所示,一種半導(dǎo)體存儲(chǔ)適配卡,本發(fā)明半導(dǎo)體存儲(chǔ)適配卡10主要包含半導(dǎo)體存儲(chǔ)接口11、暫存內(nèi)存12、總線接口13、微處理器14。優(yōu)選的,所述暫存內(nèi)存12為半導(dǎo)體存儲(chǔ)器,所述微處理器14與半導(dǎo)體存儲(chǔ)接口11、暫存內(nèi)存12、總線接口13信號(hào)連接。
所述半導(dǎo)體存儲(chǔ)接口11用來與外部設(shè)備連接。優(yōu)選的,所述半導(dǎo)體存儲(chǔ)接口為U.2接口。
所述暫存內(nèi)存12用來暫存來自外部設(shè)備的存取命令,所述外部設(shè)備優(yōu)選為主機(jī)端30。
所述總線接口13,用來與主板40連接。優(yōu)選的,所述總線接口為U.2接口。
所述微處理器14,用來處理存取命令,還用來處理來自主板40的數(shù)據(jù)傳遞。
本發(fā)明半導(dǎo)體存儲(chǔ)適配卡10在搭配公知半導(dǎo)體存儲(chǔ)陣列卡20后,彼此將訊號(hào)經(jīng)過變換后,就可讓構(gòu)成類似于外接式半導(dǎo)體存儲(chǔ)陣列柜。并且價(jià)格更加低廉,裝配更加簡(jiǎn)單。
所述半導(dǎo)體存儲(chǔ)適配卡采用U.2接口,傳輸速度更快,并且支持更多協(xié)議,例如NVMe協(xié)議等。
如圖2所示,一種具有上述半導(dǎo)體存儲(chǔ)適配卡10的存儲(chǔ)裝置。
包括主板40,硬盤50。所述主板包括裝配在其上的半導(dǎo)體存儲(chǔ)陣列卡20以及半導(dǎo)體存儲(chǔ)適配卡10,所述半導(dǎo)體存儲(chǔ)適配卡10包含半導(dǎo)體存儲(chǔ)接口11、暫存內(nèi)存12、總線接口13、微處理器14,所述微處理器14與半導(dǎo)體存儲(chǔ)接口11、暫存內(nèi)存12、總線接口13信號(hào)連接。優(yōu)選的,所述暫存內(nèi)存12為半導(dǎo)體存儲(chǔ)器,所述微處理器14與半導(dǎo)體存儲(chǔ)接口11、暫存內(nèi)存12、總線接口13信號(hào)連接。
所述存儲(chǔ)裝置60在使用時(shí)還用與外部設(shè)備連接,所述外部設(shè)備優(yōu)選為主機(jī)端30,具體為,所述主機(jī)端30與半導(dǎo)體存儲(chǔ)適配卡10連接,所述主機(jī)端30包括半導(dǎo)體存儲(chǔ)接口31。
優(yōu)選的,所述主機(jī)端30的半導(dǎo)體存儲(chǔ)接31口和半導(dǎo)體存儲(chǔ)適配卡10的半導(dǎo)體存儲(chǔ)接口11都為U.2接口,并且主機(jī)端30的U.2接口與半導(dǎo)體存儲(chǔ)適配卡10的U.2接口通過U.2數(shù)據(jù)線連接,所述U.2數(shù)據(jù)線用于傳輸信號(hào)并且供電。
在一個(gè)實(shí)施例中,半導(dǎo)體存儲(chǔ)適配卡10、公知半導(dǎo)體存儲(chǔ)陣列卡20能夠協(xié)同運(yùn)作,此二張卡均必須分別插入主機(jī)板40所屬的插槽中。所述半導(dǎo)體存儲(chǔ)陣列卡20具有總線接口21。
所述半導(dǎo)體存儲(chǔ)適配卡10的總線接口13為U.2接口,
所述半導(dǎo)體存儲(chǔ)陣列卡20的總線接口21為U.2接口,
所述主板40上設(shè)有與所述半導(dǎo)體存儲(chǔ)適配卡10的總線接口13與半導(dǎo)體存儲(chǔ)陣列卡20總線接口21對(duì)接的插槽,優(yōu)選為U.2接口插槽。將半導(dǎo)體存儲(chǔ)適配卡10與半導(dǎo)體存儲(chǔ)陣列卡20分別插入主板40上的U.2接口插槽,實(shí)現(xiàn)信號(hào)導(dǎo)通。
本實(shí)施例的半導(dǎo)體存儲(chǔ)適配卡10雖然設(shè)有微處理器14,但是沒有CPU的功能,不能直接對(duì)半導(dǎo)體存儲(chǔ)陣列卡20進(jìn)行控制,所以設(shè)有暫存內(nèi)存12,優(yōu)選的,所述暫存內(nèi)存12為半導(dǎo)體存儲(chǔ)器,進(jìn)一步優(yōu)選的,所述半導(dǎo)體存儲(chǔ)器為只讀存儲(chǔ)器(ROM)。
所述半導(dǎo)體存儲(chǔ)陣列卡20用于從半導(dǎo)體存儲(chǔ)適配卡10中讀取存取命令,然后所述半導(dǎo)體存儲(chǔ)陣列卡20按照RAID的技術(shù)進(jìn)行操作,操作結(jié)束后,需要回報(bào)給主機(jī)端26或需要數(shù)據(jù)傳遞至主機(jī)端30時(shí),均需經(jīng)由半導(dǎo)體存儲(chǔ)陣列卡20傳遞至半導(dǎo)體存儲(chǔ)適配卡10,并在其內(nèi)建的微處理器14的控制下,為響應(yīng)存取命令進(jìn)行回報(bào)或數(shù)據(jù)傳遞至主機(jī)端30。
所述半導(dǎo)體存儲(chǔ)陣列卡為本領(lǐng)域公知技術(shù)不再贅述。
公知的半導(dǎo)體存儲(chǔ)陣列卡20采用RAID技術(shù)連接至硬盤50。在半導(dǎo)體存儲(chǔ)適配卡10搭配主板40、公知半導(dǎo)體存儲(chǔ)陣列卡20、硬盤50之后,可形成如同具有U.2接口(即半導(dǎo)體存儲(chǔ)接口11)的存儲(chǔ)裝置60。
為了讓主機(jī)端30能夠?qū)嶋H存取硬盤50的數(shù)據(jù),此主板20已被略作修改,能夠讓本實(shí)施例的半導(dǎo)體存儲(chǔ)適配卡10成為主機(jī)端30、硬盤50(或是公知半導(dǎo)體存儲(chǔ)陣列卡21)之間的橋接組件。
本實(shí)施例中的主機(jī)端30的U.2接口與半導(dǎo)體存儲(chǔ)適配卡10的U.2接口通過U.2數(shù)據(jù)線連接,這使得本發(fā)明半導(dǎo)體存儲(chǔ)適配卡10能經(jīng)過半導(dǎo)體存儲(chǔ)纜線28接收到來自主機(jī)端30的存取命令(例如讀取硬盤50中的數(shù)據(jù))。
上述說明示出并描述了本發(fā)明的優(yōu)選實(shí)施例,如前所述,應(yīng)當(dāng)理解本發(fā)明并非局限于本文所披露的形式,不應(yīng)看作是對(duì)其他實(shí)施例的排除,而可用于各種其他組合、修改和環(huán)境,并能夠在本文所述發(fā)明構(gòu)想范圍內(nèi),通過上述教導(dǎo)或相關(guān)領(lǐng)域的技術(shù)或知識(shí)進(jìn)行改動(dòng)。而本領(lǐng)域人員所進(jìn)行的改動(dòng)和變化不脫離本發(fā)明的精神和范圍,則都應(yīng)在本發(fā)明所附權(quán)利要求的保護(hù)范圍內(nèi)。