本實(shí)用新型涉及信號(hào)轉(zhuǎn)換技術(shù)領(lǐng)域,尤其涉及一種信號(hào)轉(zhuǎn)換電路及采用該信號(hào)轉(zhuǎn)換電路的用戶終端。
背景技術(shù):
目前老式主板中央處理器(Central Processing Unit,CPU)或者低成本CPU的輸出數(shù)據(jù)信號(hào)為TTL RGB信號(hào)(R0~R7,B0~B7,G0~G7以及DEN、HSYNC、VSYNC、DCLK),而現(xiàn)在主流的液晶顯示模組多數(shù)為MIPI接口(MIPI_P0/N0、MIPI_P1/N1、MIPI_P2/N2、MIPI_P3/N3及MIPI_CLKP/N),導(dǎo)致主板CPU輸出數(shù)據(jù)信號(hào)TTL RGB與液晶顯示模組要求的輸入信號(hào)不一致,兩者之間不能進(jìn)行有效通信,也就不能架成有效可靠安全的系統(tǒng)。
針對(duì)以上現(xiàn)狀,多數(shù)廠商會(huì)選擇更新主板CPU或更換液晶顯示模組,但是,如果更新主板CPU將會(huì)增加新CPU導(dǎo)入的調(diào)試驗(yàn)證成本以及更大的時(shí)間成本;如果更換液晶顯示模組將會(huì)使得降低產(chǎn)品競(jìng)爭(zhēng)力,不利于廠商發(fā)展。
技術(shù)實(shí)現(xiàn)要素:
有鑒于此,本實(shí)用新型的目的在于提供一種信號(hào)轉(zhuǎn)換電路及用戶終端,能夠?qū)GB信號(hào)轉(zhuǎn)換成MIPI信號(hào),結(jié)構(gòu)簡(jiǎn)單,成本低。
本實(shí)用新型提供一種信號(hào)轉(zhuǎn)換電路,用于將RGB信號(hào)轉(zhuǎn)換成MIPI信號(hào),所述信號(hào)轉(zhuǎn)換電路包括信號(hào)轉(zhuǎn)換單元、晶振單元、多個(gè)濾波單元、第一電阻、第二電阻、第三電阻、第四電阻及第一電容,所述信號(hào)轉(zhuǎn)換單元與所述晶振單元電連接,所述多個(gè)濾波單元分別電連接至所述信號(hào)轉(zhuǎn)換單元的多個(gè)第一電源端及多個(gè)第二電源端,所述多個(gè)第一電源端分別接收第一外部參考電壓,所述多個(gè)第二電源端分別接收第二外部參考電壓;所述第一電阻的第一端接收所述第一外部參考電壓,所述第一電阻的第二端電連接至所述信號(hào)轉(zhuǎn)換單元的復(fù)位端,所述第一電阻的第二端還電連接至所述第一電容的第一端,所述第一電容的第二端接地;所述第二電阻的第一端電連接至所述信號(hào)轉(zhuǎn)換單元的第一選擇信號(hào)端,所述第二電阻的第二端接地,所述第一選擇信號(hào)端接收所述第一外部參考電壓;所述第三電阻的第一端接收所述第一外部參考電壓,所述第三電阻的第二端電連接至所述信號(hào)轉(zhuǎn)換單元的第二選擇信號(hào)端,所述第二選擇信號(hào)端接地;所述第四電阻的第一端電連接至所述信號(hào)轉(zhuǎn)換單元的關(guān)閉信號(hào)端,所述第四電阻的第二端接地,所述關(guān)閉信號(hào)端接收所述第一外部參考電壓;所述信號(hào)轉(zhuǎn)換單元的信號(hào)輸入端接收RGB信號(hào),所述信號(hào)轉(zhuǎn)換單元對(duì)所述RGB信號(hào)進(jìn)行處理得到MIPI信號(hào),并通過所述信號(hào)轉(zhuǎn)換單元的信號(hào)輸出端輸出所述MIPI信號(hào)。
具體地,所述信號(hào)轉(zhuǎn)換單元的控制指令設(shè)置端接收控制信號(hào),以設(shè)定所述信號(hào)轉(zhuǎn)換電路輸出的MIPI信號(hào)。
具體地,所述晶振單元包括第二電容、第三電容、第五電阻及晶體,所述第二電容的第一端接地,所述第二電容的第二端電連接至所述信號(hào)轉(zhuǎn)換單元的時(shí)鐘輸入端,所述第三電容的第一端電連接至所述第二電容的第一端,所述第三電容的第二端電連接至所述信號(hào)轉(zhuǎn)換單元的時(shí)鐘輸出端,所述第五電阻的第一端電連接至所述第二電容的第二端,所述第五電阻的第二端電連接至所述第三電容的第二端,所述晶體的第一端電連接至所述第二電容的第二端,所述晶體的第二端電連接至所述第三電容的第二端。
具體地,所述多個(gè)濾波單元均包括第四電容與第五電容,所述第四電容的第一端接地,所述第四電容的第二端電連接至所述第一電源端或所述第二電源端,所述第五電容的第一端電連接至所述第四電容的第一端,所述第五電容的第二端電連接至所述第四電容的第二端。
具體地,所述信號(hào)轉(zhuǎn)換電路還包括第六電阻,所述第六電阻的第一端接收所述第一外部參考電壓,所述第六電阻的第二端電連接至所述第一選擇信號(hào)端。
具體地,所述信號(hào)轉(zhuǎn)換電路還包括第七電阻,所述第七電阻的第一端電連接至所述第二選擇信號(hào)端,所述第七電阻的第二端接地。
具體地,所述信號(hào)轉(zhuǎn)換電路還包括第八電阻,所述第八電阻的第一端接收所述第一外部參考電壓,所述第八電阻的第二端電連接至所述關(guān)閉信號(hào)端。
本實(shí)用新型還提供一種用戶終端,所述用戶終端包括處理器與液晶顯示模組,所述用戶終端還包括如上所述的信號(hào)轉(zhuǎn)換電路,所述信號(hào)轉(zhuǎn)換單元的信號(hào)輸入端電連接至所述處理器,所述信號(hào)轉(zhuǎn)換單元的信號(hào)輸出端電連接至所述液晶顯示模組。
由此可見,本實(shí)用新型提供的一種信號(hào)轉(zhuǎn)換電路及用戶終端,能夠?qū)GB信號(hào)轉(zhuǎn)換成MIPI信號(hào),以滿足使用原主板CPU或原液晶顯示模組的信號(hào)要求,同時(shí)信號(hào)轉(zhuǎn)換電路需要的電子元器件少,結(jié)構(gòu)簡(jiǎn)單,成本低。
上述說明僅是本實(shí)用新型技術(shù)方案的概述,為了能夠更清楚了解本實(shí)用新型的技術(shù)手段,而可依照說明書的內(nèi)容予以實(shí)施,并且為了讓本實(shí)用新型的上述和其他目的、特征和優(yōu)點(diǎn)能夠更明顯易懂,以下特舉較佳實(shí)施例,并配合附圖,詳細(xì)說明如下。
附圖說明
圖1為本實(shí)用新型實(shí)施例提供的信號(hào)轉(zhuǎn)換電路的結(jié)構(gòu)框圖。
圖2為本實(shí)用新型實(shí)施例提供的信號(hào)轉(zhuǎn)換電路的電路結(jié)構(gòu)示意圖。
具體實(shí)施方式
為了更進(jìn)一步闡述本實(shí)用新型為達(dá)成預(yù)期目的所采取的技術(shù)手段及功效,以下結(jié)合附圖及較佳實(shí)施例,對(duì)本實(shí)用新型進(jìn)行詳細(xì)說明如下。
請(qǐng)參考圖1與圖2,圖1為本實(shí)用新型實(shí)施例提供的信號(hào)轉(zhuǎn)換電路100的結(jié)構(gòu)框圖,圖2為本實(shí)用新型實(shí)施例提供的信號(hào)轉(zhuǎn)換電路100的電路結(jié)構(gòu)示意圖。信號(hào)轉(zhuǎn)換電路100用于將RGB信號(hào)轉(zhuǎn)換成MIPI信號(hào),如圖1與圖2所示,信號(hào)轉(zhuǎn)換電路100包括信號(hào)轉(zhuǎn)換單元101、晶振單元102、多個(gè)濾波單元103、第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4及第一電容C1。具體地,在本實(shí)施例中,信號(hào)轉(zhuǎn)換單元101與晶振單元102電連接。多個(gè)濾波單元103分別電連接至信號(hào)轉(zhuǎn)換單元101的多個(gè)第一電源端VDDIO及多個(gè)第二電源端MVDD,具體地,在本實(shí)施例中,信號(hào)轉(zhuǎn)換單元101中的每個(gè)第一電源端VDDIO均與濾波單元103電連接。多個(gè)第一電源端VDDIO分別接收第一外部參考電壓VDD3.3V,其中,第一外部參考電壓VDD3.3V可以為2.97~3.6V,例如在本實(shí)施例中第一參考電壓VDD3.3V可為3.3V。多個(gè)第二電源端MVDD分別接收第二外部參考電壓VDD1.2V,其中,第二外部參考電壓VDD1.2V可以為1.08~1.32V,例如在本實(shí)施例中第二外部參考電壓VDD1.2V可為1.2V。第一電阻R1的第一端接收第一外部參考電壓VDD3.3V,第一電阻R1的第二端電連接至信號(hào)轉(zhuǎn)換單元101的復(fù)位端RESET,以接收復(fù)位信號(hào)RSTN。第一電阻R1的第二端還電連接至第一電容C1的第一端,第一電容C1的第二端接地。第二電阻R2的第一端電連接至信號(hào)轉(zhuǎn)換單元101的第一選擇信號(hào)端PS1,第二電阻R2的第二端接地,第一選擇信號(hào)端PS1接收第一外部參考電壓VDD3.3V。第三電阻R3的第一端接收第一外部參考電壓VDD3.3V,第三電阻R3的第二端電連接至信號(hào)轉(zhuǎn)換單元101的第二選擇信號(hào)端PS0,且第二選擇信號(hào)端PS0接地。第四電阻R4的第一端電連接至信號(hào)轉(zhuǎn)換單元101的關(guān)閉信號(hào)端SHUT,第四電阻R4的第二端接地,且選擇信號(hào)端SHUT接收第一外部參考電壓VDD3.3V。具體地,在本實(shí)施例中,第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4為信號(hào)轉(zhuǎn)換單元101的功能模式選擇電阻。其中,信號(hào)轉(zhuǎn)換單元101可以但不限于型號(hào)為SSD2828的信號(hào)轉(zhuǎn)換芯片。
具體地,在本實(shí)施例中,信號(hào)轉(zhuǎn)換單元101的信號(hào)輸入端與RGB接口104對(duì)應(yīng)連接,以接收RGB信號(hào),具體地,在本實(shí)施例中,信號(hào)輸入端DATA0~DATA23,DEN,HSYNC,PCLK,VSYNC分別與RGB接口104的D0~D23,DEN,HSYNC,PCLK,VSYNC接口對(duì)應(yīng)連接。信號(hào)轉(zhuǎn)換單元101對(duì)RGB信號(hào)進(jìn)行處理得到MIPI信號(hào),并通過信號(hào)轉(zhuǎn)換單元101的信號(hào)輸出端與MIPI接口105對(duì)應(yīng)連接,以輸出MIPI信號(hào),具體地,在本實(shí)施例中,信號(hào)輸出端DATAP0,DATAN0,DATAP1,DATAN1,CLKP,CLKN,DATAP2,DATAN2,DATAP3,DATAN3分別與MIPI接口105的MIPI_P0,MIPI_N0,MIPI_P1,MIPI_N1,MIPI_CLKP,MIPI_CLKN,MIPI_P2,MIPI_N2,MIPI_P3,MIPI_N3對(duì)應(yīng)連接。具體地,信號(hào)轉(zhuǎn)換單元101的控制指令設(shè)置端108接收控制信號(hào),以控制信號(hào)轉(zhuǎn)換電路實(shí)際輸出的MIPI信號(hào)。其中,控制指令設(shè)置端包括串行數(shù)據(jù)輸出端SDO、串行數(shù)據(jù)輸入端SDI、串行時(shí)鐘端SCK、數(shù)據(jù)端SDC及片選端CSX0。串行數(shù)據(jù)輸出端SDO輸出串行數(shù)據(jù)信號(hào),串行數(shù)據(jù)輸入端SDI接收串行數(shù)據(jù)信號(hào),串行時(shí)鐘端SCK接收串行時(shí)鐘信號(hào),數(shù)據(jù)端SDC接收數(shù)據(jù)信號(hào),片選端CSX0接收片選信號(hào)CS。信號(hào)轉(zhuǎn)換單元101的接地端GND接地,信號(hào)轉(zhuǎn)換單元101的MIPI輸出系統(tǒng)時(shí)鐘端SYS_CLK_OUT提供測(cè)試信號(hào),以對(duì)信號(hào)轉(zhuǎn)換單元101的內(nèi)部時(shí)鐘信號(hào)進(jìn)行測(cè)試,從而判斷信號(hào)轉(zhuǎn)換單元101的內(nèi)部時(shí)鐘信號(hào)是否與預(yù)設(shè)時(shí)鐘信號(hào)相符合。進(jìn)一步地,信號(hào)轉(zhuǎn)換單元101的MIPI輸出系統(tǒng)時(shí)鐘端SYS_CLK_OUT還可以電連接至從芯片的時(shí)鐘信號(hào)接收端(圖未示出),從而可以控制從芯片與信號(hào)轉(zhuǎn)換單元101的內(nèi)部時(shí)鐘信號(hào)一致。
具體地,晶振單元102包括第二電容C2、第三電容C3、第五電阻R5及晶體Y1,第二電容C2的第一端接地,第二電容C2的第二端電連接至信號(hào)轉(zhuǎn)換單元101的時(shí)鐘輸入端TX_CLK_XIN,第三電容C3的第一端電連接至第二電容C2的第一端,第三電容C3的第二端電連接至信號(hào)轉(zhuǎn)換單元101的時(shí)鐘輸出端TX_CLK_XIO,第五電阻R5的第一端電連接至第二電容C2的第二端,第五電阻R5的第二端電連接至第三電容C3的第二端,晶體Y1的第一端電連接至第二電容C2的第二端,晶體Y1的第二端電連接至第三電容C3的第二端。晶振單元102用于向信號(hào)轉(zhuǎn)換單元101提供精準(zhǔn)的外部時(shí)鐘信號(hào),從而控制信號(hào)轉(zhuǎn)換單元101輸出MIPI信號(hào)。
具體地,多個(gè)濾波單元103均包括第四電容C4與第五電容C5,第四電容C4的第一端接地,第四電容C4的第二端電連接至信號(hào)轉(zhuǎn)換單元101的第一電源端VDDIO或第二電源端MVDD,第五電容C5的第一端電連接至第四電容C4的第一端,第五電容C5的第二端電連接至第四電容C4的第二端。
具體地,在一實(shí)施方式中,信號(hào)轉(zhuǎn)換電路100還包括第六電阻R6、第七電阻R7及第八電阻R8。第六電阻R6的第一端接收第一外部參考電壓VDD3.3V,第六電阻R6的第二端電連接至第一選擇信號(hào)端PS1。第七電阻R7的第一端電連接至第二選擇信號(hào)端PS0,第七電阻R7的第二端接地。第八電阻R8的第一端接收第一外部參考電壓VDD3.3V,第八電阻R8的第二端電連接至關(guān)閉信號(hào)端SHUT。
具體地,本實(shí)用新型實(shí)施例還提供一種用戶終端,用戶終端包括處理器(Central Processing Unit,CPU)、液晶顯示模組及信號(hào)轉(zhuǎn)換電路100。信號(hào)轉(zhuǎn)換電路100的輸入端與處理器電連接,以接收處理器發(fā)送的RGB信號(hào)。信號(hào)轉(zhuǎn)換電路100的輸出端與液晶顯示模組電連接,以將MIPI信號(hào)發(fā)送至液晶顯示模組。具體地,信號(hào)轉(zhuǎn)換單元101的信號(hào)輸入端電連接至處理器,信號(hào)轉(zhuǎn)換單元101的信號(hào)輸出端電連接至液晶顯示模組。其中,用戶終端可以但不限于LCD電視,例如在其他實(shí)施例中,用戶終端還可以為手機(jī),平板電腦或LCD模組等。
由此可見,本實(shí)用新型實(shí)施例提供的一種信號(hào)轉(zhuǎn)換電路100及用戶終端,能夠?qū)GB信號(hào)轉(zhuǎn)換成MIPI信號(hào),以滿足使用原主板CPU或原液晶顯示模組的信號(hào)要求,同時(shí)信號(hào)轉(zhuǎn)換電路100需要的電子元器件少,結(jié)構(gòu)簡(jiǎn)單,成本低。
以上所述,僅是本實(shí)用新型的較佳實(shí)施例而已,并非對(duì)本實(shí)用新型作任何形式上的限制,雖然本實(shí)用新型已以較佳實(shí)施例揭露如上,然而并非用以限定本實(shí)用新型,任何熟悉本專業(yè)的技術(shù)人員,在不脫離本實(shí)用新型技術(shù)方案范圍內(nèi),當(dāng)可利用上述揭示的技術(shù)內(nèi)容作出些許更動(dòng)或修飾為等同變化的等效實(shí)施例,但凡是未脫離本實(shí)用新型技術(shù)方案內(nèi)容,依據(jù)本實(shí)用新型的技術(shù)實(shí)質(zhì)對(duì)以上實(shí)施例所作的任何簡(jiǎn)單修改、等同變化與修飾,均仍屬于本實(shí)用新型技術(shù)方案的范圍內(nèi)。