1.一種數(shù)據(jù)傳輸方法,用于存儲(chǔ)器存儲(chǔ)裝置與主機(jī)系統(tǒng)之間的數(shù)據(jù)傳輸操作,其特征在于,所述主機(jī)系統(tǒng)記錄多個(gè)提交陣列,所述數(shù)據(jù)傳輸方法包括:
從所述主機(jī)系統(tǒng)獲得第一提交陣列中的至少一第一指令,并判斷所述至少一第一指令的第一數(shù)據(jù)量是否符合第一預(yù)定條件;
當(dāng)所述第一數(shù)據(jù)量符合所述第一預(yù)定條件時(shí),從所述主機(jī)系統(tǒng)獲得第二提交陣列的至少一第二指令;以及
對(duì)所述存儲(chǔ)器存儲(chǔ)裝置中的可復(fù)寫式非易失性存儲(chǔ)器模塊依序地執(zhí)行對(duì)應(yīng)所述至少一第一指令與所述至少一第二指令的數(shù)據(jù)存取操作。
2.根據(jù)權(quán)利要求1所述的數(shù)據(jù)傳輸方法,其特征在于,判斷所述至少一第一指令的所述第一數(shù)據(jù)量是否符合所述第一預(yù)定條件的步驟包括:
依序地讀取多筆具有第一數(shù)量的第一指令,并累加每一筆具有所述第一數(shù)量的第一指令的數(shù)據(jù)量以獲得所述第一數(shù)據(jù)量;以及
當(dāng)所述第一數(shù)據(jù)量大于或等于第一預(yù)定數(shù)據(jù)量時(shí),判定所述第一數(shù)據(jù)量符合所述第一預(yù)定條件,并停止從所述主機(jī)系統(tǒng)讀取所述第一提交陣列中的指令。
3.根據(jù)權(quán)利要求2所述的數(shù)據(jù)傳輸方法,其特征在于,所述第二提交陣列的所述至少一第二指令符合第二預(yù)定條件,且所述第二預(yù)定條件為所述至少一第二指令的第二數(shù)據(jù)量大于或等于第二預(yù)定數(shù)據(jù)量,其中所述第二預(yù)定數(shù)據(jù)量不同于所述第一預(yù)定數(shù)據(jù)量。
4.根據(jù)權(quán)利要求1所述的數(shù)據(jù)傳輸方法,其特征在于,判斷所述至少一第一指令的所述第一數(shù)據(jù)量是否符合所述第一預(yù)定條件的步驟還包括:
依序地讀取多筆具有第一數(shù)量的第一指令,并累加每一筆具有所述第一數(shù)量的第一指令的數(shù)據(jù)量以獲得所述第一數(shù)據(jù)量;以及
當(dāng)所述第一數(shù)據(jù)量非大于第一預(yù)定數(shù)據(jù)量時(shí),判定所述第一數(shù)據(jù)量符合所述第一預(yù)定條件,并停止從所述主機(jī)系統(tǒng)讀取所述第一提交陣列中的指令,其中所述第一數(shù)據(jù)量與所述第一預(yù)定數(shù)據(jù)量之間的差值小于第一數(shù)據(jù)量門檻值。
5.根據(jù)權(quán)利要求4所述的數(shù)據(jù)傳輸方法,其特征在于,所述第二提交陣列的所述至少一第二指令符合一第二預(yù)定條件,且所述第二預(yù)定條件為所述至少一第二指令的第二數(shù)據(jù)量非大于一第二預(yù)定數(shù)據(jù)量,其中所述第二數(shù)據(jù)量與所述第二預(yù)定數(shù)據(jù)量之間的差值小于第二數(shù)據(jù)量門檻值,其中所述第二預(yù)定數(shù)據(jù)量不同于所述第一預(yù)定數(shù)據(jù)量,且所述第二數(shù)據(jù)量門檻值不同于所述第一數(shù)據(jù)量門檻值。
6.根據(jù)權(quán)利要求1所述的數(shù)據(jù)傳輸方法,其特征在于,當(dāng)所述第一數(shù)據(jù)量符合所述第一預(yù)定條件時(shí),從所述主機(jī)系統(tǒng)獲得所述第二提交陣列中的所述至少一第二指令的步驟還包括:
將符合所述第一預(yù)定條件的所述至少一第一指令放入指令陣列中;以及
將所述至少一第二指令放入所述指令陣列中的所述至少一第一指令之后。
7.根據(jù)權(quán)利要求1所述的數(shù)據(jù)傳輸方法,其特征在于,所述至少一第一指令包括寫入指令或讀取指令,以及所述至少一第二指令包括寫入指令或讀取指令。
8.根據(jù)權(quán)利要求1所述的數(shù)據(jù)傳輸方法,其特征在于,從所述主機(jī)系統(tǒng)獲得所述第一提交陣列中的所述至少一第一指令的步驟是反應(yīng)于來自所述主機(jī)系統(tǒng)的指令通知,
其中所述指令通知指示所述多個(gè)提交陣列中至少一提交陣列存儲(chǔ)有至少一指令。
9.根據(jù)權(quán)利要求1所述的數(shù)據(jù)傳輸方法,其特征在于,所述存儲(chǔ)器存儲(chǔ)裝置相容于快速非揮發(fā)性存儲(chǔ)器接口標(biāo)準(zhǔn)。
10.一種存儲(chǔ)器存儲(chǔ)裝置,其特征在于,包括:
連接接口單元,用以耦接至主機(jī)系統(tǒng),其中所述主機(jī)系統(tǒng)記錄多個(gè)提交陣列;
可復(fù)寫式非易失性存儲(chǔ)器模塊;以及
存儲(chǔ)器控制電路單元,耦接至所述連接接口單元與所述可復(fù)寫式非易失性存儲(chǔ)器模塊,
其中所述存儲(chǔ)器控制電路單元用以從所述主機(jī)系統(tǒng)獲得第一提交陣列中的至少一第一指令,并判斷所述至少一第一指令的第一數(shù)據(jù)量是否符合第一預(yù)定條件,
其中所述存儲(chǔ)器控制電路單元還用以當(dāng)所述第一數(shù)據(jù)量符合所述第一預(yù)定條件時(shí),從所述主機(jī)系統(tǒng)獲得第二提交陣列中的至少一第二指令,
其中所述存儲(chǔ)器控制電路單元還用以發(fā)送第一存取指令陣列以指示對(duì)所述可復(fù)寫式非易失性存儲(chǔ)器模塊依序地執(zhí)行對(duì)應(yīng)所述至少一第一指令與所述至少一第二指令的數(shù)據(jù)存取操作。
11.根據(jù)權(quán)利要求10所述的存儲(chǔ)器存儲(chǔ)裝置,其特征在于,在判斷所述至少一第一指令的所述第一數(shù)據(jù)量是否符合所述第一預(yù)定條件的操作中,所述存儲(chǔ)器控制電路單元還用以依序地讀取多筆具有第一數(shù)量的第一指令,并累加每一筆具有所述第一數(shù)量的第一指令的數(shù)據(jù)量以獲得所述第一數(shù)據(jù)量,
其中所述存儲(chǔ)器控制電路單元還用以當(dāng)所述第一數(shù)據(jù)量大于或等于第一預(yù)定數(shù)據(jù)量時(shí),判定所述第一數(shù)據(jù)量符合所述第一預(yù)定條件,并停止從所述主機(jī)系統(tǒng)讀取所述第一提交陣列中的指令。
12.根據(jù)權(quán)利要求11所述的存儲(chǔ)器存儲(chǔ)裝置,其特征在于,所述第二提交陣列的所述至少一第二指令符合第二預(yù)定條件,且所述第二預(yù)定條件為所述至少一第二指令的第二數(shù)據(jù)量大于或等于第二預(yù)定數(shù)據(jù)量,其中所述第二預(yù)定數(shù)據(jù)量不同于所述第一預(yù)定數(shù)據(jù)量。
13.根據(jù)權(quán)利要求10所述的存儲(chǔ)器存儲(chǔ)裝置,其特征在于,在判斷所述至少一第一指令的所述第一數(shù)據(jù)量是否符合所述第一預(yù)定條件的操作中,所述存儲(chǔ)器控制電路單元還用以依序地讀取多筆具有第一數(shù)量的第一指令,并累加每一筆具有所述第一數(shù)量的第一指令的數(shù)據(jù)量以獲得所述第一數(shù)據(jù)量,
其中所述存儲(chǔ)器控制電路單元還用以當(dāng)所述第一數(shù)據(jù)量非大于第一預(yù)定數(shù)據(jù)量時(shí),判定所述第一數(shù)據(jù)量符合所述第一預(yù)定條件,并停止從所述主機(jī)系統(tǒng)讀取所述第一提交陣列中的指令,其中所述第一數(shù)據(jù)量與所述第一預(yù)定數(shù)據(jù)量之間的差值小于第一數(shù)據(jù)量門檻值。
14.根據(jù)權(quán)利要求13所述的存儲(chǔ)器存儲(chǔ)裝置,其特征在于,所述第二提交陣列的所述至少一第二指令符合第二預(yù)定條件,且所述第二預(yù)定條件為所述至少一第二指令的第二數(shù)據(jù)量非大于第二預(yù)定數(shù)據(jù)量,其中所述第二數(shù)據(jù)量與所述第二預(yù)定數(shù)據(jù)量之間的差值小于第二數(shù)據(jù)量門檻值,其中所述第二預(yù)定數(shù)據(jù)量不同于所述第一預(yù)定數(shù)據(jù)量,且所述第二數(shù)據(jù)量門檻值不同于所述第一數(shù)據(jù)量門檻值。
15.根據(jù)權(quán)利要求10所述的存儲(chǔ)器存儲(chǔ)裝置,其特征在于,當(dāng)所述第一數(shù)據(jù)量符合所述第一預(yù)定條件時(shí),從所述主機(jī)系統(tǒng)獲得所述第二提交陣列中的所述至少一第二指令的操作中,所述存儲(chǔ)器控制電路單元還用以將符合所述第一預(yù)定條件的所述至少一第一指令放入指令陣列中,以及將所述至少一第二指令放入所述指令陣列中的所述至少一第一指令之后。
16.根據(jù)權(quán)利要求10所述的存儲(chǔ)器存儲(chǔ)裝置,其特征在于,所述至少一第一指令包括寫入指令或讀取指令,以及所述至少一第二指令包括寫入指令或讀取指令。
17.根據(jù)權(quán)利要求10所述的存儲(chǔ)器存儲(chǔ)裝置,其特征在于,從所述主機(jī)系統(tǒng)獲得所述第一提交陣列中的所述至少一第一指令的操作是反應(yīng)于來自所述主機(jī)系統(tǒng)的指令通知,
其中所述指令通知指示所述多個(gè)提交陣列中至少一提交陣列存儲(chǔ)有至少一指令。
18.根據(jù)權(quán)利要求10所述的存儲(chǔ)器存儲(chǔ)裝置,其特征在于,所述存儲(chǔ)器存儲(chǔ)裝置相容于快速非揮發(fā)性存儲(chǔ)器接口標(biāo)準(zhǔn)。
19.一種存儲(chǔ)器控制電路單元,用于控制一可復(fù)寫式非易失性存儲(chǔ)器模塊,其特征在于,所述存儲(chǔ)器控制電路單元包括:
主機(jī)接口,用以耦接至主機(jī)系統(tǒng),其中所述主機(jī)系統(tǒng)記錄多個(gè)提交陣列;
存儲(chǔ)器接口,用以耦接至所述可復(fù)寫式非易失性存儲(chǔ)器模塊;以及
存儲(chǔ)器管理電路,耦接至所述主機(jī)接口與所述存儲(chǔ)器接口,其中所述存儲(chǔ)器管理電路包括多個(gè)監(jiān)視電路,且各個(gè)監(jiān)視電路分別對(duì)應(yīng)至所述多個(gè)提交陣列中的至少一提交陣列,
其中所述存儲(chǔ)器管理電路用以從所述主機(jī)系統(tǒng)獲得第一提交陣列中的至少一第一指令,并判斷所述至少一第一指令的第一數(shù)據(jù)量是否符合第一預(yù)定條件,
其中所述存儲(chǔ)器管理電路用以當(dāng)所述第一數(shù)據(jù)量符合所述第一預(yù)定條件時(shí),從所述主機(jī)系統(tǒng)獲得第二提交陣列中的至少一第二指令,
其中所述存儲(chǔ)器管理電路還用以發(fā)送第一存取指令陣列以指示對(duì)所述可復(fù)寫式非易失性存儲(chǔ)器模塊依序地執(zhí)行對(duì)應(yīng)所述至少一第一指令與所述至少一第二指令的數(shù)據(jù)存取操作。
20.根據(jù)權(quán)利要求19所述的存儲(chǔ)器控制電路單元,其特征在于,所述多個(gè)監(jiān)視電路中的一第一監(jiān)視電路用以記錄第一預(yù)定數(shù)據(jù)量,且在判斷所述至少一第一指令的所述第一數(shù)據(jù)量是否符合所述第一預(yù)定條件的操作中,所述存儲(chǔ)器管理電路還用以依序地讀取多筆具有第一數(shù)量的第一指令,并累加每一筆具有所述第一數(shù)量的第一指令的數(shù)據(jù)量以獲得所述第一數(shù)據(jù)量,
其中所述存儲(chǔ)器管理電路還用以當(dāng)所述第一數(shù)據(jù)量大于或等于所述第一預(yù)定數(shù)據(jù)量時(shí),判定所述第一數(shù)據(jù)量符合所述第一預(yù)定數(shù)據(jù)量,并停止從所述主機(jī)系統(tǒng)讀取所述第一提交陣列中的指令。
21.根據(jù)權(quán)利要求20所述的存儲(chǔ)器控制電路單元,其特征在于,所述多個(gè)監(jiān)視電路中的第二監(jiān)視電路用以記錄第二預(yù)定數(shù)據(jù)量,且所述第二提交陣列的所述至少一第二指令符合所述第二預(yù)定條件,其中所述第二預(yù)定條件為所述至少一第二指令的第二數(shù)據(jù)量大于或等于所述第二預(yù)定數(shù)據(jù)量,且所述第二預(yù)定數(shù)據(jù)量不同于所述第一預(yù)定數(shù)據(jù)量。
22.根據(jù)權(quán)利要求19所述的存儲(chǔ)器控制電路單元,其特征在于,所述多個(gè)監(jiān)視電路中的第一監(jiān)視電路用以記錄第一預(yù)定數(shù)據(jù)量,且在判斷所述至少一第一指令的所述第一數(shù)據(jù)量是否符合所述第一預(yù)定條件的操作中,所述存儲(chǔ)器管理電路還用以依序地讀取多筆具有第一數(shù)量的第一指令,并累加每一筆具有所述第一數(shù)量的第一指令的數(shù)據(jù)量以獲得所述第一數(shù)據(jù)量,
其中所述存儲(chǔ)器管理電路還用以當(dāng)所述第一數(shù)據(jù)量非大于所述第一預(yù)定數(shù)據(jù)量時(shí),判定所述第一數(shù)據(jù)量符合所述第一預(yù)定條件,并停止從所述主機(jī)系統(tǒng)讀取所述第一提交陣列中的指令,其中所述第一數(shù)據(jù)量與所述第一預(yù)定數(shù)據(jù)量之間的差值小于第一數(shù)據(jù)量門檻值。
23.根據(jù)權(quán)利要求22所述的存儲(chǔ)器控制電路單元,其特征在于,所述多個(gè)監(jiān)視電路中的一第二監(jiān)視電路用以記錄第二預(yù)定數(shù)據(jù)量,且所述第二提交陣列的所述至少一第二指令符合所述第二預(yù)定條件,其中所述第二預(yù)定條件為所述至少一第二指令的第二數(shù)據(jù)量非大于所述第二預(yù)定數(shù)據(jù)量,且所述第二數(shù)據(jù)量與所述第二預(yù)定數(shù)據(jù)量之間的差值小于第二數(shù)據(jù)量門檻值,其中所述第二預(yù)定數(shù)據(jù)量不同于所述第一預(yù)定數(shù)據(jù)量,且所述第二數(shù)據(jù)量門檻值不同于所述第一數(shù)據(jù)量門檻值。
24.根據(jù)權(quán)利要求19所述的存儲(chǔ)器控制電路單元,其特征在于,當(dāng)所述第一數(shù)據(jù)量符合所述第一預(yù)定條件時(shí),從所述主機(jī)系統(tǒng)獲得所述第二提交陣列中的所述至少一第二指令的操作中,所述存儲(chǔ)器管理電路還用以將符合所述第一預(yù)定條件的所述至少一第一指令放入指令陣列中,以及將所述至少一第二指令放入所述指令陣列中的所述至少一第一指令之后。
25.根據(jù)權(quán)利要求19所述的存儲(chǔ)器控制電路單元,其特征在于,所述至少一第一指令包括寫入指令或讀取指令,以及所述至少一第二指令包括寫入指令或讀取指令。
26.根據(jù)權(quán)利要求19所述的存儲(chǔ)器控制電路單元,其特征在于,從所述主機(jī)系統(tǒng)獲得所述第一提交陣列中的所述至少一第一指令的操作是反應(yīng)于來自所述主機(jī)系統(tǒng)的指令通知,
其中所述指令通知指示所述多個(gè)提交陣列中至少一提交陣列存儲(chǔ)有至少一指令。
27.根據(jù)權(quán)利要求19所述的存儲(chǔ)器控制電路單元,其特征在于,所述存儲(chǔ)器控制電路單元相容于快速非揮發(fā)性存儲(chǔ)器接口標(biāo)準(zhǔn)。