本技術(shù)涉及電子,尤其是涉及一種主板狀態(tài)監(jiān)測電路及主機板。
背景技術(shù):
1、主板,又稱主機板、系統(tǒng)板或者母板,是計算機最基本、最重要的部件之一,計算機主機中的各個部件都是通過主板來連接的,計算機在正常運行時對系統(tǒng)內(nèi)存、存儲設(shè)備和其他i/o設(shè)備的操控都必須通過主板來完成??梢?,主板的狀態(tài)決定了計算機的運轉(zhuǎn)狀態(tài),相關(guān)技術(shù)中也不乏主板狀態(tài)的監(jiān)測方案,例如申請?zhí)枮?02410451627.2,名稱為一種“ddr5主板板載處理器的運行狀態(tài)ai監(jiān)測方法”的中國專利申請中,就記載了針對ddr5主板板載處理器運行狀態(tài)的監(jiān)測方案;又如,申請?zhí)枮?00410080121.8,名為“一種電腦主板故障的監(jiān)測診斷裝置”的中國專利申請中,提供了針對電腦主板故障的監(jiān)測診斷方案。不過這些方案基本都依賴于軟件程序?qū)崿F(xiàn),一旦主板出現(xiàn)斷電或者cpu故障,則這些監(jiān)測方案也不能被正常實施,所以現(xiàn)有主板狀態(tài)監(jiān)測方案的監(jiān)測場景受限,難以全面監(jiān)測主板狀態(tài)。
技術(shù)實現(xiàn)思路
1、為了解決現(xiàn)有主板狀態(tài)監(jiān)測方案的監(jiān)測場景受限,難以全面監(jiān)測主板在各情境下的狀態(tài)的問題,本技術(shù)提供了一種主板狀態(tài)監(jiān)測電路及主機板。
2、第一方面,本技術(shù)提供一種主板狀態(tài)監(jiān)測電路,所述主板狀態(tài)監(jiān)測電路包括:
3、mcu,所述mcu包括晶振連接引腳、第一電源引腳、第二電源引腳、狀態(tài)采集引腳以及信息讀取引腳,所述mcu具有第一功能以及第二功能,所述第二功能包括監(jiān)測被監(jiān)測主板的狀態(tài),所述被監(jiān)測主板包括cpu與供電電源;
4、同所述晶振連接引腳連接的晶振電路;
5、同所述第一電源引腳連接的第一供電電路,所述第一供電電路的另一端與所述供電電源連接,所述第一供電電路用于支持所述mcu實現(xiàn)第一功能;
6、同所述第二電源引腳連接的第二供電電路,所述第二供電電路的另一端連接備用電源,所述備用電源獨立于所述供電電源,所述第二供電電路用于支持所述mcu實現(xiàn)第二功能;
7、與所述狀態(tài)采集引腳一一對應(yīng)的狀態(tài)采集電路,所述狀態(tài)采集電路一端同所述狀態(tài)采集引腳連接,另一端同所述被監(jiān)測主板上的監(jiān)測點位連接;以及
8、輸入端同所述信息讀取引腳連接,以讀取所述mcu內(nèi)信息的信息讀取電路,所述mcu內(nèi)的信息包括所述mcu根據(jù)所述晶振電路提供的時鐘信號記錄的所述狀態(tài)采集電路采集的狀態(tài)信息,及所述狀態(tài)信息的采集時間。
9、通過采用上述技術(shù)方案,在主板狀態(tài)監(jiān)測電路中設(shè)置了mcu以及與mcu連接的狀態(tài)采集電路、晶振電路、信息讀取電路,狀態(tài)采集電路能對被監(jiān)測主板的狀態(tài)信息進行采集,mcu能根據(jù)晶振電路提供的時鐘信號記錄被監(jiān)測主板的狀態(tài)信息,而mcu記錄的狀態(tài)信息可以通過信息讀取電路讀取出來。該主板狀態(tài)監(jiān)測方案的實施不依賴于被監(jiān)測主板上cpu的狀態(tài),即便cpu故障,包含該cpu故障在內(nèi)的狀態(tài)信息也能被正常收集;同時,主板狀態(tài)監(jiān)測電路中設(shè)置了第一供電電路與第二供電電路,第二供電電路具有獨立于被監(jiān)測主板的供電電源的備用電源,因此在被監(jiān)測主板的供電電源因故障不能供電的情況下,通過備用電源仍然可以向mcu供電,將mcu維持在基礎(chǔ)的狀態(tài)監(jiān)測工作狀態(tài),所以無論被監(jiān)測主板的供電電源狀態(tài)如何,主板狀態(tài)監(jiān)測電路都能實現(xiàn)對被監(jiān)測主板狀態(tài)信息的采集與記錄。該主板狀態(tài)監(jiān)測電路的監(jiān)測功能不受被監(jiān)測主板cpu與供電電源狀態(tài)的影響,對被監(jiān)測主板的狀態(tài)監(jiān)測更全面,有利于工程人員根據(jù)監(jiān)測到的狀態(tài)信息準確地定位故障原因,確定故障消除方案。另外,該主板狀態(tài)監(jiān)測電路的成本低廉,有利于主板狀態(tài)監(jiān)測方案的普及與應(yīng)用。
10、可選地,所述晶振連接引腳包括第一晶振連接引腳與第二晶振連接引腳,所述晶振電路包括:
11、同所述第一晶振連接引腳連接的第一晶振電路;
12、同所述第二晶振連接引腳連接的第二晶振電路,且所述第二晶振電路的晶振頻率低于所述第一晶振電路的晶振頻率,所述第二晶振電路由所述第二供電電路供電。
13、可選地,所述備用電源的電壓低于所述供電電源的電壓,所述第二供電電路還包括:
14、第一二極管;
15、連接在所述備用電源與所述第一二極管的陽極間的第一電阻;
16、第二二極管;
17、連接在所述供電電源與所述第二二極管的陽極間的第二電阻;以及
18、第一電容,所述第一電容的第一端同時連接所述第一二極管的陰極與所述第二二極管的陰極,第二端接地,且所述第一端連接所述第二電源引腳。
19、通過采用上述技術(shù)方案,第二供電電路除了可以通過備用電源向mcu供電以外,還可以通過被監(jiān)測主板的供電電源向mcu供電,并且由于備用電源的電壓低于供電電源的電壓,所以,基于第一二極管、第二二極管的結(jié)構(gòu),可確保在被監(jiān)控主板的供電電源正常的情況下,第二供電電路通過供電電源向mcu供電,備用電源不供電,備用電源僅在被監(jiān)控主板的供電電源不正常的情況下啟動供電,這樣可以節(jié)約備用電源的電能,延長備用電源的使用時長。
20、可選地,所述第一供電電路包括:
21、第三二極管,所述第三二極管的陽極與所述供電電源連接;
22、陽極同所述第三二極管的陰極連接的第四二極管,所述第四二極管的陰極與所述第一電源引腳連接;以及
23、連接在所述第三二極管的陰極與地之間的第二電容。
24、通過采用上述技術(shù)方案,第一供電電路可以通過第三二極管、第四二極管,利用被監(jiān)測主板的供電電源向mcu供電,在供電的同時,還可以對第二電容進行充電。當供電電源故障無法正常供電的情況下,第二電容能夠放電以維持mcu在短時間內(nèi)正常工作,以使mcu從正常工作狀態(tài)切換到基礎(chǔ)工作狀態(tài)。
25、可選地,所述第一供電電路還包括:
26、第五二極管,所述第五二極管的陽極與所述第三二極管的陽極連接,陰極與所述第四二極管的陰極連接。
27、通過采用上述技術(shù)方案,在第一供電電路中還設(shè)置有與第三二極管、第四二極管的串聯(lián)支路并聯(lián)的第五二極管,供電電源通過第五二極管所在的支路也能向mcu供電,并且供電電源通過第五二極管所在的支路的供電速度不受第二電容充電速度的影響,有利于提升mcu的啟動速度。
28、可選地,所述狀態(tài)采集電路包括以下幾種中的至少一種:
29、第一采集電路,被配置為采集所述被監(jiān)測主板的上電電壓;
30、第二采集電路,被配置為采集所述被監(jiān)測主板的橋片供電電壓;
31、第三采集電路,被配置為采集所述cpu開機后的工作電壓;
32、第四采集電路,被配置為采集指示所述被監(jiān)測主板進入睡眠狀態(tài)的s3指示信號;
33、第五采集電路,被配置為采集指示所述被監(jiān)測主板進入休眠狀態(tài)的s4指示信號;
34、第六采集電路,被配置為采集表征所述被監(jiān)測主板的所述橋片供電電壓正常的復(fù)位喚醒信號;
35、第七狀態(tài)采集電路,被配置為采集表征所述cpu具備初始化條件的平臺復(fù)位信號。
36、可選地,所述信息讀取電路的輸出端同所述cpu連接,所述信息讀取電路還包括讀取控制端,所述讀取控制端被配置為根據(jù)mcu有效信號控制所述信息讀取電路的輸入端與輸出端的連通,以供所述cpu從所述mcu中進行信息讀取。
37、通過采用上述技術(shù)方案,信息讀取電路的輸出端與cpu連接,因此工程人員在需要獲取mcu中記錄的狀態(tài)信息時,并不需要連接專門的外部讀取設(shè)備,也不需要拆卸主機箱,方便了狀態(tài)信息的讀取,有利于提升主板故障定位、故障分析的效率。
38、可選地,所述mcu還包括信息寫入引腳;所述主板狀態(tài)監(jiān)測電路還包括信息寫入電路,所述信息寫入電路包括寫入控制端、與所述cpu連接的輸入端、與所述信息寫入引腳連接的輸出端,所述寫入控制端被配置為根據(jù)所述mcu有效信號將所述cpu發(fā)送的信息寫入所述mcu內(nèi)。
39、可選地,所述被監(jiān)測主板還包括外設(shè)讀取電路與外設(shè)寫入電路,所述外設(shè)讀取電路與所述信息讀取電路連接至所述cpu的相同讀引腳,所述外設(shè)寫入電路與所述信息寫入引腳連接至所述cpu的相同寫引腳;所述外設(shè)讀取電路包括讀控制端,被配置為根據(jù)輸入至所述讀控制端的外設(shè)有效信號將所述外設(shè)中的信息讀取至所述cpu;所述外設(shè)寫入電路包括寫控制端,被配置為根據(jù)輸入至所述寫控制端的所述外設(shè)有效信號將所述cpu發(fā)送的信息寫入所述外設(shè)中;所述主板狀態(tài)監(jiān)測電路還包括選擇電路,所述選擇電路包括:
40、第一輸出端,所述第一輸出端同時與所述讀取控制端、所述寫入控制端連接;
41、第二輸出端,所述第二輸出端同時與所述讀控制端、所述寫控制端連接;以及
42、同所述cpu連接的選擇控制端;
43、所述選擇電路被配置為根據(jù)所述cpu向所述選擇控制端輸出的第一控制信號,控制所述第一輸出端輸出mcu有效信號,并控制所述第二輸出端輸出外設(shè)無效信號;所述選擇電路還被配置為根據(jù)所述cpu向所述選擇控制端輸出的第二控制信號,控制所述第二輸出端輸出外設(shè)有效信號,并控制所述第一輸出端輸出mcu無效信號。
44、通過采用上述技術(shù)方案,主板狀態(tài)監(jiān)控電路的信息讀取電路與被監(jiān)測主板上的外設(shè)讀取電路共cpu讀引腳,主板狀態(tài)監(jiān)控電路的信息寫入電路與外設(shè)寫入電路共cpu寫引腳。同時,通過選擇電路可以實現(xiàn)cpu數(shù)據(jù)讀寫通路的切換,實現(xiàn)了mcu與外設(shè)的隔離,避免了將mcu中的狀態(tài)信息寫入到外設(shè)中,也避免了將外設(shè)中的信息寫入到mcu中。mcu與cpu的信息交互可以在外設(shè)與cpu間沒有交互需求的時候?qū)崿F(xiàn),這樣既簡化了cpu的對外連接電路結(jié)構(gòu),又保證了cpu與外設(shè)、mcu間的數(shù)據(jù)收發(fā)功能。
45、第二方面,本技術(shù)提供一種主機板,包括:
46、主板,所述主板包括主板板體、設(shè)置在所述主板板體上的cpu與供電電源,所述供電電源用于對所述cpu供電;
47、如前述第一方面中任一項所述的主板狀態(tài)監(jiān)測電路,所述主板狀態(tài)監(jiān)測電路被配置為對所述主板進行狀態(tài)監(jiān)測。
48、通過采用上述技術(shù)方案,在主機板中設(shè)置了主板狀態(tài)監(jiān)測電路,主板狀態(tài)監(jiān)測電路的狀態(tài)采集電路能對被監(jiān)測主板的狀態(tài)信息進行采集,mcu能根據(jù)晶振電路提供的時鐘信號記錄被監(jiān)測主板的狀態(tài)信息,而mcu記錄的狀態(tài)信息可以通過信息讀取電路讀取出來。該主板狀態(tài)監(jiān)測方案的實施不依賴于被監(jiān)測主板上cpu的狀態(tài),即便cpu故障,包含該cpu故障在內(nèi)的狀態(tài)信息也能被正常收集;同時,主板狀態(tài)監(jiān)測電路中設(shè)置了第一供電電路與第二供電電路,第二供電電路具有獨立于被監(jiān)測主板的供電電源的備用電源,因此在被監(jiān)測主板的供電電源因故障不能供電的情況下,通過備用電源仍然可以向mcu供電,將mcu維持在基礎(chǔ)的狀態(tài)監(jiān)測工作狀態(tài),所以無論被監(jiān)測主板的供電電源狀態(tài)如何,主板狀態(tài)監(jiān)測電路都能實現(xiàn)對被監(jiān)測主板狀態(tài)信息的采集與記錄。該主板狀態(tài)監(jiān)測電路的監(jiān)測功能不受被監(jiān)測主板cpu與供電電源狀態(tài)的影響,對被監(jiān)測主板的狀態(tài)監(jiān)測更全面,有利于工程人員根據(jù)監(jiān)測到的狀態(tài)信息準確地定位故障原因,確定故障消除方案。
49、綜上所述,本技術(shù)至少包括以下有益技術(shù)效果:
50、1.主板狀態(tài)監(jiān)測電路的監(jiān)測功能不受被監(jiān)測主板上cpu與供電電源狀態(tài)的影響,對被監(jiān)測主板的狀態(tài)監(jiān)測更全面,有利于工程人員根據(jù)監(jiān)測到的狀態(tài)信息準確地定位故障原因,確定故障消除方案。
51、2.主板狀態(tài)監(jiān)測電路的成本低廉,有利于主板狀態(tài)監(jiān)測方案的普及與應(yīng)用。