本技術(shù)涉及射頻,具體涉及一種用于mipi接口的時(shí)鐘線和數(shù)據(jù)線的識(shí)別電路和射頻芯片。
背景技術(shù):
1、在射頻領(lǐng)域,常通過mipi協(xié)議來實(shí)現(xiàn)主從設(shè)備之間的通訊,現(xiàn)有的一種mipi?rffe系統(tǒng)的示意圖如圖1所示,在圖1中,一個(gè)主設(shè)備(rfic#1)可以掛載十五個(gè)從設(shè)備,分別為從設(shè)備(fem#1)至從設(shè)備(fem#15),從設(shè)備與主設(shè)備之間通過rffe總線來進(jìn)行通訊,耦接至rffe總線上的每個(gè)從設(shè)備可以通過usid(unique?slave?id,從設(shè)備標(biāo)識(shí)符)、pid(productid,產(chǎn)品標(biāo)識(shí)符)或者mid(manufacturer_id,制造商標(biāo)識(shí)符)等身份標(biāo)識(shí)信號被識(shí)別。
2、其中rffe總線中使用兩條信號線來進(jìn)行通訊,其示意圖如圖2所示,兩條信號線分別為時(shí)鐘信號線(sclk)和數(shù)據(jù)線(sdata)。在圖2中,數(shù)據(jù)線上每一幀數(shù)據(jù)都由一個(gè)ssc(sequence?start?condition,序列開始條件)信號開始,這個(gè)時(shí)候時(shí)鐘線上不傳輸時(shí)鐘信號。在ssc信號之后,緊接著就傳輸command?frame(命令幀),command?frame的前4個(gè)比特(bit)是sa信號,用來匹配從設(shè)備的身份標(biāo)識(shí)信息。如果一個(gè)從設(shè)備匹配上該sa信號,則獲知上述command?frame是主設(shè)備針對自己發(fā)起的操作。
3、然后在實(shí)際使用時(shí),當(dāng)兩個(gè)從設(shè)備的usid、pid以及mid均相同時(shí),mipi?rffe主設(shè)備則無法區(qū)分上述兩個(gè)從設(shè)備。為了避免主設(shè)備無法區(qū)分從設(shè)備的情況出現(xiàn),以圖1所示兩個(gè)mipi?rffe從設(shè)備(從設(shè)備#1以及從設(shè)備#2)為例,當(dāng)兩個(gè)設(shè)備的身份標(biāo)識(shí)信息完全相同時(shí),先將從設(shè)備#1的sclk接到主設(shè)備的sclk、sdata接到主設(shè)備的sdata,以及將從設(shè)備#2的sclk接到主設(shè)備的sdata,sdata接到主設(shè)備的sclk;然后每個(gè)從設(shè)備通過在接收信號中檢測ssc信號來感知自身的sclk與sdata是否被互換,進(jìn)而可以對自身的身份特征信息進(jìn)行重新的編程,以實(shí)現(xiàn)在mipi?rffe系統(tǒng)中區(qū)分兩個(gè)完全相同的mipi?rffe從設(shè)備。
4、現(xiàn)有的從設(shè)備大多通過如圖3所示的電路在接收信號中檢測ssc信號,其中圖3所示電路包括兩個(gè)并行的第一采集電路和第二采集電路,第一采集電路和第二采集電路并行的對時(shí)鐘線和數(shù)據(jù)線上的信號進(jìn)行處理,以此判斷時(shí)鐘線和數(shù)據(jù)線是否互換,而這種通過設(shè)置兩個(gè)采集電路并行檢測存在電路面積較大以及成本性價(jià)比不高的缺陷
技術(shù)實(shí)現(xiàn)思路
1、鑒于背景技術(shù)的不足,本實(shí)用新型是提供了一種用于mipi接口的時(shí)鐘線和數(shù)據(jù)線的識(shí)別電路和射頻芯片,所要解決的技術(shù)問題是在mipi系統(tǒng)中,當(dāng)兩個(gè)從設(shè)備的id信息相同時(shí),其用于檢測ssc信號的電路存在面積較大的缺陷。
2、為解決以上技術(shù)問題,本實(shí)用新型提供了如下技術(shù)方案:一種用于mipi接口的時(shí)鐘線和數(shù)據(jù)線的識(shí)別電路,包括輸出切換單元、檢測單元和解碼單元,所述輸出切換單元包括時(shí)鐘輸入端、數(shù)據(jù)輸入端、時(shí)鐘輸出端和數(shù)據(jù)輸出端;所述檢測單元與所述時(shí)鐘輸入端和數(shù)據(jù)輸入端電連接,用于檢測時(shí)鐘輸入端和數(shù)據(jù)輸入端中的ssc信號,并分別向所述輸出切換單元和解碼單元輸入選擇信號;
3、所述輸出切換單元響應(yīng)所述選擇信號來控制時(shí)鐘輸入端和數(shù)據(jù)輸入端中輸入時(shí)鐘信號的一端與所述時(shí)鐘輸出端電連接,和控制時(shí)鐘輸入端和數(shù)據(jù)輸入端中輸入數(shù)據(jù)信號的一端與所述數(shù)據(jù)輸出端電連接;
4、所述解碼單元與所述時(shí)鐘輸出端和數(shù)據(jù)輸出端電連接,且響應(yīng)所述選擇信號來設(shè)置自身的id信息。
5、在某種實(shí)施方式中,所述輸出切換單元包括第一開關(guān)單元、第二開關(guān)單元、第三開關(guān)單元和第四開關(guān)單元;
6、所述時(shí)鐘輸入端分別與第一開關(guān)單元的輸入端和第三開關(guān)單元的輸入端電連接,所述數(shù)據(jù)輸入端分別與第二開關(guān)單元和第四開關(guān)單元的輸入端電連接;
7、所述第一開關(guān)單元的輸出端和第二開關(guān)單元的輸出端與所述時(shí)鐘輸出端電連接,所述第三開關(guān)單元的輸出端和第四開關(guān)單元的輸出端與所述數(shù)據(jù)輸出端電連接;
8、所述選擇信號輸入到第一至第四開關(guān)單元的控制端來控制第一至第四開關(guān)單元的通斷。
9、在某種實(shí)施方式中,所述檢測單元輸出第一選擇信號和第二選擇信號,所述第一選擇信號和第二選擇信號為相反的兩種信號,所述第一選擇信號輸入到第一開關(guān)單元的控制端和第四開關(guān)單元的控制端,所述第二選擇信號輸入到第二開關(guān)單元的控制端和第三開關(guān)單元的控制端。
10、在某種實(shí)施方式中,所述第一開關(guān)單元和第四開關(guān)單元在所述第一選擇信號為高電平時(shí)導(dǎo)通,為低電平時(shí)關(guān)斷;
11、所述第二開關(guān)單元和第三開關(guān)單元在所述第二選擇信號為高電平時(shí)導(dǎo)通,為低電平時(shí)關(guān)斷。
12、在某種實(shí)施方式中,所述檢測單元包括d觸發(fā)器d1、d觸發(fā)器d2、d觸發(fā)器d3、d觸發(fā)器d4、與門and1、與門and2、或非門nor1和或非門nor2;
13、所述d觸發(fā)器d1的d輸入端和d觸發(fā)器d2的d輸入端用于輸入電源vio,所述時(shí)鐘輸入端與所述d觸發(fā)器d1的時(shí)鐘端電連接,所述數(shù)據(jù)輸入端與所述d觸發(fā)器d2的時(shí)鐘端電連接,d觸發(fā)器d1的q輸出端與d觸發(fā)器d3的時(shí)鐘端電連接,d觸發(fā)器d2的q輸出端與d觸發(fā)器d4的時(shí)鐘端電連接;
14、d觸發(fā)器d3的q輸出端分別與與門and1的第一輸入端和或非門nor2的第一輸入端電連接,d觸發(fā)器d4的q輸出端分別與與門and2的第一輸入端好或非門nor1的第一輸入端電連接;
15、d觸發(fā)器d3的q非輸出端與與門and2的第二輸入端電連接,與門and2的輸出端與或非門nor1的第二輸入端電連接,用于輸出第一選擇信號,或非門nor1的輸出端與d觸發(fā)器d3的d輸入端電連接;
16、d觸發(fā)器d4的q非輸出端與與門and1的第二輸入端電連接,與門and1的輸出端與或非門nor2的第二輸入端電連接,用于輸出第二選擇信號,或非門nor2的輸出端與d觸發(fā)器d4的q輸入端電連接;
17、d觸發(fā)器d1的復(fù)位端分別與d觸發(fā)器d2的復(fù)位端、d觸發(fā)器d3的復(fù)位端和d觸發(fā)器d4的復(fù)位端電連接。
18、在某種實(shí)施方式中,所述時(shí)鐘輸入端通過輸入緩沖器q1與第一開關(guān)單元的輸入端和第三開關(guān)單元的輸入端電連接。
19、在某種實(shí)施方式中,所述數(shù)據(jù)輸入端通過輸入緩沖器q2與第二開關(guān)單元的輸入端和第四開關(guān)單元的輸入端電連接。
20、在某種實(shí)施方式中,所述解碼單元的數(shù)據(jù)讀取輸出端分別與輸出緩沖器q3的輸入端和輸出緩沖器q4的輸入端電連接,輸出緩沖器q3的輸出端與所述時(shí)鐘輸入端電連接,輸出緩沖器q4的輸出端與所述數(shù)據(jù)輸入端電連接。
21、在某種實(shí)施方式中,本實(shí)用新型還包括或門or1和或門or2,所述或門or1的第一輸入端用于輸入第一選擇信號,所述或門or2的第一輸入端用于輸入第二選擇信號,所述或門or1的第二輸入端和或門or2的第二輸入端與所述解碼單元電連接,用于接收數(shù)據(jù)讀使能信號,所述或門or1的輸出端與輸出緩沖器q3的控制端電連接,所述或門or2的輸出端與輸出緩沖器q4的控制端電連接。
22、另外,本實(shí)用新型還提供了一種射頻芯片,射頻芯片上設(shè)有上述的一種用于mipi接口的時(shí)鐘線和數(shù)據(jù)線的識(shí)別電路。
23、本實(shí)用新型與現(xiàn)有技術(shù)相比所具有的有益效果是:當(dāng)需要檢測時(shí)鐘輸入端和數(shù)據(jù)輸入端中那個(gè)輸入端輸入數(shù)據(jù)信號時(shí),本實(shí)用新型通過檢測單元對ssc信號進(jìn)行檢測,并輸出選擇信號來控制數(shù)據(jù)輸入端和時(shí)鐘輸入端與數(shù)據(jù)輸出端和時(shí)鐘輸出端的連接關(guān)系,以此實(shí)現(xiàn)時(shí)鐘和數(shù)據(jù)的正確輸出,另外選擇信號輸入到解碼單元,解碼單元通過選擇信號來設(shè)置自身的id信息,以此實(shí)現(xiàn)通過檢測ssc信號來改變從設(shè)備id信息的功能,相對于現(xiàn)有技術(shù),由于其只檢測ssc信號,為單采集處理,占用的芯片面積小。