新型邏輯保護(hù)射極耦合式雙濾波型行地址寄存系統(tǒng)的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種寄存器電路,具體是指新型邏輯保護(hù)射極耦合式雙濾波型行地址寄存系統(tǒng)。
【背景技術(shù)】
[0002]寄存器是CPU里不可缺少的存儲(chǔ)單元,其容量的大小和運(yùn)行速度直接決定了 CPU的性能。目前,較為先進(jìn)的是行地址寄存器和列地址寄存器,而無論是何種寄存器,其都需要通過電路來作為驅(qū)動(dòng)。但是,目前人們所使用的行地址寄存器因其電路結(jié)構(gòu)較為復(fù)雜而使得其能耗較高,運(yùn)算速度較慢,不能很好的滿足人們的低能耗、高運(yùn)算效率的需求。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的在于克服目前行地址寄存器所存在的能耗較高、運(yùn)算速度較低的缺陷,提供新型邏輯保護(hù)射極耦合式雙濾波型行地址寄存系統(tǒng)。
[0004]本發(fā)明的目的通過下述技術(shù)方案實(shí)現(xiàn):
[0005]新型邏輯保護(hù)射極耦合式雙濾波型行地址寄存系統(tǒng),主要由直流轉(zhuǎn)換芯片U,與直流轉(zhuǎn)換芯片U的PlO管腳相連接的行地址寄存器陣列,以及與直流轉(zhuǎn)換芯片U的Cl管腳和C2管腳相連接的觸發(fā)電路組成;所述觸發(fā)電路由射極耦合式非對稱電路,以及與其輸出端相連接的無源π型濾波電路組成。同時(shí),在直流轉(zhuǎn)換芯片U的C2管腳與C3管腳之間還串接有串聯(lián)設(shè)置的雙濾波放大電路(10)、光束激發(fā)式邏輯放大電路及邏輯保護(hù)射極耦合式放大電路。
[0006]所述光束激發(fā)式邏輯放大電路主要由功率放大器Ρ1,與非門IC1,與非門IC2,與非門IC3,負(fù)極與功率放大器Pl的同相端相連接、正極經(jīng)光二極管Dl后接地的極性電容C6,一端與極性電容C6的正極相連接、另一端經(jīng)二極管D2后接地的電阻R13,正極與電阻R13和二極管D2的連接點(diǎn)相連接、負(fù)極接地的極性電容C8,一端與與非門ICl的負(fù)極輸入端相連接、另一端與功率放大器Pl的同相端相連接的電阻R9,串接在功率放大器Pl的反相端與輸出端之間的電阻R10,一端與與非門ICl的輸出端相連接、另一端與與非門IC3的負(fù)極輸入端相連接的電阻Rll,正極與與非門IC2的輸出端相連接、負(fù)極與與非門IC3的負(fù)極輸入端相連接的電容C7,以及一端與極性電容C8的正極相連接、另一端與與非門IC2的負(fù)極輸入端相連接的電阻R12組成;所述與非門ICl的正極輸入端與功率放大器Pl的反相端相連接,其輸出端與與非門IC2的正極輸入端相連接,與非門IC3的正極輸入端與功率放大器Pl的輸出端相連接;功率放大器Pl的同相端則與直流轉(zhuǎn)換芯片U的C2管腳相連接,與非門IC3的輸出端則與邏輯保護(hù)射極耦合式放大電路相連接。
[0007]所述雙濾波放大電路由三極管VT101,三極管VT102,三極管VT103,三極管VT104,三極管VT105,三極管VT106,三極管VT107,運(yùn)算放大器Ρ101,運(yùn)算放大器Ρ102,運(yùn)算放大器Ρ103,一端作為輸入端、另一端與三極管VT107的基極相連接的電阻R101,與電阻RlOl并聯(lián)的電容C101,一端與三極管VT107的基極相連接、另一端經(jīng)電阻R105后與三極管VT107的發(fā)射極相連接的電阻R103,一端與三極管VT107的基極相連接、另一端經(jīng)電阻R104后與三極管VT107的集電極相連接的電阻R102,正極與三極管VT107的發(fā)射極相連接、負(fù)極與電阻R103和電阻R105的連接點(diǎn)相連接的電容C104,串接在三極管VTlOl的基極與發(fā)射極之間的電阻R114,一端接地、另一端與三極管VT102的基極相連接的電阻R113,P極與三極管VT103的基極相連接、N極經(jīng)電容C103后與三極管VT107的集電極相連接的二極管D101,P極經(jīng)二極管D102后與二極管DlOl的N極相連接、N極與三極管VT106的基極相連接的二極管D103,串接在三極管VT106的基極與集電極之間的電阻Rl 11,一端接地、另一端與三極管VT104的發(fā)射極相連接的電阻Rl 12,負(fù)極接地、正極經(jīng)電阻R106后與電容C104的正極相連接的電容C105,一端與電容C105的正極相連接、另一端與運(yùn)算放大器PlOl的負(fù)輸入端相連接的電阻R108,一端與電容C105的正極相連接、另一端與運(yùn)算放大器PlOl的輸出端相連接的電阻R107,串接在運(yùn)算放大器PlOl的負(fù)輸入端與輸出端之間的電容C106,負(fù)極接地、正極與運(yùn)算放大器P102的正輸入端相連接的電容C108,負(fù)極經(jīng)電阻R109后與運(yùn)算放大器PlOl的輸出端相連接、正極與運(yùn)算放大器P102的負(fù)輸入端相連接的電容C107,一端與電容C107的負(fù)極相連接、另一端與電容C108的正極相連接的電阻Rl 10,負(fù)極與三極管VT107的基極相連接、正極經(jīng)電阻R115后與三極管VT104的發(fā)射極相連接的電容C102,負(fù)極接地、正極經(jīng)電阻R116后與電阻R102和電阻R104的連接點(diǎn)相連接的電容C109,一端與電容C109的正極相連接、另一端與運(yùn)算放大器P103的負(fù)輸入端相連接的電阻R118,一端與電容C109的正極相連接、另一端與運(yùn)算放大器P103的正輸入端相連接的電阻R117,以及串接在運(yùn)算放大器P103的負(fù)輸入端與輸出端之間的電容CllO組成;其中,電容C104的負(fù)極還同時(shí)與三極管VT106的集電極和三極管VT105的集電極相連接,三極管VTlOl的發(fā)射極、三極管VT103的集電極和三極管VT104的集電極均與運(yùn)算放大器P103的輸出端相連接,運(yùn)算放大器P103的正輸入端接地,三極管VTlOl的基極與三極管VT102的發(fā)射極相連接,三極管VTlOl的集電極與三極管VT102的基極相連接,三極管VT102的集電極與三極管VT103的基極相連接,三極管VT103的發(fā)射極與三極管VT104的基極相連接,三極管VT104的發(fā)射極與三極管VT105的發(fā)射極相連接,三極管VT105的基極與三極管VT106的發(fā)射極相連接,運(yùn)算放大器PlOl的正輸入端接地,電容C107的正極還同時(shí)與運(yùn)算放大器P102的輸出端以及二極管DlOl的N極相連接,所述三極管VT104的發(fā)射極作為輸出端且與直流轉(zhuǎn)換芯片U的C3管腳相連接。
[0008]所述邏輯保護(hù)射極耦合式放大電路由三極管Q4,三極管Q5,功率放大器P2,功率放大器P3,串接在功率放大器P2的反相端與輸出端之間的電阻R16,串接在功率放大器P3的同相端與輸出端之間的極性電容Cl I,串接在功率放大器P2的同相端與三極管Q4的集電極之間的電阻R15,串接在三極管Q4的集電極與三極管Q5的基極之間的電阻R17,與電阻R17相并聯(lián)的電容C10,負(fù)極與功率放大器P2的同相端相連接、正極經(jīng)電阻R18后與三極管Q4的發(fā)射極相連接的極性電容C9,串接在三極管Q5的基極與極性電容C9的正極之間的電阻R19,正極與三極管Q5的發(fā)射極相連接、負(fù)極順次經(jīng)穩(wěn)壓二極管D3和電阻R20后與功率放大器P2的輸出端相連接的電容C12,P極與功率放大器P3的輸出端相連接、N極經(jīng)電阻R22和電阻R21后與穩(wěn)壓二極管D3與電阻R20的連接點(diǎn)相連接的二極管D4,以及P極與電容C12的負(fù)極相連接、N極與二極管D4與電阻R22的連接點(diǎn)相連接的穩(wěn)壓二極管D5組成;所述三極管Q4的基極與極性電容C9的正極相連接,其發(fā)射極與三極管Q5的發(fā)射極相連接,其集電極與功率放大器P2的反相端相連接;三極管Q5的集電極與功率放大器P3的反相端相連接,功率放大器P3的同相端與功率放大器P2的輸出端相連接;所述極性電容C9的正極與與非門IC3的輸出端相連接,而電阻R22與電阻R21的連接點(diǎn)則與電阻RlOl的輸入端相連接。
[0009]所述射極耦合式非對稱電路由三極管Ql,三極管Q2,三極管Q3,串接在三極管Q2的發(fā)射極與三極管Q3的基極之間的一級濾波電路,串接在三極管Q3的集電極與二極管Q2的集電極之間的電阻R7,串接在三極管Ql的集電極與三極管Q2的集電極之間的電阻R3,串接在三極管Ql的發(fā)射極與無源π型濾波電路之間的二級濾波電路,串接在三極管Ql的基極與無源π型濾波電路之間的三級濾波器,以及串接在三極管Ql的基極與無源π型濾波電路之間的電阻R2和串接在三極管Q3的基極與無源型濾波電路之間的電阻R6組成;所述三極管Q2的基極與三極管Ql的集電極相連接,其集電極與無源π型濾波電路相連接,所述三極管Q2的發(fā)射極與三極管Q3的發(fā)射極均接地。
[0010]所述無源JT型濾波電路由電容Cl、電容C2,以及串接在電容Cl的正極與電容C2的正極之間的電阻R8組成;所述三極管Q2的集電極則與電容C2的正極相連接;電容Cl的正極和負(fù)極則形成輸出端。
[0011]為確保使用效果,所述的電容Cl、電容C2均為貼片電容,而所述行地址寄存器陣列則由6個(gè)行地址寄存器組成,且這6個(gè)行地址寄存器均經(jīng)過開關(guān)S與直流轉(zhuǎn)換芯片U的PlO管腳相連接。
[0012]所述直流轉(zhuǎn)換芯片U為ZXLD1320降壓型芯片。
[0013]本發(fā)明與現(xiàn)有技術(shù)相比,具有如下優(yōu)點(diǎn)和有益效果:
[0014](I)本發(fā)明的整體結(jié)構(gòu)非常簡單,在采用射極耦合式非對稱電路作為觸發(fā)電路后,能最大程度的降低行地址寄存器的能耗,能有效防止電流脈沖對寄存器的擊穿。
[0015](2)本發(fā)明采用直流轉(zhuǎn)換芯片來作為降壓芯片,在結(jié)合射極耦合式非對稱電路后,能使得行地址寄存器的存取速度較傳統(tǒng)提供20%以上。
[0016](3)本發(fā)明設(shè)置有雙濾波放大電路,能夠更好的對電路中的雜波信號進(jìn)行過濾,并對其進(jìn)行放大,進(jìn)一步提高了產(chǎn)品的精準(zhǔn)性與適用范圍。
【附圖說明】
[0017]圖1為本發(fā)明的整體結(jié)構(gòu)示意圖