一種筆記本板載內(nèi)存兼容多源的方法
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及筆記本內(nèi)存設(shè)置技術(shù)領(lǐng)域,尤其涉及一種筆記本板載內(nèi)存兼容多源的 方法。
【背景技術(shù)】
[0002] 筆記本作為一種易于攜帶的電腦機(jī)型,已經(jīng)深深介入人們的生活和工作中。筆記 本的一個(gè)重要參數(shù)便是內(nèi)存,其內(nèi)存的設(shè)置直接影響到筆記本的存儲(chǔ)容量和運(yùn)行速度。目 前,改善筆記本內(nèi)存參數(shù)的一種重要途徑便是實(shí)現(xiàn)多源內(nèi)存的兼容。
[0003] 目前,實(shí)現(xiàn)多源內(nèi)存的兼容普遍采用模仿內(nèi)存條的設(shè)計(jì)方式,在主板上也加一顆 EEPROM(電可擦除可編程只讀存儲(chǔ)器)芯片,CPU通過(guò)通用輸入輸出總線讀取EEPROM的信 息,從而判斷內(nèi)存配置信息,進(jìn)而調(diào)用相應(yīng)的內(nèi)存參數(shù)與之匹配。這種采用EEPROM的方式, 成本高昂,會(huì)增加筆記本制造成本。
【發(fā)明內(nèi)容】
[0004] 基于【背景技術(shù)】存在的技術(shù)問(wèn)題,本發(fā)明提出了一種筆記本板載內(nèi)存兼容多源的方 法。
[0005] 本發(fā)明提出的一種筆記本板載內(nèi)存兼容多源的方法,包括以下步驟:
[0006] S1、設(shè)置記憶標(biāo)示生成線路,記憶標(biāo)示生成線路包括供電端子、接地端子和多個(gè)標(biāo) 示生成節(jié)點(diǎn),每一個(gè)標(biāo)示生成節(jié)點(diǎn)均可斷開可導(dǎo)通的連接供電端子,并可斷開可導(dǎo)通的連 接接地端子;
[0007] S2、在基本輸入輸出系統(tǒng)中預(yù)設(shè)多組存儲(chǔ)器設(shè)置參數(shù),且每一種存儲(chǔ)器設(shè)置參數(shù) 均對(duì)應(yīng)一種存儲(chǔ)器型號(hào)與存儲(chǔ)器占用頻道數(shù)量的組合;
[0008] S3、記憶標(biāo)示生成線路中的標(biāo)示生成節(jié)點(diǎn)分別連接到中央處理器的輸入輸出接 口,中央處理器連接基本輸入輸出系統(tǒng);
[0009] S4、標(biāo)示生成節(jié)點(diǎn)根據(jù)與供電端子和接地端子的斷開導(dǎo)通狀態(tài)輸出標(biāo)示信號(hào),中 央處理器對(duì)標(biāo)示信號(hào)進(jìn)行識(shí)別并組合,然后將組合信號(hào)發(fā)送給基本輸入輸出系統(tǒng);
[0010] S5、基本輸入輸出系統(tǒng)根據(jù)組合信號(hào)判斷存儲(chǔ)器占用頻道數(shù)量與存儲(chǔ)器型號(hào),然 后調(diào)用相應(yīng)的存儲(chǔ)器設(shè)置參數(shù)進(jìn)行匹配。
[0011] 優(yōu)選地,標(biāo)示生成節(jié)點(diǎn)中不少于一個(gè)用來(lái)標(biāo)示存儲(chǔ)器占用頻道數(shù)量,剩余部分用 來(lái)標(biāo)示存儲(chǔ)器型號(hào)。
[0012] 優(yōu)選地,標(biāo)示信號(hào)為高電平信號(hào)或者低電平信號(hào),基本輸入輸出系統(tǒng)通過(guò)高低電 平的組合識(shí)別存儲(chǔ)器占用頻道數(shù)量與存儲(chǔ)器型號(hào)。
[0013] 優(yōu)選地,標(biāo)示存儲(chǔ)器占用頻道數(shù)量的標(biāo)示生成節(jié)點(diǎn)為一個(gè)。
[0014] 優(yōu)選地,記憶標(biāo)示生成線路包括四個(gè)標(biāo)示生成節(jié)點(diǎn)。
[0015] 優(yōu)選地,每一個(gè)標(biāo)示生成節(jié)點(diǎn)均對(duì)應(yīng)一個(gè)上拉電阻和一個(gè)下拉電阻,上拉電阻具 有上件和不上件兩種狀態(tài),上件狀態(tài)下,標(biāo)示生成節(jié)點(diǎn)與供電端子導(dǎo)通,不上件狀態(tài)下,標(biāo) 示生成節(jié)點(diǎn)與供電端子斷開;下拉電阻具有上件和不上件兩種狀態(tài),上件狀態(tài)下,標(biāo)示生成 節(jié)點(diǎn)與接地端子導(dǎo)通,不上件狀態(tài)下,標(biāo)示生成節(jié)點(diǎn)與接地端子斷開。
[0016] 優(yōu)選地,上拉電阻與下拉電阻的阻值均為IKΩ。
[0017] 優(yōu)選地,步驟S3中,記憶標(biāo)示生成線路中的標(biāo)示生成節(jié)點(diǎn)分別連接到中央處理器 GPIO單元的多個(gè)引腳。
[0018] 優(yōu)選地,供電端子的工作電壓為I. 8V。
[0019] 本發(fā)明提供的筆記本板載內(nèi)存兼容多源的方法,基本輸入輸出系統(tǒng)根據(jù)組合信號(hào) 判斷存儲(chǔ)器占用頻道數(shù)量與存儲(chǔ)器型號(hào),然后調(diào)用相應(yīng)的存儲(chǔ)器設(shè)置參數(shù)進(jìn)行匹配,使得 筆記本板載內(nèi)存的模式切換實(shí)現(xiàn)了自動(dòng)化,實(shí)時(shí)化,避免了手動(dòng)拆裝內(nèi)存條的工作。
[0020] 本發(fā)明中,中央處理器從標(biāo)示生成線路獲取標(biāo)示信號(hào),并對(duì)標(biāo)示信號(hào)進(jìn)行識(shí)別,然 后向基本輸入輸出系統(tǒng)輸送組合信號(hào);標(biāo)示信號(hào)的產(chǎn)生通過(guò)改變標(biāo)示生成節(jié)點(diǎn)與對(duì)應(yīng)的供 電端子和接地端子的導(dǎo)通斷開狀態(tài)進(jìn)行切換。從而,本發(fā)明中,將存儲(chǔ)器設(shè)置工作轉(zhuǎn)換為切 換標(biāo)示生成節(jié)點(diǎn)與對(duì)應(yīng)的供電端子和接地端子的導(dǎo)通斷開狀態(tài)工作,大大提高了操作的簡(jiǎn) 便。
[0021] 本發(fā)明,中中央處理器、記憶標(biāo)示生成電路和基本輸入輸出系統(tǒng)均設(shè)置在主板上, 從而,對(duì)應(yīng)不同配置的內(nèi)存,只需控制筆記本主板上個(gè)標(biāo)示生成節(jié)點(diǎn)對(duì)應(yīng)的上拉電阻和下 拉電阻的上件與不上件狀態(tài)即可。本發(fā)明以最低的成本實(shí)現(xiàn)了內(nèi)存多源的兼容設(shè)計(jì)。
【附圖說(shuō)明】
[0022] 圖1為本發(fā)明提出的一種筆記本板載內(nèi)存兼容多源的方法流程圖;
[0023] 圖2為本發(fā)明對(duì)應(yīng)的硬件連接圖。
【具體實(shí)施方式】
[0024] 參照?qǐng)D1,本發(fā)明提出的一種筆記本板載內(nèi)存兼容多源的方法,包括以下步驟:
[0025] S1、設(shè)置記憶標(biāo)示生成線路,記憶標(biāo)示生成線路包括供電端子、接地端子和多個(gè)標(biāo) 示生成節(jié)點(diǎn),每一個(gè)標(biāo)示生成節(jié)點(diǎn)均可斷開可導(dǎo)通的連接供電端子,并可斷開可導(dǎo)通的連 接接地端子。
[0026] 本實(shí)施方式中,記憶標(biāo)示生成線路包括四個(gè)標(biāo)示生成節(jié)點(diǎn),每一個(gè)標(biāo)示生成節(jié)點(diǎn) 均對(duì)應(yīng)一個(gè)上拉電阻和一個(gè)下拉電阻,上拉電阻具有上件和不上件兩種狀態(tài),上件狀態(tài)下, 標(biāo)示生成節(jié)點(diǎn)通過(guò)上拉電阻與供電端子導(dǎo)通,不上件狀態(tài)下,標(biāo)示生成節(jié)點(diǎn)與供電端子斷 開;下拉電阻具有上件和不上件兩種狀態(tài),上件狀態(tài)下,標(biāo)示生成節(jié)點(diǎn)通過(guò)下拉電阻與接地 端子導(dǎo)通,不上件狀態(tài)下,標(biāo)示生成節(jié)點(diǎn)與接地端子斷開。本實(shí)施方式中,可將上拉電阻和 下拉電阻做成按鍵,從而通過(guò)按鍵的按下與否切換上件與不上件狀態(tài)。
[0027] 例如,本實(shí)施方式中,四個(gè)標(biāo)示生成節(jié)點(diǎn)分別為第一標(biāo)示生成節(jié)點(diǎn)A0、第二標(biāo)示生 成節(jié)點(diǎn)AU第三標(biāo)示生成節(jié)點(diǎn)A2和第四標(biāo)示生成節(jié)點(diǎn)A3。其中,第一標(biāo)示生成節(jié)點(diǎn)AO對(duì) 應(yīng)第一上拉電阻ROl和第一下拉電阻R02,第二標(biāo)示生成節(jié)點(diǎn)Al對(duì)應(yīng)第二上拉電阻Rll和 第二下拉電阻R12,第三標(biāo)示生成節(jié)點(diǎn)A2對(duì)應(yīng)第三上拉電阻R21和第三下拉電阻R22,第四 標(biāo)示生成節(jié)點(diǎn)A3對(duì)應(yīng)第四上拉電阻R31和第四下拉電阻R32。
[0028] S2、在基本輸入輸出系統(tǒng)中預(yù)設(shè)多組存儲(chǔ)器設(shè)置參數(shù),且每一種存儲(chǔ)器設(shè)置參數(shù) 均對(duì)應(yīng)一種存儲(chǔ)器型號(hào)與存儲(chǔ)器占用頻道數(shù)量的組合。如此,當(dāng)基本輸入輸出系統(tǒng)獲取存 儲(chǔ)器型號(hào)與存儲(chǔ)器占用頻道數(shù)量后,可直接調(diào)用對(duì)應(yīng)的存儲(chǔ)器設(shè)置參數(shù)進(jìn)行設(shè)置,從而方 便對(duì)不同內(nèi)存的配置。
[0029] S3、記憶標(biāo)示生成線路中的標(biāo)示生成節(jié)點(diǎn)分別連接到中央處理器的輸入輸出接 口,具體可連接到中央處理器GPIO單元的多個(gè)引腳,中央處理器連接基本輸入輸出系統(tǒng)。
當(dāng)前第1頁(yè)
1 
2