本發(fā)明屬于顯示器件加工技術(shù)領(lǐng)域,具體涉及一種陣列基板及其驅(qū)動(dòng)方法、顯示面板及顯示裝置。
背景技術(shù):
目前,為了通過減少數(shù)據(jù)信號(hào)端的數(shù)量來節(jié)省集成電路(ic)的成本,如圖1所示,amoled顯示面板的多條數(shù)據(jù)線(圖1中為6條)與一個(gè)數(shù)據(jù)信號(hào)端data(m)相連,并且,在每條數(shù)據(jù)線上設(shè)置有數(shù)據(jù)選擇器mux;每個(gè)mux用于在數(shù)據(jù)控制信號(hào)mux(n)的控制下使相應(yīng)的數(shù)據(jù)線和數(shù)據(jù)信號(hào)端data(m)的導(dǎo)通和關(guān)斷;另外,多條數(shù)據(jù)線和多條柵線g(n)交叉設(shè)置,形成設(shè)置有子像素1的子像素區(qū)域,并且,每個(gè)子像素1與之所在的行和列的數(shù)據(jù)線和柵線相連;圖2a和圖2b為兩種常見的子像素驅(qū)動(dòng)電路的示意圖,其中,晶體管p3為驅(qū)動(dòng)晶體管,其他晶體管p1-p2、p4-p8為開關(guān)管,圖1中的數(shù)據(jù)線與相應(yīng)的圖2a和圖2b所示的子像素驅(qū)動(dòng)電路的data端相連,圖1中的柵線g(n)與處于第n行的所有子像素的圖2a和圖2b所示的子像素驅(qū)動(dòng)電路中的gate端相連,圖1中的復(fù)位線r(n)與處于第n行的所有子像素的圖2a和圖2b所示的子像素驅(qū)動(dòng)電路中的reset端相連;圖1中的發(fā)光控制線em(n)與處于第n行的所有子像素的圖2a和圖2b所示的子像素驅(qū)動(dòng)電路中的em端相連。
圖3為圖1所示的陣列基板的工作時(shí)序圖,請(qǐng)參閱圖3,在柵極電壓開啟時(shí)間段(t2和t3時(shí)間段內(nèi))內(nèi),mux(1)~mux(6)依次輸入有效信號(hào),控制6個(gè)mux依次打開,使數(shù)據(jù)信號(hào)端依次向每條數(shù)據(jù)線加載數(shù)據(jù)信號(hào),并讀取子像素的像素驅(qū)動(dòng)電路中驅(qū)動(dòng)晶體管(如圖2a和圖2b中的晶體管p3)的閾值電壓,以先進(jìn)行閾值補(bǔ)償后發(fā)光。
由于驅(qū)動(dòng)晶體管p3的閾值電壓的讀取時(shí)間是晶體管p2打開時(shí)間,在該時(shí)間內(nèi),驅(qū)動(dòng)晶體管p3的漏極和柵極導(dǎo)通,柵極和漏極的電位會(huì)變?yōu)樵礃O減去閾值電壓壓降,這樣,由于在晶體管p2打開時(shí)間內(nèi)mux(1)至mux(6)是按順序一個(gè)一個(gè)打開,但晶體管p2一直是打開狀態(tài),故mux(1)對(duì)應(yīng)讀取的時(shí)間最長(zhǎng)(為2h),mux(6)對(duì)應(yīng)讀取的時(shí)間最短為(為1/3h),mux(2)~mux(5)對(duì)應(yīng)讀取的時(shí)間依次分別為5/3h、4/3h、1h和2/3h,由于mux(1)和mux(6)讀取驅(qū)動(dòng)晶體管的閾值電壓的時(shí)間相差較大(分別為2h和1/3h),mux(1)有效時(shí)對(duì)應(yīng)的像素驅(qū)動(dòng)電路讀取的閾值電壓和實(shí)際的閾值電壓最接近,mux(6)有效時(shí)對(duì)應(yīng)的像素驅(qū)動(dòng)電路讀取的閾值電壓和實(shí)際的閾值電壓最不接近。由于mux(1)~mux(3)控制的是rgb信號(hào),因此,可通過rgb的gamma電路調(diào)節(jié);mux(4)~mux(6)同理,但是,mux(1)~mux(3)與mux(4)~mux(6)二者之間的差異無(wú)法通過gamma電路調(diào)節(jié),從而在顯示時(shí)會(huì)造成顯示不均,例如,會(huì)出現(xiàn)如圖4所示的豎條紋現(xiàn)象。
技術(shù)實(shí)現(xiàn)要素:
本發(fā)明旨在至少解決現(xiàn)有技術(shù)中存在的技術(shù)問題之一,提出了一種陣列基板及其驅(qū)動(dòng)方法、顯示面板及顯示裝置,可以解決顯示不均的技術(shù)問題。
為解決上述問題之一,本發(fā)明提供了一種陣列基板,包括多組數(shù)據(jù)線和多條柵線;
每組數(shù)據(jù)線包括與同一個(gè)數(shù)據(jù)信號(hào)端相連的多條數(shù)據(jù)線;
在每條數(shù)據(jù)線上設(shè)置有數(shù)據(jù)選擇器,用于在數(shù)據(jù)選擇控制信號(hào)的控制下使所述數(shù)據(jù)線和所述數(shù)據(jù)信號(hào)端導(dǎo)通或關(guān)斷;
多條所述數(shù)據(jù)線和多條所述柵線在不同層上交叉設(shè)置限定出多行多列排列的多個(gè)子像素區(qū)域,每個(gè)子像素區(qū)域用于設(shè)置子像素;
每組數(shù)據(jù)線對(duì)應(yīng)的處于每一行的多個(gè)子像素被劃分為至少兩組,同一組的所述子像素連接同一條柵線,不同組的所述子像素連接不同柵線。
優(yōu)選地,同一組數(shù)據(jù)線對(duì)應(yīng)的處于每一行的多組子像素連接的不同柵線包括:與該多組子像素同行的柵線以及相鄰且依次導(dǎo)通的柵線。
優(yōu)選地,不同組數(shù)據(jù)線包括相同數(shù)量的多組子像素;并且
不同組數(shù)據(jù)線的多組子像素與柵線連接的方式相同。
優(yōu)選地,同一組數(shù)據(jù)線的多組子像素中的子像素的數(shù)量相同。
優(yōu)選地,在所述陣列基板上設(shè)置有與多條所述柵線一一對(duì)應(yīng)的多個(gè)移位寄存單元;
多個(gè)所述移動(dòng)寄存單元,用于依次向?qū)?yīng)的所述柵線輸出掃描信號(hào);
上一級(jí)所述移位寄存單元的輸出端與下一級(jí)的所述子像素的像素驅(qū)動(dòng)電路的復(fù)位輸入端相連。
優(yōu)選地,在所述陣列基板上還設(shè)置有與多行所述子像素一一對(duì)應(yīng)的多個(gè)發(fā)光控制驅(qū)動(dòng)電路;
多個(gè)所述發(fā)光控制驅(qū)動(dòng)電路,用于依次向?qū)?yīng)的一行所述子像素的像素驅(qū)動(dòng)電路的發(fā)光控制輸入端相連。
相應(yīng)地,本發(fā)明還提供一種顯示面板,包括本發(fā)明提供的上述陣列基板。
相應(yīng)地,本發(fā)明還提供一種顯示裝置,包括本發(fā)明提供的上述陣列基板。
相應(yīng)地,本發(fā)明還提供一種上述陣列基板的驅(qū)動(dòng)方法,包括以下步驟:
與一組子像素相連的柵線輸入有效信號(hào),與該組子像素相連的多條數(shù)據(jù)線上的數(shù)據(jù)選擇器依次打開,以使數(shù)據(jù)信號(hào)端依次向多條數(shù)據(jù)線加載數(shù)據(jù)信號(hào),使數(shù)據(jù)線上的信號(hào)寫入相應(yīng)的子像素中;
與另一組子像素相連的柵線輸入有效信號(hào),與該組子像素相連的多條數(shù)據(jù)線上的數(shù)據(jù)選擇器依次打開,以使數(shù)據(jù)信號(hào)端依次向多條數(shù)據(jù)線加載數(shù)據(jù)信號(hào),使數(shù)據(jù)線上的信號(hào)寫入相應(yīng)的子像素中。
本發(fā)明具有以下有益效果:
本發(fā)明中,借助每組數(shù)據(jù)線對(duì)應(yīng)的多個(gè)子像素被劃分為至少兩組,同一組的子像素連接同一條柵線,不同組的子像素連接不同柵線,這樣,可以在不同柵線依次輸入有效信號(hào)時(shí)不同組的子像素的子像素驅(qū)動(dòng)電路依次讀取驅(qū)動(dòng)晶體管的閾值電壓,這相對(duì)現(xiàn)有技術(shù)而言,由于不同柵線各自輸入有效信號(hào)時(shí)通過數(shù)據(jù)選擇器控制的數(shù)據(jù)線和數(shù)據(jù)信號(hào)端依次導(dǎo)通的數(shù)量小于現(xiàn)有技術(shù)中每組數(shù)據(jù)線對(duì)應(yīng)的所有子像素的數(shù)量,因此,可以改善每組數(shù)據(jù)線對(duì)應(yīng)的多個(gè)子像素的子像素驅(qū)動(dòng)電路讀取驅(qū)動(dòng)晶體管的閾值電壓的最大差異,從而可以很好地解決顯示不均的技術(shù)問題。
附圖說明
圖1為現(xiàn)有技術(shù)的陣列基板的結(jié)構(gòu)示意圖;
圖2a和圖2b為兩種常見的子像素驅(qū)動(dòng)電路的示意圖;
圖3為圖1所示的陣列基板的工作時(shí)序圖;
圖4為現(xiàn)有技術(shù)中存在的豎條紋現(xiàn)象;
圖5為本發(fā)明實(shí)施例提供的一種陣列基板的結(jié)構(gòu)示意圖;
圖6為圖5所示的陣列基板的工作時(shí)序圖;
圖7為本發(fā)明實(shí)施例提供的另一種陣列基板的結(jié)構(gòu)示意圖;
圖8為圖7所示的陣列基板的時(shí)序圖。
具體實(shí)施方式
為使本領(lǐng)域的技術(shù)人員更好地理解本發(fā)明的技術(shù)方案,下面結(jié)合附圖來對(duì)本發(fā)明提供的陣列基板及其驅(qū)動(dòng)方法、顯示面板及顯示裝置進(jìn)行詳細(xì)描述。
實(shí)施例1
圖5為本發(fā)明實(shí)施例提供的一種陣列基板的結(jié)構(gòu)示意圖;請(qǐng)參閱圖5,本發(fā)明實(shí)施例提供的陣列基板,包括多組數(shù)據(jù)線和多條柵線g(n);每組數(shù)據(jù)線包括與同一個(gè)數(shù)據(jù)信號(hào)端相連的多條數(shù)據(jù)線,如圖5所示,第一組數(shù)據(jù)線包括與數(shù)據(jù)信號(hào)端data(1)相連的6條數(shù)據(jù)線;在每條數(shù)據(jù)線上設(shè)置有數(shù)據(jù)選擇器mux,用于在數(shù)據(jù)選擇控制信號(hào)mux(n)的控制下使數(shù)據(jù)線和數(shù)據(jù)信號(hào)端導(dǎo)通或關(guān)斷,具體地,在導(dǎo)通時(shí)將數(shù)據(jù)信號(hào)端輸出的數(shù)據(jù)信號(hào)提供給數(shù)據(jù)線,數(shù)據(jù)線再將數(shù)據(jù)信號(hào)提供給與之相連的子像素。
多條數(shù)據(jù)線和多條柵線在不同層上交叉設(shè)置限定出多行多列排列的多個(gè)子像素區(qū)域,每個(gè)子像素區(qū)域用于設(shè)置子像素1;每組數(shù)據(jù)線對(duì)應(yīng)的處于每一行的多個(gè)子像素被劃分為至少兩組,同一組的子像素連接同一條柵線,不同組的子像素連接不同柵線。具體地,請(qǐng)參閱圖5,針對(duì)與數(shù)據(jù)信號(hào)端data(1)相連的一組數(shù)據(jù)線(6條)而言,與該組數(shù)據(jù)線對(duì)應(yīng)的處于第1……n行的多個(gè)子像素均被劃分為2組,第1組包括左側(cè)的三個(gè)子像素1,第2組包括右側(cè)的三個(gè)子像素1,針對(duì)第一行而言,第1組的三個(gè)子像素與連接同一個(gè)柵線g(1),第2組的三個(gè)子像素連接同一個(gè)柵線g(1’)(本實(shí)施例中實(shí)際為g(2)),第1組和第2組子像素連接不同的柵線;針對(duì)其他行而言,與第1行類似,在此不再贅述。
在本實(shí)施例中,優(yōu)選地,同一組數(shù)據(jù)線對(duì)應(yīng)的處于每一行的多組子像素連接的不同柵線包括:與該多組子像素同行的柵線以及相鄰且依次導(dǎo)通的柵線。具體地,請(qǐng)參閱圖5,對(duì)于與數(shù)據(jù)信號(hào)端data(1)相連的一組數(shù)據(jù)線,處于第1行的第1組子像素與第1行柵線g(1),處于第1行的第2組子像素和第2行柵線g(2)相連;同樣地,處于第n行的第1組子像素與第1行柵線g(n),處于第1行的第2組子像素和第2行柵線g(n+1)(即,g(n’))相連。
可以理解的是,該優(yōu)選的實(shí)施方式,可以使得陣列基板上的柵線與子像素之間的布線相對(duì)規(guī)則且簡(jiǎn)單,從而使得陣列基板的結(jié)構(gòu)簡(jiǎn)單、易制備。
另外,優(yōu)選地,不同組數(shù)據(jù)線包括相同數(shù)量的多組子像素;并且,不同組數(shù)據(jù)線的多組子像素連接相同的柵線。結(jié)合附圖5具體說明,第1組數(shù)據(jù)線(與data(1)相連的多個(gè)數(shù)據(jù)線)包括2組子像素,其中的一組子像素連接g(1)另一組連接g(1’);第m組數(shù)據(jù)線(與data(1)相連的多個(gè)數(shù)據(jù)線)包括2組子像素,其中的一組子像素連接g(1)另一組連接g(1’)。
可以理解的是,該優(yōu)選的實(shí)施方式,不僅可以使得陣列基板上的柵線和子像素之間的布線更加規(guī)則且簡(jiǎn)單,而且還可以減少不同組數(shù)據(jù)線的子像素的子像素驅(qū)動(dòng)電路讀取的閾值電壓差異,從而可以進(jìn)一步地減少顯示不均的技術(shù)問題。
進(jìn)一步優(yōu)選地,如圖5所示,同一組數(shù)據(jù)線的多組子像素中的子像素的數(shù)量相同,且為3個(gè),分別紅色子像素r、綠色子像素g、和藍(lán)色子像素b。當(dāng)然,在實(shí)際應(yīng)用中,也可以根據(jù)實(shí)際情況設(shè)置每組子像素所包括子像素的數(shù)量以及子像素的顏色,例如,每組子像素包括2個(gè)子像素,且為紅色子像素和綠色子像素。
另外,在本實(shí)施例中,進(jìn)一步地,同一組數(shù)據(jù)線的多組子像素中的子像素的顏色相同,如圖5所示,均為紅色子像素r、綠色子像素g、和藍(lán)色子像素b。當(dāng)然,在實(shí)際應(yīng)用中,同一組數(shù)據(jù)線的多組子像素中的子像素的顏色還可以不同,在此不再詳述。
下面結(jié)合圖6詳細(xì)描述本發(fā)明實(shí)施例提供的陣列基板是如何解決顯示不均的技術(shù)問題的。請(qǐng)參閱圖6,以一組數(shù)據(jù)線為例進(jìn)行說明,在第m行柵線g(m)輸入有效信號(hào)(即,低電平)時(shí),與該柵線g(m)相連的第m行的一組子像素為左側(cè)的三個(gè)子像素,與該三個(gè)子像素相連的三條數(shù)據(jù)線上的數(shù)據(jù)選擇器mux在三個(gè)數(shù)據(jù)選擇控制信號(hào)mux(1)~mux(3)的控制下依次打開,以使數(shù)據(jù)信號(hào)端依次向該三條數(shù)據(jù)線加載數(shù)據(jù)信號(hào),最終使三條數(shù)據(jù)線上的信號(hào)各自寫入相應(yīng)的子像素中。
在第m+1行柵線g(m+1)(即,g(m’))輸入有效信號(hào)(即,低電平)時(shí),與該柵線g(m’)相連的第m行的一組子像素為右側(cè)的三個(gè)子像素,與該三個(gè)子像素相連的三條數(shù)據(jù)線上的數(shù)據(jù)選擇器mux在三個(gè)數(shù)據(jù)選擇控制信號(hào)mux(4)~mux(6)的控制下依次打開,以使數(shù)據(jù)信號(hào)端依次向該三條數(shù)據(jù)線加載數(shù)據(jù)信號(hào),最終使三條數(shù)據(jù)線上的信號(hào)各自寫入相應(yīng)的子像素中。
從附圖6中可以看出:mux(1)和mux(4)有效時(shí)對(duì)應(yīng)的像素驅(qū)動(dòng)電路讀取驅(qū)動(dòng)晶體管t3的閾值電壓的時(shí)間均為1h,mux(2)~mux(3)依次有效時(shí)對(duì)應(yīng)的像素驅(qū)動(dòng)電路讀取驅(qū)動(dòng)晶體管的閾值電壓的時(shí)間依次分別為2/3h、1/3h;mux(5)~mux(6)依次有效時(shí)對(duì)應(yīng)的像素驅(qū)動(dòng)電路讀取驅(qū)動(dòng)晶體管的閾值電壓的時(shí)間依次分別為2/3h、1/3h,這樣,對(duì)于該一組數(shù)據(jù)線相連的6個(gè)子像素而言,讀取的閾值電壓的時(shí)間相差較大也就在2/3h(1h-1/3h),這與現(xiàn)有技術(shù)的時(shí)間相差最大值在5/3h(2h-1/3h)相比,可以改善每組數(shù)據(jù)線對(duì)應(yīng)的多個(gè)子像素的子像素驅(qū)動(dòng)電路讀取驅(qū)動(dòng)晶體管的閾值電壓的最大差異,從而可以很好地解決顯示不均的技術(shù)問題。
綜上所述:本發(fā)明實(shí)施例提供的陣列基板,借助每組數(shù)據(jù)線對(duì)應(yīng)的多個(gè)子像素被劃分為至少兩組,同一組的子像素連接同一條柵線,不同組的子像素連接不同柵線,這樣,可以在不同柵線依次輸入有效信號(hào)時(shí)不同組的子像素的子像素驅(qū)動(dòng)電路依次讀取驅(qū)動(dòng)晶體管的閾值電壓,這相對(duì)現(xiàn)有技術(shù)而言,由于不同柵線各自輸入有效信號(hào)時(shí)通過數(shù)據(jù)選擇器控制的數(shù)據(jù)線和數(shù)據(jù)信號(hào)端依次導(dǎo)通的數(shù)量小于現(xiàn)有技術(shù)中每組數(shù)據(jù)線對(duì)應(yīng)的所有子像素的數(shù)量,因此,可以改善每組數(shù)據(jù)線對(duì)應(yīng)的多個(gè)子像素的子像素驅(qū)動(dòng)電路讀取驅(qū)動(dòng)晶體管的閾值電壓的最大差異,從而可以很好地解決顯示不均的技術(shù)問題。
需要說明的是,本實(shí)施例提供的陣列基板可應(yīng)用在有機(jī)發(fā)光顯示面板或顯示裝置中。
實(shí)施例2
圖7為本發(fā)明實(shí)施例提供的另一種陣列基板的結(jié)構(gòu)示意圖;請(qǐng)參閱圖7,本實(shí)施例提供的陣列基板與上述實(shí)施例1提供的陣列基板相類似,在此不再贅述。
下面僅描述本實(shí)施例提供的陣列基板與上述實(shí)施例1提供的陣列基板的不同點(diǎn):
在陣列基板上設(shè)置有與多條柵線一一對(duì)應(yīng)的多個(gè)移位寄存單元10;多個(gè)移動(dòng)寄存單元10用于依次向?qū)?yīng)的柵線輸出掃描信號(hào);上一級(jí)移位寄存單元10的輸出端與下一級(jí)的子像素的像素驅(qū)動(dòng)電路的復(fù)位輸入端reset相連。借助多個(gè)移位寄存單元10設(shè)置在陣列基板上,可以提高顯示面板的集成度,使得顯示面板更薄型化。
進(jìn)一步地,在陣列基板上還設(shè)置有與多行子像素一一對(duì)應(yīng)的多個(gè)發(fā)光控制驅(qū)動(dòng)電路20;多個(gè)發(fā)光控制驅(qū)動(dòng)電路20用于依次向?qū)?yīng)的一行子像素的像素驅(qū)動(dòng)電路的發(fā)光控制輸入端em相連。借助多個(gè)發(fā)光控制驅(qū)動(dòng)電路20設(shè)置在陣列基板上,可以進(jìn)一步地提高顯示面板的集成度,使得顯示面板更進(jìn)一步地薄型化。
圖8為本發(fā)明實(shí)施例提供的陣列基板的時(shí)序圖,由于本實(shí)施例提供的陣列基板中的柵線和子像素的連接方式與上述實(shí)施例1提供的陣列基板相同,因此,二者的工作時(shí)序圖也相同,在此不再贅述。
實(shí)施例3
本發(fā)明實(shí)施例提供一種顯示面板,包括上述實(shí)施例的陣列基板。
優(yōu)選地,顯示面板還包括對(duì)盒基板,對(duì)盒基板與所述陣列基板對(duì)盒設(shè)置。具體地,在陣列基板的子像素區(qū)域內(nèi)設(shè)置有白色有機(jī)發(fā)光層時(shí),在對(duì)盒基板上的與子像素區(qū)域?qū)?yīng)的區(qū)域還設(shè)置有相應(yīng)的色阻塊;在陣列基板的子像素區(qū)域內(nèi)設(shè)置有彩色有機(jī)發(fā)光層時(shí),對(duì)盒基板可以為一透明基板即可。
該顯示面板可以為oled顯示面板。
本發(fā)明實(shí)施例提供的顯示面板,采用本發(fā)明上述實(shí)施例1或2提供的陣列基板,可以提高顯示面板的顯示均勻性。
實(shí)施例4
本發(fā)明實(shí)施例提供一種顯示裝置,包括上述實(shí)施例1或2提供的陣列基板。
所述顯示裝置可以為:電子紙、手機(jī)、平板電腦、電視機(jī)、顯示器、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。
本發(fā)明實(shí)施例提供的顯示裝置,采用本發(fā)明上述實(shí)施例1或2提供的陣列基板,可以提高顯示裝置的顯示均勻性。
實(shí)施例5
本發(fā)明實(shí)施例提供一種上述實(shí)施例1或2提供陣列基板的驅(qū)動(dòng)方法,包括以下步驟:
與一組子像素相連的柵線輸入有效信號(hào),與該組子像素相連的多條數(shù)據(jù)線上的數(shù)據(jù)選擇器依次打開,以使數(shù)據(jù)信號(hào)端依次向多條數(shù)據(jù)線加載數(shù)據(jù)信號(hào),最終使數(shù)據(jù)線上的信號(hào)寫入相應(yīng)的子像素中;
與另一組子像素相連的柵線輸入有效信號(hào),與該組子像素相連的多條數(shù)據(jù)線上的數(shù)據(jù)選擇器依次打開,以使數(shù)據(jù)信號(hào)端依次向多條數(shù)據(jù)線加載數(shù)據(jù)信號(hào),最終使數(shù)據(jù)線上的信號(hào)寫入相應(yīng)的子像素中。
可以理解的是,以上實(shí)施方式僅僅是為了說明本發(fā)明的原理而采用的示例性實(shí)施方式,然而本發(fā)明并不局限于此。對(duì)于本領(lǐng)域內(nèi)的普通技術(shù)人員而言,在不脫離本發(fā)明的精神和實(shí)質(zhì)的情況下,可以做出各種變型和改進(jìn),這些變型和改進(jìn)也視為本發(fā)明的保護(hù)范圍。