国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      陣列基板及其制作方法、顯示面板和顯示裝置的制造方法

      文檔序號:8944571閱讀:279來源:國知局
      陣列基板及其制作方法、顯示面板和顯示裝置的制造方法
      【技術(shù)領(lǐng)域】
      [0001]本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤其涉及一種陣列基板及其制作方法、顯示面板和顯示裝置。
      【背景技術(shù)】
      [0002]隨著顯示裝置制造技術(shù)的發(fā)展,液晶顯示裝置技術(shù)發(fā)展迅速,己經(jīng)取代了傳統(tǒng)的顯像管顯示器而成為未來平板顯示器的主流。在液晶顯示器技術(shù)領(lǐng)域中,薄膜晶體管液晶顯不器 TFT-LCD (Thin Film Transistor Liquid Crystal Display)以其大尺寸、高度集成、功能強(qiáng)大、工藝靈活、低成本等優(yōu)勢而廣泛應(yīng)用于電視機(jī)、電腦、于機(jī)等領(lǐng)域。
      [0003]TFT-1XD均采用行列矩陣驅(qū)動模式,如當(dāng)顯示裝置的產(chǎn)品分辨率320x240,則需要Gate IC線320根,數(shù)據(jù)線則需要240x3根(RGB),來實(shí)現(xiàn)對每一個像素點(diǎn)的控制。具體來說,在每一幀內(nèi),柵極驅(qū)動電路控制依次控制各個像素所連接的TFT開啟,數(shù)據(jù)驅(qū)動電路通過所連接的數(shù)據(jù)線將相應(yīng)的數(shù)據(jù)電壓信號寫入到各個像素中,從而使得各個像素具有相應(yīng)的發(fā)光亮度。
      [0004]由于寬度的限制,數(shù)據(jù)線一般具有較高的電阻,這樣會導(dǎo)致數(shù)據(jù)電壓信號在數(shù)據(jù)線上的傳輸延遲較高,影響發(fā)光顯示。

      【發(fā)明內(nèi)容】

      [0005]本發(fā)明的一個目的是降低數(shù)據(jù)電壓信號在數(shù)據(jù)線上的傳輸延遲。
      [0006]第一方面,本發(fā)明提供了一種陣列基板,包括基底以及形成在所述基底上的柵線圖形和數(shù)據(jù)線圖形;所述柵線圖形和所述數(shù)據(jù)線圖形限定多個像素;兩列相鄰的數(shù)據(jù)線構(gòu)成一個數(shù)據(jù)線組,每一個數(shù)據(jù)線組中的兩列數(shù)據(jù)線接入到同一數(shù)據(jù)電壓輸入端;還包括形成在基底上的顯示區(qū)域的搭接線圖形,所述搭接線圖形包括導(dǎo)電的搭接線,同一數(shù)據(jù)線組中的兩列數(shù)據(jù)線在顯示區(qū)域通過至少一條搭接線相連。
      [0007]進(jìn)一步的,所述搭接線圖形與所述數(shù)據(jù)線圖形通過同一工藝形成。
      [0008]進(jìn)一步的,所述搭接線圖形中的搭接線形成在非開口區(qū)域。
      [0009]進(jìn)一步的,每一行像素連接兩行柵線,第一柵線位于該行像素的上方,第二柵線位于該行像素的下方;所述搭接線圖形中的搭接線位于相鄰兩列像素中上一行像素的第二柵線與下一行像素的第一柵線之間。
      [0010]進(jìn)一步的,所述柵線圖形和所述數(shù)據(jù)線圖形所限定的像素用于顯示三種顏色,用于顯示第一種顏色的像素、用于顯示第二種顏色的像素和用于顯示第三種顏色的像素呈delta排列。
      [0011]第二方面,本發(fā)明提供了一種陣列基板的制作方法,包括:
      [0012]在基底上形成柵線圖形和數(shù)據(jù)線圖形的步驟,其中所形成的柵線圖形和所形成的數(shù)據(jù)線圖形限定多個像素;兩列相鄰的數(shù)據(jù)線構(gòu)成一個數(shù)據(jù)線組,每一個數(shù)據(jù)線組中的兩列數(shù)據(jù)線接入到同一數(shù)據(jù)電壓輸入端;
      [0013]還包括在基底上的顯示區(qū)域形成搭接線圖形,所形成的搭接線圖形包括多條導(dǎo)電的搭接線,同一數(shù)據(jù)線組中的兩列數(shù)據(jù)線在顯示區(qū)域通過至少一條搭接線相連。
      [0014]進(jìn)一步的,所述在基底上形成搭接線圖形包括:
      [0015]在形成所述數(shù)據(jù)線圖形的同一工藝中形成所述搭接線圖形。
      [0016]進(jìn)一步的,所述在基底上形成搭接線圖形包括:
      [0017]在非開口區(qū)域形成所述搭接線圖形中的各條搭接線。
      [0018]進(jìn)一步的,在所形成的柵線圖形中,每一行像素連接兩行柵線,第一柵線位于該行像素的上方,第二柵線位于該行像素的下方;
      [0019]所述在基底上形成搭接線圖形包括:在相鄰兩列像素中上一行像素的第二柵線與下一行像素的第一柵線之間形成所述搭接線圖形中的搭接線。
      [0020]第三方面,本發(fā)明提供了一種顯示面板,包括上述任一項所述的陣列基板。
      [0021]第四方面,本發(fā)明提供了一種顯示裝置,包括上述所述的顯示面板。
      [0022]本發(fā)明提供的陣列基板中,在基底上的顯示區(qū)域形成有搭接線圖形,所述搭接線圖形包括導(dǎo)電的搭接線,同一數(shù)據(jù)線組中的第一數(shù)據(jù)線和第二數(shù)據(jù)線在顯示區(qū)域通過至少一條搭接線相連。本發(fā)明提供的陣列基板與現(xiàn)有技術(shù)中的陣列基板相比,能夠降低數(shù)據(jù)電壓信號在數(shù)據(jù)線上的傳輸延遲。
      【附圖說明】
      [0023]圖1為現(xiàn)有技術(shù)中的一種用雙柵技術(shù)的陣列基板的陣列基板的示意圖;
      [0024]圖2、圖3和圖4為本發(fā)明實(shí)施例提供的陣列基板的結(jié)構(gòu)示意圖;
      [0025]圖5為現(xiàn)有技術(shù)中的一種陣列基板的數(shù)據(jù)線的電阻等效圖;
      [0026]圖6為本發(fā)明實(shí)施例提供的陣列基板的數(shù)據(jù)線的電阻等效圖。
      【具體實(shí)施方式】
      [0027]下面結(jié)合附圖和實(shí)施例,對本發(fā)明的【具體實(shí)施方式】作進(jìn)一步描述。以下實(shí)施例僅用于更加清楚地說明本發(fā)明的技術(shù)方案,而不能以此來限制本發(fā)明的保護(hù)范圍。
      [0028]—般而言,數(shù)據(jù)驅(qū)動電路相對于柵極驅(qū)動電路來說要貴很多。所以現(xiàn)有技術(shù)中提出了雙柵技術(shù)(dual gate),在保證實(shí)現(xiàn)同樣像素數(shù)顯示的情況下用增加?xùn)啪€數(shù)來減少數(shù)據(jù)驅(qū)動電路的數(shù)目,以降低產(chǎn)品成本。圖1是現(xiàn)有一種采用雙柵技術(shù)的陣列基板,其中的一行像素任意一行像素,比如第一行像素Rl連接兩行柵線Gl和G2,其中一行柵線Gl控制奇數(shù)列的像素,另一行柵線G2控制偶數(shù)列的像素,相鄰兩列的數(shù)據(jù)線接到同一數(shù)據(jù)電壓輸入端,比如數(shù)據(jù)線Dl和D2連接到同一數(shù)據(jù)電壓輸入端11,這樣所需的數(shù)據(jù)電壓輸入端的數(shù)量減少一半,可以大幅降低所需使用的數(shù)據(jù)驅(qū)動電路的數(shù)目,從而降低相應(yīng)的顯示裝置的成本。
      [0029]本發(fā)明提供的陣列基板也為類似與圖1的陣列基板,即在該陣列基板的基底上所形成的數(shù)據(jù)線圖形中相鄰兩列的數(shù)據(jù)線構(gòu)成一個數(shù)據(jù)線組,同一數(shù)據(jù)線組中的兩列數(shù)據(jù)線連接到同一數(shù)據(jù)電壓輸入端。不同的是,本發(fā)明提供的陣列基板還包括形成在基底的顯示區(qū)域的搭接線圖形,同一數(shù)據(jù)線組中的兩列數(shù)據(jù)線在顯示區(qū)域通過搭接線相連,這樣相當(dāng)于將兩列數(shù)據(jù)線通過搭接線并聯(lián)到一起,這樣可以降低連接到這兩列數(shù)據(jù)線且位于搭接線下方(假設(shè)數(shù)據(jù)電壓輸入端設(shè)置在上方)的像素到數(shù)據(jù)電壓輸入端之間的電阻,從而降低數(shù)據(jù)電壓信號到該像素的傳輸延遲。
      [0030]另一方面,本發(fā)明還提供了一種陣列基板的制作方法,該方法可以用于制作本發(fā)明所提供的陣列基板,該方法包括:
      [0031]在基底上形成柵線圖形和數(shù)據(jù)線圖形的步驟,其中所形成的柵線圖形和所形成的數(shù)據(jù)線圖形限定多個像素;兩列相鄰的數(shù)據(jù)線構(gòu)成一個數(shù)據(jù)線組,每一個數(shù)據(jù)線組中的兩列數(shù)據(jù)線接入到同一數(shù)據(jù)電壓輸入端;還包括在基底上的顯示區(qū)域形成搭接線圖形,所形成的搭接線圖形包括多條導(dǎo)電的搭接線,同一數(shù)據(jù)線組中的第一數(shù)據(jù)線和第二數(shù)據(jù)線在顯示區(qū)域通過至少一條搭接線相連。
      [0032]在具體實(shí)施時,上述的陣列基板可能表現(xiàn)為多種不同的具體結(jié)構(gòu)。相應(yīng)的制作方法也可能各不相同,下面結(jié)合附圖進(jìn)行說明。
      [0033]參見圖2、圖3和圖4,為本發(fā)明一實(shí)施例提供的陣列基板的結(jié)構(gòu)示意圖,該陣列基板包括:基底(圖中未示出)、形成在基底上的柵線圖形和數(shù)據(jù)線圖形,該柵線圖形包括多行柵線G1-G8,數(shù)據(jù)線圖形包括多列數(shù)據(jù)線D1-D6,柵線圖形和數(shù)據(jù)線圖形限定了 4行6列的像素(一個像素連接兩行相鄰的柵線與兩列相鄰的數(shù)據(jù)線所限定的一個矩形或近似矩形的區(qū)域),各個像素顏色有R、G、B三種。其中,每一行像素連接兩行柵線,一行柵線位于該行像素的上方,連接其中的奇數(shù)列像素,另一行柵線位于該行像素的下方,連接其中的偶數(shù)列像素;比如對于第一行像素Rl,其中的第S1、S3和S5列像素連接到位于該行像素上方的柵線G1,其中的第S2、S4和S6列像素連接到位于該行像素下方的柵線G2 ;相鄰的兩列數(shù)據(jù)線構(gòu)成一個數(shù)據(jù)線組,一個數(shù)據(jù)線組中的兩列數(shù)據(jù)線連接同一數(shù)據(jù)電壓輸入端,各列數(shù)據(jù)線連接緊鄰其左側(cè)的像素;比如對于數(shù)據(jù)線D1,連接其左側(cè)的像素列SI,數(shù)據(jù)線D2則連接其左側(cè)的像素列S2,數(shù)據(jù)線Dl和D2連接到同一數(shù)據(jù)電壓輸入端Il ;
      [0034]另外,參見圖2、圖3和圖4,該陣列基板還包括形成在基底上的顯示區(qū)域的搭接線圖形,該搭接線圖形包括多個圖中所示的導(dǎo)電的搭接線L ;同一數(shù)據(jù)線組中的兩列數(shù)據(jù)線在顯示區(qū)域通過多條搭接線L相連。各條搭接線可以形成在相鄰兩列像素中連接上一行像素且位于上一行像素下方的柵線與連接下一行像素且位于下一行像素上方的柵線之間,比如在圖2、圖3和圖4中,示出標(biāo)
      當(dāng)前第1頁1 2 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1