技術(shù)總結(jié)
本發(fā)明公開了一種超級(jí)電容大電流均衡FPGA控制系統(tǒng)。該系統(tǒng)包括至少兩個(gè)串聯(lián)的超級(jí)電容、與超級(jí)電容數(shù)量相等的第一接觸器和第二接觸器、大電流放電電阻、超級(jí)電容電壓檢測(cè)模塊、FPGA控制器和保護(hù)裝置。FPGA控制器通過(guò)超級(jí)電容電壓檢測(cè)模塊獲得各個(gè)超級(jí)電容電壓,當(dāng)超級(jí)電容之間的均衡度大于設(shè)定閥值時(shí),將電壓最大的超級(jí)電容根據(jù)設(shè)定的時(shí)間通過(guò)大電流放電電阻放電。本系統(tǒng)采用FPGA作為主要均衡控制器,提高系統(tǒng)控制速度。本系統(tǒng)采用接觸器矩陣方式,實(shí)現(xiàn)對(duì)超級(jí)電容的大電流放電,以提高均衡的可靠性,并實(shí)現(xiàn)大電流放電。本系統(tǒng)結(jié)構(gòu)簡(jiǎn)單,操作方便,安全可靠,均衡效果好。
技術(shù)研發(fā)人員:鐘志賢;張烈平
受保護(hù)的技術(shù)使用者:桂林理工大學(xué)
文檔號(hào)碼:201610990836
技術(shù)研發(fā)日:2016.11.11
技術(shù)公布日:2017.05.10