1被處理以生成用于控制邏輯塊210的二進制輸出Vok或VokFE。例如,如在圖2中看到的,比較器240將Vref (它是I_N1的函數(shù))與Vout.β相比較以生成Ι_Ν1的二進制函數(shù)VoK。然而,將領(lǐng)會,在替換示例性實施例中,控制邏輯塊210可替換地或附加地利用I_N1的其他通用函數(shù)(例如,模擬或其他數(shù)字函數(shù))來控制降壓轉(zhuǎn)換器的操作。此類替換示例性實施例被構(gòu)想為落在本公開的范圍之內(nèi)。
[0054]在替換示例性實施例中,DC偏移可從反饋到NI和Pl的控制塊的電流信息中移除,以改善控制算法的性能。將領(lǐng)會,移除DC偏移可有利地提高該系統(tǒng)的準確度。圖7解說根據(jù)本公開的升壓轉(zhuǎn)換器控制方案的示例性實施例700,其中提供附加的DC偏移消去塊710。在圖7中,塊710被配置成消去信號gl.Ι_Ν1中的DC偏移,例如通過估計輸入的平均(DC)值并將它從輸入中減去以生成輸出,該輸出被表示為(gl.1_附)_經(jīng)濾波。
[0055]圖8解說塊710的示例性實施例710.1,其中時間選擇性開關(guān)810將gl.I_N1選擇性地耦合到高通濾波器(HPF)820。注意,開關(guān)810可根據(jù)多個不同方案來激活。例如,gl.Ι_Ν1可在整個時鐘時段上取平均,在這種情況下,開關(guān)810可在該時鐘的一個或多個周期的整個持續(xù)時間期間閉合。替換地,gl.I_N1可只在NI導通的時間上取平均,在這種情況下,開關(guān)810可只在NI導通時閉合。替換地,gl.I_N1可以在接近NI峰值電流的短時段期間取平均,在這種情況下,開關(guān)810可只在與NI峰值電流相對應的時段期間閉合。在一示例性實施例中,可使用峰值電流傳感器來作出NI中何時存在峰值電流的確定,該峰值電流傳感器可由本領(lǐng)域普通技術(shù)人員鑒于以上給出的描述來容易地設(shè)計。將領(lǐng)會,所有此類示例性實施例被構(gòu)想為落在本公開的范圍之內(nèi)。
[0056]在替換示例性實施例中,對gl.Ι_Ν1或Ι_Ν1的DC值的估計可以使用本文中沒有顯式地描述的替換技術(shù)來生成。此類替換示例性實施例被構(gòu)想為落在本公開的范圍之內(nèi)。
[0057]圖9解說用于在NI導通時對Ι_Ν1取平均的方案的示例性電路實現(xiàn)900。根據(jù)本公開,電路系統(tǒng)900可被用來從gl.I_N1生成例如信號(gl.1_附)_經(jīng)濾波。將領(lǐng)會,圖9與圖8中所示的DC消去方案的電路實現(xiàn)相對應。
[0058]在圖9中,電流gl.I_N1的副本(S卩,?1Α)被使用電流源910提供給晶體管NlA并且根據(jù)1:1比率由N2A進行鏡像。通過N2A的電流i2A被提供給P1A。在開關(guān)SWlA閉合時,PlA的柵極耦合到P2A的柵極,P2A生成電流i3A。耦合PlA和P2A的柵極的R-C網(wǎng)絡(luò)(包括RA和CA)有效地對P1A、P2A的柵極電壓進行低通濾波,并且所得的電流i3A因而是ilA的經(jīng)低通濾波的版本。相應地,表示從i3A減去ilA的1ut是ilA的經(jīng)高通濾波的版本。
[0059]圖10解說根據(jù)本公開的方法的示例性實施例1000。注意,圖10僅出于解說目的來示出,而并不意圖將本公開的范圍限定于所示出的任何特定方法。
[0060]在框1010,高側(cè)開關(guān)被配置成將電感器選擇性地耦合到輸出電壓,所述輸出電壓耦合到負載和存儲電容器。
[0061]在框1020,低側(cè)開關(guān)被配置成將電感器選擇性地耦合到接地電壓。
[0062]在框1030,對高側(cè)開關(guān)和低側(cè)開關(guān)的配置是基于輸入來控制的,所述輸入包括輸出電壓的函數(shù)和通過所述低側(cè)開關(guān)的電流的函數(shù)。
[0063]圖11解說本公開的替換示例性實施例,其中本文公開的升壓轉(zhuǎn)換器技術(shù)在包絡(luò)跟蹤(ET)系統(tǒng)1100中被用于射頻(RF)功率放大器。注意,圖11僅是為解說目的而示出的,而不旨在將本公開的范圍限定于ET系統(tǒng)的任何特定實現(xiàn)。例如,上述技術(shù)可容易地應用于非ET系統(tǒng),并且這樣的替換示例性實施例被構(gòu)想落在本公開的范圍內(nèi)。
[0064]在圖11中,功率放大器(PA) 1130接收輸入電壓IN并生成經(jīng)放大的輸出電壓OUT。電壓Vamp被提供給PA 1130作為供電電壓。Vamp至少部分地由放大器1140生成,放大器1140可以是線性放大器。放大器1140可以對跟蹤PA輸出電壓OUT的包絡(luò)的電壓Env進行放大。放大器1140由升壓轉(zhuǎn)換器1110所生成的電壓VDD_Amp來供電。升壓轉(zhuǎn)換器1110被提供有時鐘信號(CLK)。
[0065]降壓轉(zhuǎn)換器1120進一步耦合到PA 130的Vamp。降壓轉(zhuǎn)換器1120可以將Vbatt轉(zhuǎn)換到低于Vbatt的電平Vamp。注意,降壓轉(zhuǎn)換器1120可以根據(jù)圖11中未示出但本領(lǐng)域已知的操作原理來生成低于Vbatt的電平Vamp,例如使用被交替地配置成對電感器充電和放電以生成步進降低的輸出電壓Vamp的多個開關(guān)。將領(lǐng)會,降壓轉(zhuǎn)換器1120可以向PA 1130提供例如電源的低頻內(nèi)容,而放大器1140可以向PA 1130提供從例如PA輸出電壓的包絡(luò)的波動中產(chǎn)生的、電源的較高頻率內(nèi)容。Vamp可被維持在足以確保PA 1130的線性操作的電平,即提供有足夠的“凈空”,同時降低不必要的DC功耗。
[0066]在示例性實施例中,ET系統(tǒng)1100中的升壓轉(zhuǎn)換器1110可以納入以上參考例如圖2、3以及4描述的升壓轉(zhuǎn)換器架構(gòu)200和/或控制技術(shù)(例如,CFF或MPC操作模式)。具體而言,功率放大器1130的輸入電壓IN可以對應于多個信號波形中的任一個,例如具有根據(jù)長期演進(LTE)無線標準指定的特性的發(fā)射波形。為了容適不同的LTE信號波形,ET系統(tǒng)1100可能需要在大范圍上改變CLK的頻率,例如以容適每一類型的LTE波形的特定信令特性。將領(lǐng)會,上述升壓轉(zhuǎn)換器控制技術(shù)可被容易地適配成容適這樣的寬范圍的CLK頻率,例如,圖3和4中指定的狀態(tài)和狀態(tài)轉(zhuǎn)移一般可容適任何合適頻率的CLK信號。本公開的在ET系統(tǒng)中的這樣的示例性實施例被構(gòu)想落在本公開的范圍內(nèi)。
[0067]在本說明書中并且在權(quán)利要求書中,將理解,當一元件被稱為“連接至”或“耦合至”另一元件時,該元件可以直接連接或親合至該另一元件或者可存在居間元件。相反,當一元件被稱為“直接連接至”或“直接耦合至”另一元件時,不存在居間元件。此外,當一元件被稱為“電耦合”到另一元件時,其指示在此類元件之間存在低電阻路徑,而當一元件被稱為僅是“耦合”到另一元件時,在此類元件之間可能有也可能沒有低電阻路徑。
[0068]本領(lǐng)域技術(shù)人員應理解,信息和信號可使用各種不同技術(shù)和技藝中的任何一種來表示。例如,貫穿上面描述始終可能被述及的數(shù)據(jù)、指令、命令、信息、信號、位(比特)、碼元、和碼片可由電壓、電流、電磁波、磁場或磁粒子、光場或光粒子、或其任何組合來表示。
[0069]本領(lǐng)域技術(shù)人員將可進一步領(lǐng)會,結(jié)合本文中公開的示例性方面描述的各種解說性邏輯塊、模塊、電路、和算法步驟可被實現(xiàn)為電子硬件、計算機軟件、或兩者的組合。為清楚地解說硬件與軟件的這一可互換性,各種解說性組件、塊、模塊、電路、和步驟在上面是以其功能性的形式作一般化描述的。此類功能性是被實現(xiàn)為硬件還是軟件取決于具體應用和施加于整體系統(tǒng)的設(shè)計約束。技術(shù)人員可針對每種特定應用以不同方式來實現(xiàn)所描述的功能性,但此類實現(xiàn)決策不應被解讀為致使脫離本發(fā)明的示例性方面的范圍。
[0070]結(jié)合本文中公開的示例性方面描述的各種解說性邏輯塊、模塊、以及電路可用通用處理器、數(shù)字信號處理器(DSP)、專用集成電路(ASIC)、現(xiàn)場可編程門陣列(FPGA)或其他可編程邏輯器件、分立的門或晶體管邏輯、分立的硬件組件、或其設(shè)計成執(zhí)行本文中描述的功能的任何組合來實現(xiàn)或執(zhí)行。通用處理器可以是微處理器,但在替換方案中,該處理器可以是任何常規(guī)的處理器、控制器、微控制器、或狀態(tài)機。處理器還可以被實現(xiàn)為計算設(shè)備的組合,例如DSP與微處理器的組合、多個微處理器、與DSP核心協(xié)同的一個或更多個微處理器、或任何其他此類配置。
[0071]結(jié)合本文中所公開的示例性方面所描述的方法或算法的步驟可以直接在硬件中、在由處理器執(zhí)行的軟件模塊中、或在這兩者的組合中實施。軟件模塊可駐留在隨機存取存儲器(RAM)、閃存、只讀存儲器(ROM)、電可編程ROM (EPROM)、電可擦式可編程ROM (EEPROM)、寄存器、硬盤、可移動盤、CD-ROM、或本領(lǐng)域中所知的任何其他形式的存儲介質(zhì)中。示例性存儲介質(zhì)被耦合到處理器以使得該處理器能從/向該存儲介質(zhì)讀和寫信息。替換地,存儲介質(zhì)可以被整合到處理器。處理器和存儲介質(zhì)可駐留在ASIC中。ASIC可駐留在用戶終端中。替換