儲;日歷芯片可以根據(jù)設(shè)置自動完成年月日時份秒的計算,并可以實現(xiàn)鬧鐘,它主要使智能檢測系統(tǒng)能夠定時采集數(shù)據(jù);CAN總線電路完成遠(yuǎn)程數(shù)據(jù)的傳輸,以備后臺中心或區(qū)域內(nèi)的各種待檢測設(shè)備的數(shù)據(jù)傳輸;開關(guān)驅(qū)動電路,主要是提供給各種開關(guān)電源、交直流電機(jī)調(diào)速系統(tǒng)的電壓與電流。
[0026]使用者當(dāng)需要進(jìn)行參數(shù)設(shè)置或指令下達(dá)時可通過觸摸顯示電路上的觸摸屏,進(jìn)行直接設(shè)置,而在設(shè)計時,觸摸顯示電路的控制芯片采用模擬數(shù)據(jù)轉(zhuǎn)換器ADS7843,ADS7843是一款連續(xù)近似記錄(SAR)的AD轉(zhuǎn)換器??赏ㄟ^連結(jié)觸摸屏X+觸摸信號輸入到AD轉(zhuǎn)化器。同時打開Y+和Y-的驅(qū)動,然后數(shù)字化X+的電壓,從而得到當(dāng)前Y位置的測量結(jié)果;同理,也可得到X方向的坐標(biāo)。
[0027]ADS7843是4線電阻觸摸屏轉(zhuǎn)換接口芯片。它是一款具有同步串行接口的12位取樣模數(shù)轉(zhuǎn)換器。在125KHz吞吐速率和2.7V電壓下的功耗為750uW,而在關(guān)閉模式下的功耗僅為
0.5UWADS7843以其低功耗和高速率等特性,被廣泛應(yīng)用。ADS7843采用SS0P-16引腳封裝形式。溫度范圍是-40°C?+80°C ADS7843具有兩個輔助輸入(1N3、1N4),可設(shè)置為8位或12位模式。該電路的工作電壓在2.7?5.25V之間?;鶞?zhǔn)電壓vref介于IV?+Vcc。該電路的基準(zhǔn)電壓確定了轉(zhuǎn)換器的輸入范圍,輸出數(shù)據(jù)中每個數(shù)字位代表的模擬電壓等于基準(zhǔn)電壓除以4096 ο
[0028]外擴(kuò)的FLASH存儲器采用SPR4096A,主要用來存儲智能采集設(shè)備所需備份數(shù)據(jù)信息。SPR4096A FLASH具有如下特征:512KX8位的存儲空間;內(nèi)嵌4ΚX8位的SRAM;外部CPU可以通過串行接口或8位并行接口來訪問Flash/SRAM; I/O接口的電壓范圍為2.25?3.6V,并支持stand by的省電模式??梢源蟠蠼档拖到y(tǒng)的成本。
[0029]將配電變壓器各種待檢數(shù)據(jù)進(jìn)行測量,并采用無線傳輸技術(shù)將所檢測的各種數(shù)據(jù)實時發(fā)送至后臺控制中心,以備后臺管理人員進(jìn)行及時管控及給維護(hù)人員提供維護(hù)參數(shù)數(shù)據(jù),保障配電變壓器長期穩(wěn)定運行,整個智能檢測系統(tǒng)具有成本低廉、運行穩(wěn)定、處理速度快捷等優(yōu)點。
[0030]采用大型可編程邏輯技術(shù)與嵌入式微處理技術(shù)相結(jié)合的設(shè)計方式而設(shè)計的智能檢測系統(tǒng),利用具有高速硬件并行算法和高工作頻率的邏輯電路處理器內(nèi)部構(gòu)建的硬件數(shù)據(jù)處理電路對各種檢測數(shù)據(jù)進(jìn)行加載處理,并采用嵌入式芯片電路做微控制處理,完成配電變壓器的各種待檢測數(shù)據(jù)的檢測;由于觸摸屏的應(yīng)用,可對所需檢測參數(shù)進(jìn)行直接設(shè)置及指令下達(dá),從而可不必攜帶鼠鍵套,減少使用者的體力支出,并且由于采用觸摸屏技術(shù),可使得整個智能檢測系統(tǒng)向小型化設(shè)計靠攏,便于攜帶。
[0031]實施例2:
[0032]本實施例是在上述實施例的基礎(chǔ)上進(jìn)一步優(yōu)化,進(jìn)一步的,為更好的實現(xiàn)本發(fā)明,能有效利用可再生能源,降低不可再生能源的損耗,如圖1、圖2所示,特別設(shè)置成下述結(jié)構(gòu):所述電源電路包括太陽能電池板、控制器及供電電路,所述太陽能電池板連接控制器,所述供電電路分別連接控制器、邏輯電路處理器、單片機(jī)及觸摸顯示電路,所述電源電路采用太陽能進(jìn)行供電,太陽能電池板將太陽能轉(zhuǎn)換為電能并經(jīng)控制器內(nèi)的穩(wěn)壓電路穩(wěn)壓為邏輯電路處理器、單片機(jī)及觸摸顯示電路所需要的工作電壓并經(jīng)供電電路供電給邏輯電路處理器、單片機(jī)及觸摸顯示電路,使其正常工作。
[0033]實施例3:
[0034]本實施例是在上述實施例的基礎(chǔ)上進(jìn)一步優(yōu)化,為更好的實現(xiàn)本發(fā)明,進(jìn)一步的,能夠使太陽能所發(fā)的富足電量被存儲,便于夜間或日照強(qiáng)度不夠的天氣依然能進(jìn)行正常測試,如圖1、圖2所示,特別設(shè)置有下述結(jié)構(gòu):所述電源電路內(nèi)還設(shè)置有蓄電池,所述蓄電池連接控制器,蓄電池將富裕電能存儲,當(dāng)需要使用蓄電池內(nèi)的電能時,蓄電池進(jìn)行放電并經(jīng)控制器內(nèi)用于蓄電池釋電的專用通道進(jìn)行釋電及穩(wěn)壓,經(jīng)穩(wěn)壓為邏輯電路處理器、單片機(jī)及觸摸顯示電路所能夠使用的電壓值后供給邏輯電路處理器、單片機(jī)及觸摸顯示電路,以備其在光照強(qiáng)度不夠的天氣或黑夜中可以繼續(xù)工作。
[0035]實施例4:
[0036]本實施例是在實施例1的基礎(chǔ)上進(jìn)一步優(yōu)化,為更好的實現(xiàn)本發(fā)明,進(jìn)一步的,提高邏輯電路處理器的處理性能,使得在進(jìn)行數(shù)據(jù)處理時速度更快,如圖1所示,特別設(shè)置下述結(jié)構(gòu):所述前端檢測設(shè)備內(nèi)還設(shè)置有隨機(jī)存儲器,所述隨機(jī)存儲器連接邏輯電路處理器,所述隨機(jī)存儲器采用靜態(tài)隨機(jī)存儲器和/或動態(tài)隨機(jī)存儲器,靜態(tài)存儲器(SRAM)的特點是工作速度快,只要電源不撤除,寫入SRAM的信息就不會消失,不需要刷新電路,同時在讀出時不破壞原來存放的信息,一經(jīng)寫入可多次讀出,但集成度較低,功耗較大,在本發(fā)明中作高速緩沖存儲器(Cache)使用。DRAM是動態(tài)隨機(jī)存儲器(Dynamic Random Access Memory),它是利用場效應(yīng)管的柵極對其襯底間的分布電容來保存信息,以存儲電荷的多少,即電容端電壓的高低來表示“I”和“O”,在本發(fā)明中作為主存儲器使用。
[0037]實施例5:
[0038]本實施例是在上述任一實施例的基礎(chǔ)上進(jìn)一步優(yōu)化,進(jìn)一步的,為更好的實現(xiàn)本發(fā)明,能有效的利用成熟的嵌入式處理技術(shù)進(jìn)行整個終端設(shè)備的構(gòu)架,特別采用下述設(shè)置方式:所述單片機(jī)采用TMS470MF04207。
[0039]TMS470MF04207是一款包括32位RISCCPU內(nèi)核,具有高達(dá)448K字節(jié)的程序內(nèi)存,具有(SECDED ECC)的64K字節(jié)閃存(用于獲得額外的程序空間或進(jìn)行EEPROM仿真),高達(dá)24K字節(jié)的靜態(tài)RAM(SRAM),帶實時中斷定時器(RTI)、矢量中斷模塊(VIM)、硬件內(nèi)置自測試(BIST)校驗器,用于SRAM(MBIST)和CPU(LBIST)、64位循環(huán)冗余校驗器(CRC)、基于調(diào)頻零引腳鎖相環(huán)(FMzPLL)的時鐘模塊(帶前置分頻器)、兩個多緩沖串行外設(shè)接口(MibSPI)、兩個具有本地互連網(wǎng)絡(luò)接□ (LIN)的UART(SCI)、兩個CAN控制器(DCAN)、高端定時器(HET)、外部時鐘前置分頻(ECP)模塊、一個16通道10位多緩沖ADC(MibADC)、錯誤信令模塊(ESM)、4個專用的通用VO(G1)引腳和45個附加外設(shè)1/0(100引腳封裝)的ARM處理器,能夠高效、快速、精準(zhǔn)、大規(guī)模的處理及得信息,并支持通信協(xié)議傳輸數(shù)據(jù)。
[0040]TMS470MF04207內(nèi)存包括通用SRAM,可支持字節(jié)模式、半字模式及字模式的單周期讀/寫存取??梢岳肊CC對TMS470M器件上的SRAM加以保護(hù)。此項特性運用單錯糾正和雙錯檢測電路(SECDED電路)來檢測并選擇性地校正單位錯誤以及檢測所有的雙位錯誤和某些多位錯誤。這是通過將一個用于內(nèi)存空間的每個64位雙字的8位ECC校驗和/代碼保存在一個單獨的ECC RAM內(nèi)存空間中實現(xiàn)的。
[0041]該器件上的閃存是一種非易失性、電可擦且可編程的存儲器。它是采用一個144位寬的數(shù)據(jù)字(128位,無ECC)和一個64位寬的閃存模塊接口實現(xiàn)的。該閃存在高達(dá)28MHz的系統(tǒng)時鐘頻率條件下運行??商峁╅W存數(shù)據(jù)線性預(yù)讀取的流水線模式實現(xiàn)了一個高達(dá)80MHz的系統(tǒng)時鐘。
[0042]TMS470MF04207器件上的增強(qiáng)型實時中斷(RTI)模塊可選擇由振蕩器時鐘進(jìn)行驅(qū)動。數(shù)字安全裝置(DWD)是一個25位的可復(fù)位遞減計數(shù)器,當(dāng)安全裝置計數(shù)器終止計數(shù)時,該計數(shù)器將提供系統(tǒng)復(fù)位。
[0043]了]\^4701^04207器件具有6個通信接口:兩個1^~/5(:1、兩個004財卩兩個]\1訃5?1兒1~是本地互連網(wǎng)絡(luò)標(biāo)準(zhǔn),而且還支持一種SCI模式。SCI可被用在一個用于CPU與其他采用標(biāo)準(zhǔn)不歸零制(NRZ)格式外設(shè)之間的異步通信的全雙工、串行I/O接口中。DCAN采用一種串行、多主機(jī)通信協(xié)議,此協(xié)議可高效支持分布式實時控制及高達(dá)I兆位每秒(Mbps)的穩(wěn)健通信速率。DCAN非常適合于工作于嘈雜和嚴(yán)酷環(huán)境中的應(yīng)用(例如: