7的系統(tǒng)的動態(tài)性能。
[0038]為了促進電路37的上述功能,輸入33共同連接到晶體管39的源極(或可選為漏極)以及晶體管54的源極(或可選為漏極)。晶體管39的漏極(或可選為源極)被連接到電容器41的第一端子以及緩沖器42的輸入,緩沖器42的輸出被連接到電阻器46的第一端子,該電阻器46的第二端子連接到節(jié)點48。節(jié)點48被連接到電路37的輸出以形成REF信號,節(jié)點48還被連接到電阻器47的第一端子,該電阻器47的第二端子連接到緩沖器51的輸出。緩沖器51的輸入共同連接到電容器52的第一端子和晶體管54的漏極(或可選的源極)。電容器52的第二端子被連接到返回端31,電容器41的第二端子也被連接到返回端31。輸入34共同連接到反相器59的輸入和檢測器56的輸入。檢測器56的輸出被連接到晶體管54的柵極。反相器59的輸出被連接到檢測器57的輸入,檢測器57的輸出連接到晶體管39的柵極。
[0039]圖4示出形成在半導體管芯91上的集成電路90或半導體器件的實施方式的一部分的放大的平面圖。電路73和/或電路37可形成在管芯91上。為了使附圖簡單,管芯91可包括圖4未示出的其他電路。電路37和器件或集成電路90利用本領域技術人員熟悉的半導體制作技術形成在管芯91上。
[0040]根據(jù)前述內容本領域的技術人員可確定根據(jù)實施方式,波紋抑制電路可包括:
[0041]第一輸入(例如輸入34)設置為接收第一信號(如非限制性實例-信號18),該第一信號為脈寬調制信號,其占空比表示期望輸出電壓的請求值;第二輸入(如非限制性實例-輸入33)被設置為接收第二信號,該第二信號是第一信號的濾波值。
[0042]第一存儲元件;第二存儲元件;
[0043]第一開關,其被設置為響應第一信號的第一轉換在第一存儲元件上存儲第二信號的第一值(如非限制性實例-峰值或谷值之一);
[0044]第二開關,其被設置為響應第一信號的第二轉換在第二存儲元件上存儲第二信號的第二值(如非限制性實例-峰值或谷值中另一個);以及
[0045]平均電路被設置成從第一存儲元件接收第二信號的第一值以及從第二存儲元件接收第二信號的第二值并且形成參考信號,該參考信號的值為第一值和第二值的平均值。
[0046]在另一實施方式中,電路可包括第一邊緣檢測器,其被設置成響應第一信號的第一轉換接收第一信號并形成第一脈沖以使能第一開關。
[0047]實施方式可包括第二邊緣檢測器,其被設置為響應第一信號的第二轉換接收第一信號并形成第二脈沖以使能第二開關。
[0048]在另一實施方式中,第一開關可為第一晶體管,其具有控制電極,耦合至第一邊緣檢測器以響應第一脈沖使能第一晶體管,第一載流電極,其被耦合至第一存儲元件的第一端子,以及第二載流電極,其被耦合以接收第二信號。
[0049]另一個實施方式中可包括:第一存儲元件是電容器,其第一端子耦合至第一晶體管的第一載流電極且其第二端子耦合至公共返回端。
[0050]實施方式可包括:第二開關是第二晶體管,其具有控制電極,耦合至第二邊緣檢測器以響應第二脈沖使能第二晶體管,第一載流電極,耦合至第二存儲元件的第一端子,以及第二載流電極,其被耦合以接收第二信號。
[0051]另一實施方式可包括:第二存儲元件是電容器,其具有耦合至第二晶體管的第一載流電極的第一端子以及被耦合至公共返回端的第二端子。
[0052]由于所有的上述,很清楚的,公開了新穎的器件和方法。包括其他特征在內,設置波紋抑制電路以確定濾波信號的峰值和最小值,以及形成具有基本上為常數(shù)值的結果信號。在波峰時存儲峰值以及在波谷時存儲谷值有利于形成基本上為常數(shù)的結果信號。在周期的剩余部分保持峰值和谷值也有助于基本上為常數(shù)值。響應控制信號18的變化存儲峰值和谷值也有助于結果信號的穩(wěn)定性。
[0053]盡管使用特定的優(yōu)選實施方式和實施方式的實例描述了本發(fā)明的主題,前述圖及其說明僅描述了本發(fā)明典型及示例性實施方式,然而不能被認為是對本發(fā)明范圍的限制,許多替代和變化對于本領域的技術人員是顯而易見的。我們應提到存在的替代采樣和保持電路。在另一實施方式,存儲元件也可為模擬數(shù)字轉換(ADC)電路,平均電路也可具有其他實施方式,例如平均電路44可形成為模擬電路,其包括模擬放大器,該模擬放大器具有形成平均值的增益,或可包括ADC和數(shù)字存儲元件。盡管使用特定的MOS晶體管說明了本發(fā)明的主題,說明也適用于其他MOS晶體管,其他晶體管包括雙極性晶體管以及BiCMOS、金屬半導體FET (MESFET)、HFET和其他晶體管結構。
[0054]正如以下權利要求所體現(xiàn)的,創(chuàng)造性方面可在于單個前述公開實施方式的所有特征的一部分。因此,以下表示的權利要求由此明確地并入該【具體實施方式】中,其中每個權利要求本身作為本發(fā)明的一個單獨實施方式。而且,雖然在此所述的一些實施方式包括包含于其他實施方式中的一些特征,而不是其他特征,但是不同實施方式的特征組合應當在本發(fā)明的范圍內并且形成不同的實施方式,這是本領域的技術人員可以理解的。
【主權項】
1.一種波紋抑制電路,其包括: 被設置為接收第一信號的第一輸入,所述第一信號是脈寬調制信號,其占空比表示輸出電壓請求值; 被設置為接收第二信號的第二輸入,所述第二信號是第一信號的濾波值; 第一存儲元件; 第二存儲元件; 第一開關,其被設置為響應第一信號的第一轉變,在第一存儲元件上存儲第二信號的第一值; 第二開關,其被設置為響應第一信號的第二轉變,在第二存儲元件上存儲第二信號的第二值;以及 平均電路,其被設置為從第一存儲元件接收第二信號的第一值并且從第二存儲元件接收第二信號的第二值并形成參考信號,所述參考信號的值是第一值和第二值的平均值。
2.如權利要求1所述的波紋抑制電路,其中第一開關是第一晶體管,所述第一晶體管具有控制電極,被耦合為響應第一轉變使能第一晶體管,第一載流電極,被耦合至第一存儲元件的第一端子,以及第二載流電極,被耦合以接收第二信號。
3.如權利要求2所述的波紋抑制電路,其中第二開關是第二晶體管,所述第二晶體管具有控制電極,被耦合以響應第二轉變使能第二晶體管,第一載流電極,被耦合至第二存儲元件的第一端子,以及第二載流電極,被耦合以接收第二信號。
4.一種電源控制器的波紋抑制電路,其包括: 波紋抑制電路的第一輸入,其被設置為接收第一信號,所述第一信號是脈寬調制信號,其占空比表示輸出電壓的請求值; 波紋抑制電路的第二輸入,其被設置為接收第二信號,所述第二信號是第一信號的濾波值; 波紋抑制電路被設置為形成第三信號,該第三信號是第二信號的峰值; 波紋抑制電路被設置為形成第四信號,該第四信號是第二信號的谷值; 波紋抑制電路被設置為形成輸出信號,該輸出信號是第三和第四信號的平均值。
5.如權利要求4所述的波紋抑制電路,其中波紋抑制電路被設置為在第一信號的第一轉變時存儲峰值作為存儲值并且在第一轉變之后保持所述存儲值。
6.如權利要求4所述的波紋抑制電路,其中波紋抑制電路的第二輸入被設置為接收第二信號,以及其中濾波值與第一信號成比例地變化。
7.—種波紋抑制電路,包括: 波紋抑制電路的第一輸入,該第一輸入被設置為接收第一信號,該第一信號是數(shù)字信號,其具有表示期望值的占空比; 波紋抑制電路的第二輸入,該第二輸入被設置為接收第二信號,該第二信號是模擬信號,該第二信號的值響應第一信號的變化而變化; 該波紋抑制電路被設置為響應第一信號的第一狀態(tài)變化確定第二信號的峰值以及響應第一信號的第二狀態(tài)變化確定第二信號的最小值;以及 該波紋抑制電路被設置為形成該峰值與該最小值的平均值。
8.如權利要求7所述的波紋抑制電路,其中第二輸入被設置為接收響應第一信號的變化而變化的濾波值。
9.如權利要求7所述的波紋抑制電路,包括: 波紋抑制電路的第一通道,其被設置為在第一信號的第一狀態(tài)變化時存儲第二信號的峰值,以及 波紋抑制電路的第二通道,其被設置為在第一信號的第二狀態(tài)變化時存儲第二信號的最小值。
10.如權利要求7所述的波紋抑制電路,其中第二輸入被設置為接收第二信號,該第二信號與第一信號成比例地變化。
【專利摘要】在一實施方式中,形成波紋抑制電路的方法包括設置波紋抑制電路以接收表示請求電壓的第一信號以及為第一信號的濾波值的第二信號。該方法還包括設置波紋抑制電路以響應第一信號確定第二信號峰值以及響應第一信號確定第二信號最小值。該方法還包括設置波紋抑制電路以形成峰值和最小值的平均值。
【IPC分類】H02M1-14
【公開號】CN204578351
【申請?zhí)枴緾N201320550533
【發(fā)明人】陳剛, 劉春波, G·里茲克
【申請人】半導體元件工業(yè)有限責任公司
【公開日】2015年8月19日
【申請日】2013年8月13日
【公告號】US20140049232