1.一種自適應(yīng)性調(diào)整編碼方式的方法,適用于一連續(xù)逼近式模擬數(shù)字轉(zhuǎn)換器中,其中該連續(xù)逼近式模擬數(shù)字轉(zhuǎn)換器包括至少一電容數(shù)組、一比較器、一連續(xù)逼近式控制邏輯電路及一數(shù)字校正電路,該電容數(shù)組由相互并聯(lián)的N個(gè)切換電容及M個(gè)冗余電容所組成,且該連續(xù)逼近式控制邏輯電路用以依序根據(jù)該比較器的輸出結(jié)果,來相應(yīng)地解析出一數(shù)字位序列,該方法包括:
(a)令該數(shù)字校正電路檢測出該連續(xù)逼近式控制邏輯電路對于一模擬信號所已完成的比較周期的個(gè)數(shù),并以藉此作為一第一檢測值,且令該數(shù)字校正電路獲取得到該連續(xù)逼近式控制邏輯電路所相應(yīng)解析出的該數(shù)字位序列;
(b)令該數(shù)字校正電路判斷該第一檢測值是否等于(N+M),并且若在該第一檢測值并不等于(N+M)時(shí),則進(jìn)而令該數(shù)字校正電路判斷該第一檢測值是否大于等于一預(yù)設(shè)閾值;以及
(c)若在該第一檢測值大于等于該預(yù)設(shè)閾值時(shí),則令該數(shù)字校正電路調(diào)整一編碼法則,使得該數(shù)字校正電路用以根據(jù)經(jīng)調(diào)整后的該編碼法則,來產(chǎn)生出對應(yīng)于該模擬信號的一數(shù)字輸出碼;
其中N為大于1的正整數(shù),且M為大于等于1的正整數(shù)。
2.如權(quán)利要求1所述的方法,其中該預(yù)設(shè)閾值,為大于等于N且小于(N+M)的正整數(shù)。
3.如權(quán)利要求1所述的方法,其中若在該第一檢測值等于(N+M)時(shí),則令該數(shù)字校正電路不調(diào)整該編碼法則,使得該數(shù)字校正電路用以根據(jù)未經(jīng)調(diào)整后的該編碼法則,來產(chǎn)生出對應(yīng)于該模擬信號的該數(shù)字輸出碼。
4.如權(quán)利要求1所述的方法,其中在該步驟(c)中,包括:
令該數(shù)字校正電路取得(N+M)與該第一檢測值之間的一差值;
令該數(shù)字校正電路采用關(guān)聯(lián)于該第一檢測值的一二進(jìn)制權(quán)重比例,來對該數(shù)字位序列進(jìn)行編碼與整合,以產(chǎn)生出具有N個(gè)元素的一第一編碼序列;以及
令該數(shù)字校正電路將該第一編碼序列中的每一元素的值分別地補(bǔ)加上該差值,以藉此產(chǎn)生出對應(yīng)于該模擬信號的該數(shù)字輸出碼。
5.如權(quán)利要求1所述的方法,其中在該步驟(c)中,進(jìn)一步包括:
令該數(shù)字校正電路判斷該第一檢測值是否等于(N+M-1);
若在該第一檢測值等于(N+M-1)時(shí),則令該數(shù)字校正電路將該數(shù)字位序列中的第(N+M)個(gè)位,更新設(shè)為該數(shù)字位序列中的第(N+M-1)個(gè)位的反向;以及
令該數(shù)字校正電路采用關(guān)聯(lián)于(N+M)個(gè)的比較周期的一二進(jìn)制權(quán)重比例,來對更新后的該數(shù)字位序列進(jìn)行編碼與整合,以藉此產(chǎn)生出對應(yīng)于該模擬信號的該數(shù)字輸出碼。
6.一種數(shù)字校正電路,用以提供一連續(xù)逼近式模擬數(shù)字轉(zhuǎn)換器進(jìn)行自適應(yīng)性調(diào)整編碼方式的操作,其中該連續(xù)逼近式模擬數(shù)字轉(zhuǎn)換器包括至少一電容數(shù)組、一比較器及一連續(xù)逼近式控制邏輯電路,該電容數(shù)組由相互并聯(lián)的N個(gè)切換電容及M個(gè)冗余電容所組成,且該連續(xù)逼近式控制邏輯電路用以依序根據(jù)該比較器的輸出結(jié)果,來相應(yīng)地解析出一數(shù)字位序列,該數(shù)字校正電路包括:
一檢測與接收單元,用以檢測出該連續(xù)逼近式控制邏輯電路對于一模擬信號所已完成的比較周期的個(gè)數(shù),并以藉此作為一第一檢測值,且用以獲取得到該連續(xù)逼近式控制邏輯電路所相應(yīng)解析出的該數(shù)字位序列;以及
一判斷與處理單元,用以判斷該第一檢測值是否等于(N+M),并且若在該第一檢測值并不等于(N+M)時(shí),則進(jìn)而判斷該第一檢測值是否大于等于一預(yù)設(shè)閾值,若在該第一檢測值大于等于該預(yù)設(shè)閾值時(shí),則令該判斷與處理單元調(diào)整一編碼法則,使得該判斷與處理單元用以根據(jù)經(jīng)調(diào)整后的該編碼法則,來產(chǎn)生出對應(yīng)于該模擬信號的一數(shù)字輸出碼;
其中N為大于1的正整數(shù),且M為大于等于1的正整數(shù)。
7.如權(quán)利要求6所述的數(shù)字校正電路,其中該預(yù)設(shè)閾值,為大于等于N且小于(N+M)的正整數(shù)。
8.如權(quán)利要求6所述的數(shù)字校正電路,其中若在該第一檢測值等于(N+M)時(shí),則令該判斷與處理單元不調(diào)整該編碼法則,使得該判斷與處理單元用以根據(jù)未經(jīng)調(diào)整后的該編碼法則,來產(chǎn)生出對應(yīng)于該模擬信號的該數(shù)字輸出碼。
9.如權(quán)利要求6所述的數(shù)字校正電路,其中該判斷與處理單元中,更包括以下步驟:
取得(N+M)與該第一檢測值之間的一差值;
采用關(guān)聯(lián)于該第一檢測值的一二進(jìn)制權(quán)重比例,來對該數(shù)字位序列進(jìn)行編碼與整合,以產(chǎn)生出具有N個(gè)元素的一第一編碼序列;以及
將該第一編碼序列中的每一元素的值分別地補(bǔ)加上該差值,以藉此產(chǎn)生出對應(yīng)于該模擬信號的該數(shù)字輸出碼。
10.如權(quán)利要求6所述的數(shù)字校正電路,其中該判斷與處理單元中,進(jìn)一步包括以下步驟:
判斷該第一檢測值是否等于(N+M-1);
若在該第一檢測值等于(N+M-1)時(shí),則令該判斷與處理單元將該數(shù)字位序列中的第(N+M)個(gè)位,更新設(shè)為該數(shù)字位序列中的第(N+M-1)個(gè)位的反向;以及
采用關(guān)聯(lián)于(N+M)個(gè)的比較周期的一二進(jìn)制權(quán)重比例,來對更新后的該數(shù)字位序列進(jìn)行編碼與整合,以藉此產(chǎn)生出對應(yīng)于該模擬信號的該數(shù)字輸出碼。