器11。進(jìn)一步地,上述驅(qū)動(dòng)電路10具備根據(jù)上述輸入電壓Vin的變化而生成上述輸出放大器11的驅(qū)動(dòng)電源電壓VA的內(nèi)部電源電路12。特別地,該內(nèi)部電源電路12發(fā)揮以下作用,即,在上述輸入電壓Vin得到了上升時(shí),根據(jù)該輸入電壓Vin的上升而使上述驅(qū)動(dòng)電源電壓VA降低,從而使上述輸出放大器11輸出的上述控制電壓降低。
[0059]圖2是本發(fā)明的第一實(shí)施方式的驅(qū)動(dòng)電路10的主要部分的概略構(gòu)成圖,示出上述輸出放大器11,以及生成該輸出放大器11的驅(qū)動(dòng)電源電壓VA的上述內(nèi)部電源電路12的具體的構(gòu)成例。
[0060]該內(nèi)部電源電路12具備:電壓檢測(cè)單元21,由用于檢測(cè)施加于上述功率器件1、2的輸入電壓Vin的分壓電阻Ra、Rb構(gòu)成;以及輸入緩沖放大器22,輸入有基于該電壓檢測(cè)單元21的檢測(cè)電壓。經(jīng)由該輸入緩沖放大器22而檢測(cè)的電壓,經(jīng)由模擬開(kāi)關(guān)23而施加到保持電路24,并通過(guò)該保持電路24的電容器C被保持。上述保持電路24的被電容器C保持的電壓經(jīng)由輸出緩沖放大器25而施加到反轉(zhuǎn)放大放大器26。
[0061]該反轉(zhuǎn)放大放大器26作為電壓調(diào)整單元而發(fā)揮作用,該電壓調(diào)整單元根據(jù)被上述保持電路24的電容器C保持的電壓而生成上述輸出放大器11的驅(qū)動(dòng)電源電壓VA。具體來(lái)說(shuō),上述反轉(zhuǎn)放大放大器26具備以預(yù)先設(shè)定的基準(zhǔn)電壓Vref為基礎(chǔ)而動(dòng)作并生成上述驅(qū)動(dòng)電源電壓VA的反轉(zhuǎn)放大器OP。在被上述保持電路24的電容器C保持的電壓變得比上述基準(zhǔn)電壓Vref高時(shí),所述反轉(zhuǎn)放大放大器26的反轉(zhuǎn)放大器OP使上述驅(qū)動(dòng)電源電壓VA降低。相反地,在被上述保持電路24的電容器C保持的電壓在變得比上述基準(zhǔn)電壓Vref高時(shí),上述反轉(zhuǎn)放大器OP使上述驅(qū)動(dòng)電源電壓VA上升。
[0062]在此,在對(duì)上述內(nèi)部電源電路12進(jìn)行具體說(shuō)明時(shí),將由上述電壓檢測(cè)單元21檢測(cè)的相當(dāng)于上述輸入電壓Vin的檢測(cè)電壓在以下等價(jià)地稱(chēng)為輸入電壓Vin。由上述保持電路24進(jìn)行的電壓保持的控制是通過(guò)導(dǎo)通/截止上述模擬開(kāi)關(guān)23的比較電路27進(jìn)行的。該比較電路27將比較器COMP作為主體而構(gòu)成,該比較器COMP對(duì)經(jīng)由上述輸入緩沖放大器22檢測(cè)的輸入電壓Vin和被上述保持電路24保持并經(jīng)由上述輸出緩沖放大器25而求得的保持電壓Vhold進(jìn)行比較。在上述輸入電壓Vin超過(guò)上述保持電壓Vhold時(shí),上述比較器COMP經(jīng)由串聯(lián)連接的兩級(jí)“非”電路N1、N2而對(duì)上述模擬開(kāi)關(guān)23進(jìn)行導(dǎo)通驅(qū)動(dòng)。通過(guò)該模擬開(kāi)關(guān)23的導(dǎo)通動(dòng)作,從而上述輸入電壓Vin被采樣并被上述保持電路24的電容器C保持。
[0063]應(yīng)予說(shuō)明,在上述保持電路24,預(yù)定的恒流電源I相對(duì)于上述電容器C而并聯(lián)連接。該恒流電源I發(fā)揮以下作用,即,通過(guò)與上述輸入電壓Vin的變化速度相比足夠慢的速度使上述電容器C的充電電荷放電,從而隨著上述輸入電壓Vin的降低而使上述保持電壓Vhold逐漸降低。其中,還可以使放電用的電阻來(lái)代替恒流電源I與上述電容器C并聯(lián)連接。
[0064]圖3是示意地表示在上述構(gòu)成的內(nèi)部電源電路12中相對(duì)于輸入電壓Vin的變化的驅(qū)動(dòng)電源電壓VA的變化的狀態(tài)的圖。如圖3所示,當(dāng)對(duì)交流電壓進(jìn)行整流,使得施加于上述進(jìn)行了圖騰柱式連接的功率器件1、2的輸入電壓Vin變化時(shí),每當(dāng)該輸入電壓Vin的峰值電壓超過(guò)上述保持電壓Vhold時(shí),上述模擬開(kāi)關(guān)23被導(dǎo)通驅(qū)動(dòng)。然后,經(jīng)由該模擬開(kāi)關(guān)23,上述輸入電壓Vin的峰值電壓被上述保持電路24保持。
[0065]如圖3的時(shí)刻tl所示,當(dāng)上述輸入電壓Vin突然變高時(shí),伴隨保持該輸入電壓Vin的上述保持電壓Vhold的上升,上述反轉(zhuǎn)放大放大器26輸出的上述驅(qū)動(dòng)電源電壓VA降低。該驅(qū)動(dòng)電源電壓VA的降低量是根據(jù)上述保持電壓Vhold的相對(duì)于上述的基準(zhǔn)電壓Vref的偏差而決定的。并且,如時(shí)刻t2所示那樣,即使上述輸入電壓Vin變低,在該輸入電壓Vin超過(guò)上述保持電壓Vhold的情況下,上述模擬開(kāi)關(guān)23不被導(dǎo)通驅(qū)動(dòng)。因此,在該情況下,上述保持電壓Vhold根據(jù)上述恒流電源I而逐漸減少。如此,與該保持電壓Vhold的逐漸減少相應(yīng)地,上述反轉(zhuǎn)放大放大器26輸出的上述驅(qū)動(dòng)電源電壓VA逐漸增大。
[0066]并且,當(dāng)上述輸入電壓Vin超過(guò)上述保持電壓Vhold時(shí),上述模擬開(kāi)關(guān)23再次被導(dǎo)通驅(qū)動(dòng),該輸入電壓Vin被上述保持電路24保持。其中,當(dāng)上述保持電壓Vhold低于上述基準(zhǔn)電壓Vref時(shí),理論上如圖3中虛線所示那樣,上述反轉(zhuǎn)放大放大器26應(yīng)該進(jìn)行提高上述驅(qū)動(dòng)電源電壓VA的動(dòng)作。然而,作為上述反轉(zhuǎn)放大放大器26的輸出電壓的驅(qū)動(dòng)電源電壓VA的最大值是通過(guò)施加在該反轉(zhuǎn)放大放大器26的反轉(zhuǎn)放大器OP的固定的驅(qū)動(dòng)電源電壓(VCC-GND,VB-VS)而規(guī)定的,因此不會(huì)上升到預(yù)定的最大輸出電壓以上。
[0067]因此,根據(jù)本發(fā)明的驅(qū)動(dòng)電路10,如上所述,由于具備根據(jù)輸入電壓Vin的變化而使針對(duì)輸出放大器11的驅(qū)動(dòng)電源電壓VA變化的內(nèi)部電源電路12,所以在上述輸入電壓Vin變高時(shí),能夠使上述驅(qū)動(dòng)電源電壓VA降低。由此,與上述驅(qū)動(dòng)電源電壓VA的降低相應(yīng)地,上述輸出放大器11輸出的上述控制電壓比通常動(dòng)作時(shí)降低。因此,當(dāng)上述輸入電壓Vin變高時(shí),在上述功率器件1、2的控制端子施加有比通常運(yùn)行時(shí)低的控制電壓。
[0068]其結(jié)果為,即使在施加了比通常高的輸入電壓Vin的狀態(tài)下發(fā)生在上述功率器件
1、2中流過(guò)短路電流的情況,如前所述由于施加于該功率器件1、2的控制電壓被設(shè)定得低,所以能夠?qū)⑸鲜龆搪冯娏饕种茷檩^少。因此,與由現(xiàn)有的驅(qū)動(dòng)電路3、4驅(qū)動(dòng)的情況相比,能夠減少由上述輸入電壓Vin與上述短路電流的乘積所表示的短路功率。因此,能夠?qū)⑸鲜龉β势骷?、2所要求的短路容量設(shè)定得低。
[0069]圖4是本發(fā)明的第二實(shí)施方式的驅(qū)動(dòng)電路10的主要部分的概略構(gòu)成圖,示出了上述輸出放大器11,以及生成該輸出放大器11的驅(qū)動(dòng)電源電壓VA的上述內(nèi)部電源電路12的具體的構(gòu)成例。其中,在與圖2所示的驅(qū)動(dòng)電路10相同的部分標(biāo)記相同的符號(hào),并省略重復(fù)說(shuō)明。
[0070]該內(nèi)部電源電路12的特征在于,除如圖2所示的第一實(shí)施方式的內(nèi)部電源電路12的構(gòu)成以外,還具備控制上述保持電路24中的電容器C的放電的開(kāi)關(guān)元件SW,并且具備將該開(kāi)關(guān)元件SW進(jìn)行導(dǎo)通/截止控制的電壓保持控制電路28。上述開(kāi)關(guān)元件SW例如由MOS-FET構(gòu)成。上述電壓保持控制電路28發(fā)揮以下作用,即,通過(guò)判斷上述輸入電壓Vin的變化的極性并對(duì)上述開(kāi)關(guān)元件SW進(jìn)行導(dǎo)通驅(qū)動(dòng),從而使被上述保持電路24保持的保持電壓Vhold降低。
[0071]S卩,上述電壓保持控制電路28具備磁滯比較器HCP來(lái)作為極性檢測(cè)器,該磁滯比較器HCP將作為上述電壓檢測(cè)單元21的輸出電壓的上述輸入緩沖放大器22的輸入電壓與該輸入緩沖放大器22的輸出電壓進(jìn)行比較,并判斷上述輸入電壓Vin的變化的極性。該磁滯比較器HCP通過(guò)對(duì)根據(jù)上述輸入緩沖放大器22的傳遞延遲而產(chǎn)生的上述輸入電壓Vin的微小電位差分進(jìn)行比較,從而判斷該輸入電壓Vin是在上升(向正方向變化),或是下降(向負(fù)方向變化)。并且,上述磁滯比較器HCP如圖5所示的動(dòng)作波形那樣,當(dāng)上述輸入電壓Vin降低時(shí),輸出反轉(zhuǎn)至[H]水平。
[0072]并且,上述電壓保持控制電路28具備在上述磁滯比較器HCP的后段設(shè)置的兩級(jí)觸發(fā)器FFl、FF2。第一級(jí)上述觸發(fā)器FFl接收上述磁滯比較器HCP的輸出來(lái)進(jìn)行鎖存動(dòng)作。并且,第二級(jí)上述觸發(fā)器FF2接收經(jīng)由第一 “非”電路N3而進(jìn)行了反轉(zhuǎn)的上述磁滯比較器HCP的輸出來(lái)進(jìn)行鎖存動(dòng)作。
[0073]因此,在上述磁滯比較器HCP檢測(cè)到上述輸入電壓Vin降低時(shí),對(duì)第一級(jí)上述觸發(fā)器FFl輸入電源電壓并將第一級(jí)觸發(fā)器FFl置位為[H]水平。并且,在上述磁滯比較器HCP檢測(cè)到上述輸入電壓Vin上升時(shí),對(duì)第二級(jí)觸發(fā)器FF2輸入上述第一級(jí)觸發(fā)器FFl的置位輸出Q并進(jìn)行反轉(zhuǎn)動(dòng)作。
[0074]在此,上述各觸發(fā)器FF1、FF2接收上述比較電路27的輸出而復(fù)位。具體來(lái)說(shuō),在上述輸入電壓Vin變?yōu)樯鲜霰3蛛妷篤hold以上時(shí)反轉(zhuǎn)的上述比較器COMP的輸出經(jīng)由上述“非"NI輸入到各觸發(fā)器FF1、FF2而使各觸發(fā)器FF1、FF2復(fù)位。其中,在上述比較器COMP的輸出為L(zhǎng)水平且持續(xù)了預(yù)定時(shí)間時(shí),對(duì)上述模擬開(kāi)關(guān)23同時(shí)輸入上述“非”電路NI的輸出以及上述“非”電路N2的輸出,并進(jìn)行導(dǎo)通動(dòng)作。
[0075]S卩,在上述輸入電壓Vin的峰值電壓和上述保持電壓Vhold瞬時(shí)相等的狀態(tài)下,上述比較器的COMP僅是瞬時(shí)地使該輸出反轉(zhuǎn)。因此,在該條件下,由于上述“非”電路N2以及上述模擬開(kāi)關(guān)23的動(dòng)作延遲,從而使得該模擬開(kāi)關(guān)23不進(jìn)行導(dǎo)通動(dòng)作。然而,上述觸發(fā)器FF1、FF2與上述比較器COMP的輸出的反轉(zhuǎn)被同步復(fù)位。
[0076]因此,如圖5所示,在上述保持電壓Vhold比上述輸入電壓Vin高的狀態(tài)下,當(dāng)通過(guò)上述磁滯比較器HCP檢測(cè)到上述輸入電壓Vin的降低(負(fù)方向變化)時(shí),上述第一級(jí)觸發(fā)器FFl的輸出被置位。并且,在上述輸入電壓Vin成為上述保持電壓Vhold以上時(shí),上述觸發(fā)器FFl被復(fù)位。并且,在上述觸發(fā)器FFl被置位的狀態(tài)下,通過(guò)上述磁滯比較器HCP檢測(cè)到上述輸入電壓Vin的上升(正方向變化)時(shí),上述第二級(jí)觸發(fā)器FF2的輸出被置位。并且,在上述輸入電壓Vin成為上述保持電壓Vhold以上時(shí),上述觸發(fā)器