作為該隔 離通道電路的輸入端。該第一、第二M0S管Q1、Q2的源極和漏極之間均連接有一二極管,該 二極管正極與M0S管的漏極相連,負極與M0S管的源極相連。
[0022] 該譯碼器采用低電平有效的譯碼器(如74hcl38),參照圖2的3線-8線譯碼器, 包括有三個地址輸入端A。、A2、三個使能端茗、尾、焉:和八個選通輸出端名-F7,選通 信號為低電平有效,譯碼器的真值表參見表1,Η為高電平、L為低電平、X為懸空。該譯碼 器可連接八個隔離通道電路。其中,VDD為內部邏輯電源,VCC為工裝輸入電源,VSS為M0S 管驅動負電源。第一M0S管Q1和第二M0S管Q2米用選用Ρ溝道M0S管,管子耐壓需大于 最高輸出電壓(如Vgs和Vds耐壓,Ql、Q2型號如FPT5P10)。第一三極管Q4、第二三極管 Q5選用對應的NPN和PNP的三極管即可(如Q5采用PNP的BC856,Q4采用NPN的BC817)。
[0023] 表 1
[0024]
[0025] 1、微控制器可分時輸出任意的測試設備所需的模擬電壓信號,現(xiàn)以隔離通道電路 一為例,該隔離通道一的輸入端與選通信號輸出端ξ連接,譯碼器的選通信號為低電平有 效。有以下兩種情況:
[0026] 1)隔離通道一無效:譯碼器的選通信號輸出端ξ輸出的選通信號為高電平,電壓 通過第七電阻R7加在第二三極管Q5基極,電壓與第二三極管Q5集電極電壓等電位,使得 第二三極管Q5的基極無電流,第二三極管Q5截止則第一三極管Q4也截止。第一、第二M0S 管Q1、Q2的柵極通過第三電阻R3上拉到電源VCC,第一、第二M0S管Q1、Q2截止,則隔離通 道電路一輸出端斷開,該隔離通道電路一輸出端的電壓不會影響隔離通道電路公共輸入端 的電壓,隔離通道電路公共輸入端的電壓也不會影響隔離通道電路一輸出端的電壓,完全 隔離。
[0027] 2)隔離通道電路一有效:譯碼器選通信號輸出端|輸出的選通信號為低電平,電 壓通過第七電阻R7加在第二三極管Q5基極,電壓與第二三極管Q5集電極電壓有電位差, 形成基極電流,第二三極管Q5導通。VDD通過第六電阻R6給第一三極管Q4提供基極電流, 第一三極管Q4導通。MOS管Ql、Q2的柵極通過第一三極管Q4拉到負電壓VSS,第一、第二 MOS管Q1、Q2完全導通。則隔離通道電路一雙向導通,隔離通道電路公共輸入端的電壓完全 輸出到隔離通道電路一輸出端。由于當隔離通道電路公共輸入端的電壓為0V時,為了滿足 MOS導通的條件Vg<Vs,需要有一個負電壓來驅動,這里VSS的負電壓是由電荷泵產(chǎn)生。
[0028] 因此,本發(fā)明具有比較好的通道隔離效果,只有測試的時候才有隔離通道電路接 通對應的傳感器,測試完成后即斷開,防止干擾。本發(fā)明的測試信號可以任意配置,根據(jù)被 測設備的需要可以配置成各種信號,如汽車傳感器信號的高電平、低電平、懸空、臨界有效 電平、臨界無效電平等電平信號都可以實現(xiàn)測試,甚至也可以模擬油位電壓信號、里程脈沖 信號等等。詳細可靠地可知傳感器測試被測設備的各種性能。另外,本發(fā)明無需占用太多 的資源,只需一路DAC和幾路普通的10 口,N個10加1路DA即可模擬2N個傳感器信號。
[0029] 上述僅為本發(fā)明的【具體實施方式】,但本發(fā)明的設計構思并不局限于此,凡利用此 構思對本發(fā)明進行非實質性的改動,均應屬于侵犯本發(fā)明保護范圍的行為。
【主權項】
1. 一種傳感器信號的模擬電路,其特征在于:包括微控制器、放大電路、至少一譯碼器 和多個隔離通道電路;該微控制器的數(shù)模轉換輸出端與放大電路輸入端相連以將產(chǎn)生的模 擬電壓信號進行放大,該放大電路輸出端作為該多個隔離通道電路的公共輸入端以將放大 后模擬電壓信號作為各個隔離通道電路的共同輸入電壓;該微控制器的多個10輸出端分 別與譯碼器的多個地址輸入端相連以將產(chǎn)生的地址信號輸入至譯碼器,該譯碼器的多個選 通輸出端分別與多個隔離通道電路的輸入端相連以將地址信號轉換為通道選擇信號,該各 個隔離通道電路的輸出端連接傳感器以控制傳感器的開關。2. 如權利要求1所述的一種傳感器信號的模擬電路,其特征在于:所述放大電路包括 運算放大器、電容、三極管、第一電阻、第二電阻、第四電阻和第五電阻;該運算放大器的同 相輸入端通過第一電阻與微控制器的數(shù)模轉換輸出端相連;該運算放大器的輸出端與三極 管的基極、第二電阻一端和第五電阻一端相連,該第二電阻另一端與三級管的發(fā)射極相連 且作為該放大電路的輸出端,該第五電阻的另一端連接第四電阻一端和運算放大器的反相 輸入端;該電容一端與運算放大器的電源負端相連,該電容另一端、第四電阻另一端、該運 算放大器的電源正端和三極管的集電極均接地。3. 如權利要求1所述的一種傳感器信號的模擬電路,其特征在于:所述隔離通道電路 包括第一M0S管、第二M0S管、第一三極管、第二三極管,第三電阻、第六電阻和第七電阻, 該第一M0S管的源極與放大電路的輸出端相連,該第一M0S管的漏極與第二M0S管的漏極 相連,該第二M0S管的源極作為該隔離通道電路的輸出端;該第一M0S管的柵極與第二M0S 管的柵極、第一三極管的集電極和第三電阻的一端相連,該第三電阻的另一端接VCC,該第 一三極管的發(fā)射極接VSS,該第一三極管的基極連接第六電阻一端,該第六電阻的另一端連 接第二三極管的集電極,該第二三極管的發(fā)射極接VDD,該第二三極管的基極作為該隔離通 道電路的輸入端。4. 如權利要求3所述的一種傳感器信號的模擬電路,其特征在于:所述VDD為內部邏 輯電源,所述VCC為工裝輸入電源,所述VSS為M0S管驅動負電源。5. 如拉取要求3所述的一種傳感器信號的模擬電路,其特征在于:所述第一M0S管和 第二M0S管采用。(請補充M0S管可選擇哪些)。6. 如權利要求1所述的一種傳感器信號的模擬電路,其特征在于:所述譯碼器采用3 線-8線譯碼器,包括有三個地址輸入端、三個使能端和八個選通輸出端。
【專利摘要】一種傳感器信號的模擬電路,包括微控制器、放大電路、至少一譯碼器和多個隔離通道電路;該微控制器的數(shù)模轉換輸出端與放大電路輸入端相連,該放大電路輸出端作為該多個隔離通道電路的公共輸入端;該微控制器的多個IO輸出端分別與譯碼器的多個地址輸入端相連,該譯碼器的多個選通輸出端分別與多個隔離通道電路的輸入端相連,該各個隔離通道電路的輸出端連接傳感器以控制傳感器的開關。本發(fā)明具有比較好的通道隔離效果,只有測試的時候才有隔離通道電路接通對應的傳感器,測試完成后即斷開,防止干擾。根據(jù)被測設備的需要可以將測試信號配置成各種信號,從而詳細可靠地可知傳感器測試被測設備的各種性能。
【IPC分類】H03K19/0175, H03F3/45, H03K3/02
【公開號】CN105281713
【申請?zhí)枴緾N201410327570
【發(fā)明人】葉志聰, 張航其, 肖振隆, 猜運文, 蔡炎平
【申請人】廈門雅迅網(wǎng)絡股份有限公司
【公開日】2016年1月27日
【申請日】2014年7月10日